数字电子技术:第八章大规模集成电路_第1页
数字电子技术:第八章大规模集成电路_第2页
数字电子技术:第八章大规模集成电路_第3页
数字电子技术:第八章大规模集成电路_第4页
数字电子技术:第八章大规模集成电路_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第八章 大规模集成电路,一、存贮器,二、可编程逻辑阵列PLA,一、存贮器: 数字系统中存贮信息的部件,在计算机中常用于存放指 令和数据。 1.只读存贮器ROM(Read-Only-Memory) (1)ROM结构及原理 ROM分三类:固定ROM(掩膜ROM) 可编程ROM(PROM) 可改写ROM(EPROM,A0、A1地址中n=2,有2n=4个地址单元。 每个地址单元中存放m(m=4)位二进制数。 存贮容量为2nm=44=16位。 输出缓冲器:常由三态门或OC门组成。 W0-W3字线;Y0-Y3位线。 这里:交叉点表示一个存贮单元,无二极管表示存“0”, 有二极管表示存“1,EPROM:内部

2、信息可写入、可擦除、可重新写入;断电后,信息不失。 有两种:紫外线擦除的EPROM;电擦除EPROM(E2PROM,例:用ROM实现组合逻辑函数,2.RAM能随时在存贮器任一指定单元存入或取出信息的存贮器,又 称读/写存贮器。 (1)RAM结构及原理,2)RAM的扩展: 存贮器位数的扩展 当存贮器的字长超过RAM芯片字长时,需对RAM进行位数扩展,2141(4K X 1位)4K X 8位 4k=212 需12根地址线,存贮器字数的扩展: 例:用字扩展方式将四片256X8位RAM接成一个1024X8位RAM,数据端,二、可编程逻辑阵列PLA: 1.PLA结构,组合型PLA,时序型PLA,存贮容量与输入地址变量数n,输出端数目m及字数(化简后的对立乘积项数)P有关,2.PLA的逻辑设计 例1:用PLA设计一个全减器,画阵列逻辑图,因为PLA存贮的内容是经化简后的结果,则用PLA通常比用PROM更节省空间,例2:用PLA设计一个二进制码循环码的变换器,画逻辑阵列图,例3:用带有JK触发器的PLA

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论