计算机组成原理试题及答案_第1页
计算机组成原理试题及答案_第2页
计算机组成原理试题及答案_第3页
计算机组成原理试题及答案_第4页
计算机组成原理试题及答案_第5页
已阅读5页,还剩30页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、.计算机组成原理题集含答案题库题目总数:293第一章 单选题1、控制器、运算器和存储器合起来一般称为(主机):I/O部件内存储器外存储器主机2、冯诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令 ):按地址访问并顺序执行指令精确结果处理存储器按内部地址访问自动工作3、输入、输出设备以及辅助存储器一般统称为(外围设备 ):I/O系统外围设备外存储器执行部件4、计算机硬件能直接识别和执行的语言是(机器语言):高级语言汇编语言机器语言符号语言判断题5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。7、数字计算机

2、的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对)8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对)填空题9、 系统软件包括:服务程序、语言程序、(操作系统) 、数据库管理系统。10、 计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路) 五个部分。11、 计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、( 汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。12、 计算机的软件一般分为(系统软件)和(

3、应用软件)两大部分。13、 计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。简答题14、什么是存储容量?什么是单元地址?存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。15、什么是外存?简述其功能。外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。16、什么是内存?简述其功能。内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使

4、用的程序和数据。17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。18、什么是适配器?简述其功能。适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。19、什么是CPU?简述其功能。运算器和控制器合在一起称为中央处理器,简称CPU,它用来控制计算机及进行算术逻辑运算。20、冯诺依曼体系结构要点二进制;存储程序顺序执行;硬件由运算器、控制器、存储器、输入设备、输出设备组成。第二章单选题1、下列数中最小的数为(c):101001B52Q29D233H2、一个8位

5、二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是(c): -127-32-125-33、若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是(b)码:原补反移4、某数在计算机中用8421BCD码表示为0111 1000 1001,其真值是:(a) 789D789H1887D11110001001B5、float型数据通常用IEEE754单精度浮点数格式表示.若编译器将float型变量x分配在一个32位浮点寄存器FR!中,且x=-8.25, 则FR1的内容是(a )C1040000HC2420000HC1840000HC1C20000H6

6、、不属于ALU的部件有( d)加法器或乘法器移位器逻辑运算部件指令寄存器7、处理器中的ALU采用(b )来实现时序电路组合逻辑电路控制电路模拟电路8、当且仅当( a)发生时, 称为浮点数溢出(上溢)阶码上溢尾数上溢尾数与阶码同时上溢尾数或阶码上溢9、某浮点数采用IEEE754单精度格式表示为C5100000H,则该数的值是(b)(注:选项中 内的值为上标)-1.125*210-1.125*211-0.125*210-0.125*21110、在C程序中,int类型的变量x的值为-1088。程序执行时,x先被存放在16位的寄存器R1中,然后被算术右移4位。则此时R1 中的内容以16进制表示是(b)

7、FBC0HFFBCH0FBCH87BCH11、补码表示的8位二进制定点小数所能表示数值的范围是(b)-0.1111111B0.1111111B-1.0000000B0.1111111B-0.1111111B1.0000000B-1.0000000B1.0000000B12、下列数中最大的是(a)10000000B125O10000110(BCD码)55H13、某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为:(b)+(1 -2-32 )+(1 -2-31 )2-322-3114、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:(c) 阶符与数符相同

8、为规格化数阶符与数符相异为规格化数数符与尾数小数点后第一位数字相异为规格化数数符与尾数小数点后第一位数字相同为规格化数15、算术 / 逻辑运算单元74181ALU可完成: (c)16种算术运算功能16种逻辑运算功能16种算术运算功能和16种逻辑运算功能4位乘法运算和除法运算功能判断题16、ASCII码即美国国家信息交换标准代码。标准ASCII码占9位二进制位,共表示512种字符。(错)17、引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。(对)18、机器码是信息在计算机中的二进制表示形式。(对)填空题19、 设有七位二进制信息码 0110101,则低位增设偶校验码后的代码为(0110

9、1010)。20、 两个BCD码相加,当结果大于9时,修正的方法是将结果(加6),并产生进位输出。21、 浮点运算器由(阶码运算器)和(尾数运算器)组成,它们都是(定点)运算器。只要求能执行(阶码运算器)运算,而(加法和减法)要求能进行(位数运算器)运算。22、 现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有(单总线结构)、(双总线结构)和(三总线结构)三种形式。23、 提高加法器运算速度的关键是(降低进位信号的传播时间)。先行进位的含义是(低有效位的进位信号可以直接向最高位传递)。24、 对阶时,使(小)阶向(大)阶看齐,使(小)阶的尾数向(右)移位,每(右)移一位,其阶码

10、加一,直到两数的阶码相等为止。25、 在进行浮点加法运算时,需要完成为(0操作数检查)、(阶码加/减操作)、(尾数乘/除操作)、(结果规格化)、(舍入处理)和(确定积的符号)等步骤。26、 按IEEE754规范,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成,其中的值等于指数的加上一个固定。27、 移码表示法主要用于表示(浮点数)的阶码E,以利于比较两个(指数)的大小和(对阶)操作。28、 (26H或63H)异或135O的值为(58D)。29、 为了提高运算器的速度,可以采用(先行)进位、(阵列)乘除法、流水线等并行措施。30、 设机器数字长为8位(含1符号位),若机器数为81H(

11、十六进制),当它分别代表原码、补码、反码和移码时,等价的十进制整数分别为(-1)、(-127)、(-126)和(1)计算题31、X的补码为:10101101,用负权的概念计算X的真值。X=1*+1*+1*+1*+1*+=-8332、已知A=2-101(-0.1010000),B=2-1000.1110110,按浮点运算方法计算A+B.(方括号内是阶码)11100;00.100111033、设浮点数字长16位,其中阶码4位(含1位阶符),尾数12位(含1位数符),将51/128转换成二进制规格化浮点数(要求阶码采用移码,尾数采用补码,二进制表示)。并给出此浮点数格式的规格数表示范围。正确答案:0

12、,111;0.11001100000正数 2-927*(1-2-11)负数34、设阶为5位(包括2位阶符), 尾数为8位(包括2位数符), 阶码、尾数均用补码表示, 完成下列取值的X+Y,X-Y运算:(1)X=2-0110.100101 Y=2-010(-0.011110)1)将y规格化得:y=(-0.111100) x浮=1101,00.100101y浮=1101,11.000100-y浮=1101,00.111100 对阶 E补=Ex补+-Ey补=1101+0011=0000 Ex=Ey 尾数相加 相加 相减 00.100101 00.100101+11.000100 +00.111100

13、 - - 11.101001 01.100001 x+y浮=1101,11.101001 左规x+y浮=1100,11.010010 x+y=(-0.101110)x-y浮=1101,01.100001 右规x-y浮=1110,00.1100001舍入处理得x-y浮=1110,00.110001 x-y=0.11000135、已知X和Y, 用变形补码计算X-Y, 同时指出运算结果是否溢出。 (1) X=0.11011Y= -0.11111 (2) X=0.10111 Y=0.11011 (3) X=0.11011 Y=-0.10011解:(1)先写出x和y的变形补码,再计算它们的差 x补=00

14、.11011y补=11.00001-y补=00.11111 x-y补=x补+-y补=00.11011+00.11111=01.11010 运算结果双符号不相等为正溢出 X-Y=+1.1101B (2)先写出x和y的变形补码,再计算它们的差 x补=00.10111y补=00.11011-y补=11.00101 x-y补=00.10111+11.00101=11.11100 x-y=-0.001B无溢出 (3)先写出x和y的变形补码,再计算它们的差 x补=00.11011y补=11.01101-y补=00.10011 x-y补=x补+-y补=00.11011+00.10011=01.01110运算

15、结果双符号不相等为正溢出 X-Y=+1.0111B36、已知X和Y, 用变形补码计算X+Y, 同时指出运算结果是否溢出。(1)X=0.11011Y=0.00011 (2)X= 0.11011 Y= -0.10101 (3)X=-0.10110 Y=-0.00001解:(1)先写出x和y的变形补码再计算它们的和 x补=00.11011y补=00.00011x+y补=x补+y补=00.11011+00.00011=0.11110 x+y=0.1111B无溢出。 (2)先写出x和y的变形补码再计算它们的和 x补=00.11011y补=11.01011x+y补=x补+y补=00.11011+11.01

16、011=00.00110 x+y=0.0011B无溢出。(3)先写出x和y的变形补码再计算它们的和 x补=11.01010y补=11.11111 x+y补=x补+y补=11.01010+11.11111=11.01001 x+y=-0.10111B无溢出37、写出十进制数 -5的IEEE754编码。写出十进制数 -5的IEEE754编码简答题38、某加法器进位链小组信号为C4C3C2C1 ,低位来的信号为C0 ,请分别按下述两种方式写出C4C3C2C1的逻辑表达式。(1) 串行进位方式 (2) 并行进位方式解:(1)串行进位方式: C1=G1+P1C0其中:G1=A1B1,P1=A1B1 C2

17、=G2+P2C1 G2=A2B2,P2=A2B2 C3=G3+P3C2 G3=A3B3,P3=A3B3 C4=G4+P4C3 G4=A4B4,P4=A4B4 (2)并行进位方式: C1=G1+P1C0 C2=G2+P2G1+P2P1C0C3=G3+P3G2+P3P2G1+P3P2P1C0C4=G4+P4G3+P4P3G2+P4P3P2G1+P4P3P2P1C0 其中G1-G4,P1-P4表达式与串行进位方式相同。39、什么是奇偶校验码?奇偶校验码用于检验信息在传输、存储和处理过程中出现的错误。奇偶校验码只是一种最简单的检错码,只能检错不能纠错,且仅能检出奇数个错误。40、简述计算机中采用二进制

18、代码的优点。(1)技术上容易实现; (2)运算规则简单; (3)可借助于逻辑代数来分析、研究;(4)与其它进制的转换容易。第三章单选题1、下面说法正确的是C半导体RAM信息可读可写,且断电后仍能保持记忆半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失2、存储单元是指:C存放一个二进制信息位的存储元存放一个机器字的所有存储元集合存放一个字节的所有存储元集合存放两个字节的所有存储元集合3、采用虚拟存储器的主要目的是B提高主存储器的存取速度扩大存储器空间,并能进行

19、自动管理提高外存储器的存取速度扩大外存储器的存储空间4、某SRAM芯片,存储容量为64K16位,该芯片的地址线和数据线数目为:D 64,1616,6464,816,165、计算机系统中的存贮器系统是指:dRAM存贮器ROM存贮器主存贮器内存贮器和外存贮器6、交叉存储器实质上是一种(a)存储器,它能执行独立的读写操作多模块,并行多模块,串行整体式,并行整体式,串行7、相联存储器是按(c)进行寻址的存储器地址指定方式堆栈存取方式内容指定方式地址指定与堆栈存取方式结合8、在主存和CPU之间增加cache的目的是c增加内存容量提高内存的可靠性解决CPU与内存之间的速度匹配问题增加内存容量,同时加快存取

20、速度9、存储周期是指b存储器的读出时间存储器进行连续读和写操作所允许的最短时间间隔存储器的写入时间存储器进行连续写操作所允许的最短时间间隔判断题10、存储元存储八位二进制信息,是计算机存储信息的最小单位。错 11、存储器带宽指单位时间里存储器所存取的信息量,是衡量数据传输的重要指标。常用单位有:位/秒或字节/秒。对12、Cache主要强调大的存储容量,以满足计算机的大容量存储要求。错13、外存(辅存)主要强调快速存取,以便使存取速度与CPU速度相匹配。错14、计算机存储器功能是记忆以二进制形式表示的数据和程序。对填空题15、 DRAM存储器的刷新一般有(集中式)、(分散式)和(异步式)三种方式

21、,之所以刷新是因为(有电荷泄漏,需要定期补充)。16、 虚拟存储器只是一个容量非常大的存储器(逻辑)模型,不是任何实际的(物理)存储器,按照主存-外存层次的信息传送单位不同,虚拟存储器有(段)式、(页)式和(段页式)三类。17、 虚拟存储器指的是(主存)层次,它给用户提供了一个比实际空间大得多的(虚拟地址)空间。18、 主存与CACHE的地址映射有(全相联)、(直接)、(组相联)三种方式。19、 双端口存储器和多模块交叉存储器属于(并行)存储器结构,前者采用(空间并行)技术,后者采用(时间并行)技术。20、 CPU能直接访问由(CACHE)和(内存),但不能直接访问(外存)。21、 存储器的技

22、术指标主要有(存储容量)、(存取时间)、(存储周期)和(存储器带宽)。22、 对存储器的要求是(容量大),(速度快),(成本低),为了解决这三方面的矛盾,计算机采用(多级存储)和体系结构。计算题23、CPU执行一段程序时,CACHE完成存取的次数为5000次,主存完成存取的次数为200次。已知CACHE存取周期为40ns,主存存取周期为160ns。分别求CACHE的命中率H、平均访问时间Ta和CACHE-主存系统的访问效率e。(1)h = 5000/(5000+200) = 96.15%。(2)ta = htc+(1-h)tm = 4096.15%+(1-96.15%)160 = 44.62n

23、s。(3)e = tc/ta = 40/44.62 = 89.65%。24、已知cache/主存的效率是85%,平均访问时间为60ns,cache比主存快4倍,求主存的存取周期和cache的命中率。解:因为:ta = tc / e 所以 :tc = tae = 600.85 = 510ns (cache存取周期)因为:e = 1 / r + (1 r )H tm = tcr =510 4 = 204ns (主存存取周期)所以: H = 2.4 / 2.55 = 0.9425、设某RAM芯片,其存储容量为16K8位,问: 1) 该芯片引出线的最小数目应该是多少? 2) 存储器芯片的地址范围是多少

24、?解:(1)16K=2的14次方,所以地址线为14根,字长为8位,所以数据线为8根,加上芯片片选信号CS,读信号RD,写信号WR,电源线,地址线,器引出线最小数目应该为27跟。(2)存储器芯片的地址范围为:0000H3FFFF。26、有一个16K16的存储器,用1K4的DRAM芯片(内部结构为6416)构成,设读/写周期为0.1ms,问: 1) 采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? 2) 如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期?死时间率多少?解(1)刷新信号间隔为2MS/64=31.25MS,此即刷新信号周期(2)设T为读/写周期,且列向16组同

25、时进行刷新,则所需刷新时间为64T,已知T=0.1MS,则死亡时间率=64T/2000*100%=0.32%。27、设存储器容量为32M字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。若存储周期T=200ns,数据总线宽度为64位,总线传送周期t=50ns。问:顺序存储器和交叉存储器的平均存取时间、带宽各是多少?28、某磁盘组共有4个记录面,每毫米5道,每道记录信息为12 288B,最小磁道直径为230毫米,共有275道,磁盘转速为3000转/分。(1)最低位密度是多少?(2)数据传输率是多少?(3)平均等待时间是多少?(1)11.58b/mm(2)614400B/s(3)10

26、ms29、某磁盘组有5个记录面,每个记录面的内磁道直径为22cm,外磁道直径为33cm,最大位密度为1600bit/cm,道密度为80道/cm,转速为3600转/分。(1)计算每条磁道的容量;(2)计算磁盘的数据传输率;(3)计算平均等待时间。(1)每条磁盘的容量是110525B(2)6631680B/S(3)8.33ms简答题30、说出至少三种加速CPU和存储器之间有效传输的措施。答:主要有: 1) 加长存储器的字长 2) 采用双端口存储器 3) 加入CACHE 4) 采用多体交叉存储器31、存储保护主要包括哪几个方面?答:存储保护一般涉及存储区域保护和访问方式保护两大方面。前者主要有 页表

27、保护、键保护、环保护等方式,后者则主要考虑对主存信息使用的读、写、执行三种方式的保护。32、计算机存储系统分为哪几个层次?答:计算机存储系统一般指:CPU内的寄存器、CACHE、主存、外存、后备存 储器等五个层次应用题33、主存容量为4MB,虚存容量为1GB,则虚存地址和物理地址各为多少位?如页面大小为4KB,则页表长度是多少?解(1);虚拟容量1GB对应地址为30位;主存容量4MB对应地址为22位(2);1GB/4KB=256K34、CPU执行一段程序时, cache完成存取的次数为2420次,主存完成存取的次数为80次,已知cache存储周期为40ns,主存存储周期为240ns,求cach

28、e/主存系统的效率和平均访问时间。35、某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域。现在再用一个RAM芯片(8K8)形成40K16位的RAM区域,起始地址为6000H,假定RAM芯片有/CS和/WE 信号控制端。CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/W (读/写),/MREQ (访存),要求:(1) 画出地址译码方案。(2) 将ROM与RAM同CPU连接。36、用16K8位的DRAM芯片组成64K32位存储器,画出该存储器的组成逻辑框图。37、某机字长8位,用4K*8位的RAM芯片和2K*8位的ROM芯片设计一个容量为16K字的存储器,其

29、中RAM为高8K字,ROM为低2K字,最低地址为0。(1)地址线和数据线各为多少根?(2)各种芯片的数量是多少?(3)请画出存储器结构图及与CPU的连接图。1)地址线14根,数据线8根;(2)2片RAM,1片ROM;38、下图为某16位机的主存空间构成示意图,其中RAM为8K*16的随机存储器,ROM位8K*16位的只读存储器。仔细分析该图,并按要求答题。(1)该存储器最大空间有多少?已经构成的空间有多少?(2)图中构成的地址空间分布是怎样的?画出地址空间分布图。某8位机地址16位,用8K*8位的ROM芯片和8K*8位的ram芯片组成存储器,按字节编址,其中RAM的地址为0000H5FFFH,

30、ROM的地址为6000H9FFFH。要求:(1)画出存储器空间分布图,并确定需要的RAM以及RAM芯片数量;(2)画出此存储器组成结构图及与CPU的连接图。(1)图略;需要3片RAM,2片ROM;(2)图略。 第四章单选题1、用某个寄存器的值做操作数地址的寻址方式称为(D)寻址。直接间接寄存器寄存器间接2、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP所指示的栈顶单元,如果进栈的操作是:(A)-MSP, (SP)-1-SP, 那么出栈的操作应为: B(MSP)A, (SP)+1SP(SP)+1SP, (MSP)A(SP)-1SP, (MSP)A(MSP)A, (SP)-1SP3、

31、变址寻址方式中,操作数的有效地址等于:C基值寄存器内容加上形式地址(位移量)堆栈指示器内容加上形式地址(位移量)变址寄存器内容加上形式地址(位移量)程序记数器内容加上形式地址(位移量)4、从以下有关RISC的描述中,选择最合适的答案。 C采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。为了实现兼容,新设计的RISC是从原来CISC系统的指令系统中挑选一部分实现的。RISC的主要目标是减少指令数,提高指令执行效率。RISC设有乘、除法指令和浮点运算指令。5、指令系统中采用不寻址方式的目的主要是(B )实现存储程序和程序控制缩短指令长度,扩大寻址空间,提高编程灵活性可以直接访问外

32、存提供扩展操作码的可能并降低指令译码难度6、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采( C)堆栈寻址方式立即寻址方式隐含寻址方式间接寻址方式7、寄存器间接寻址方式中,操作数处在( A)通用寄存器堆栈主存储器程序计数器8、指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现(D)堆栈寻址程序的条件转移程序的无条件转移程序的条件转移或无条件转移判断题9、引入操作数寻址方式目的有:缩短指令长度、扩大寻址范围、提高编程灵活性等。 对10、指令系统指一台计算机中所有机器指令的集合,是表征计算机性能的重要因素。 对 填空题11、 一个较完善的指令系统应包含:(

33、数据传送)类指令,(算术运算)类指令,(逻辑运算)类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令等。12、 根据操作数所在位置,指出其寻址方式(填空):(1)操作数在寄存器中,为(寄存器直接)寻址方式。(2)操作数地址在寄存器,为(寄存器间接)寻址方式。(3)操作数在指令中,为(立即)寻址方式。(4)操作数地址(主存)在指令中,为(直接)寻址方式(5)操作数的地址,为某一寄存器内容与位移量之和可以是(相对)、(基址)、(变址)寻址方式。13、 指令寻址方式主要有(顺序寻址方式)实现指令逐条顺序执行,PC+1-PC)和(跳跃寻址方式)实现程序转移)。14、 从计算机指令系统的

34、角度看当前的计算机指令系统结构分为两大类:(复杂指令集计算机)、(精简指令集计算机)。15、 地址码表示(操作数的地址)。以其数量为依据,可以将指令分为(零地址指令)、和(一地址指令)(二地址指令)(三地址指令)(多地址指令)等几种。16、 二地址指令中,操作数的物理位置有三种型式,分别是(寄存器-寄存器(RR)型、(寄存器-存储器(RS)型和(存储器-存储器(ss)型。17、 堆栈是一种特殊的(数据)寻址方式,它采用(先进后出)原理。按结构不同分为(寄存器)堆栈和(存储器)堆栈。18、 形成操作数地址的方式,称为(数据寻址)方式。操作数可以放在(专用)寄存器、(通用)寄存器、和指令中。19、

35、 形成指令地址的方式,称为(指令寻址)方式,有(顺序)寻址和(跳跃)寻址两种。20、 指令字长度分为(单字长)、(半字长)、(双字长)三种形式。21、 指令格式是指令用(二进制代码)和表示的结构形式,指令格式由(操作码)字段和(地址码)两字段组成。22、 指令系统是表征一台计算机(性能)的重要因素,它的(格式)和(功能)不仅直接影响到机器的硬件结构,也影响到(系统软件)。计算题23、设某计算机数据线、地址线均是8位,有一条相对寻址的无条件转移指令存于内存的20H单元中,指令给出的位移量D=00010101B,该指令占用2个字节,试计算:1)取该指令时PC的内容;2)该指令执行结束时PC的内容。

36、由题:(1)PC=20H(2)Pc=PC+D+2=20H+2+00010101B=37H简答题24、指令格式结构如下所示,试分析指令格式及寻址方式特点。31 25 24 23 20 19 01.操作码:顶长操作码,可表示128条指令;操作数:双操作数,可构成RS或SS型指令,有直接、寄存器、寄存器间接寻址方式。访存范围1M,可表示16个寄存器25、说明RISC指令系统的主要特点。指令条数少,指令长度固定,指令格式、寻址方式种类少,只有取数/存数指令访问存储器。26、一个比较完善的指令系统应该包括哪几类指令?数据传送指令,算术运算指令,逻辑运算指令,程序控制指令,输入/输出指令,堆栈指令,字符串

37、指令,特权指令。应用题27、一种单地址指令格式如下所示,其中I为间接特征,X为寻址模式,D为形式地址。I,X,D组成该指令的操作数有效地址E。设R为变址寄存器,R1 为基值寄存器,PC为程序计数器,请在下表中第一列位置填入适当的寻址方式名称。第五章a单选题1、一般机器周期的时间是根据(A )来规定的。主存中读取一个指令字的时间主存中读取一个数据字的时间主存中写入一个数据字的时间主存中读取一个数据字的时间2、存放微程序的控制存储器称为:(B)高速缓冲存储器控制存储器虚拟存储器主存储器3、以下叙述中正确描述的句子是: (A)同一个CPU周期中,可以并行执行的微操作叫相容性微操作同一个CPU周期中,

38、可以并行执行的微操作叫相交性微操作同一个CPU周期中,可以并行执行的微操作叫相斥性微操作同一个CPU周期中,可以并行执行的微操作叫排他性微操作4、计算机操作的最小时间单位是:(A)时钟周期指令周期CPU周期微指令周期5、下列部件中不属于控制器的是:(D)IR操作控制器PCPSW6、同步控制是:(C)只适用于CPU控制的方式只适用于外围设备控制的方式由统一时序信号控制的方式所有指令执行时间都相同的方式7、在CPU中跟踪指令后继地址的寄存器是:(B)MAR PC IR PSW判断题8、指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。对9、并发性指两个或两个以上事件在同一时间间隔内发

39、生。对10、硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。错11、微程序控制器的优点:规整性、灵活性、可维护性强。对12、微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本的操作对13、微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序列的最小单位。对14、时钟周期是CPU处理操作的最大时间单位。错15、微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用存储逻辑技术实对16、地址寄存器用于存放当前执行的指令码,供进行指令译码。错17、程序计数器用于存放CPU正在执行的指令的地址。错18、指令寄存器用于保存当前CPU所要访问的内存单

40、元的地址。错填空题19、 请在括号内填入适当答案。在CPU中: (1) 保存当前正在执行的指令的寄存器是;(指令寄存器IR) (2) 保存当前正要执行的指令地址的寄存器是(程序计数器PC); (3) 算术逻辑运算结果通常放在(通用寄存器)和(数据缓冲寄存器DR)。20、 硬布线器的设计方法是:先画出(指令)流程图,再利用写出(布尔(逻辑)代数)综合逻辑表达式,然后用(门电路和触发器)等器件实现。21、 微程序控制器由(控制存储器)、(微指令寄存器 )、(地址转移逻辑)三大部分组成,其中(控制存储器)是ROM存储器,用来存放(微程序)。22、 流水CPU中的主要问题是:(资源)相关、(数据)相关

41、和(控制)相关。23、 并行处理技术主要有三种形式:(时间)并行、(空间)并行和(时间及空间)并行。24、 微程序设计技术是利用(软件)方法设计(控制器)的一门技术,具有规整性、(灵活性)、可维护性等一系列优点。25、 微指令格式中,微指令的编码通常采用以下三种方式:(直接表示法)、(编码表示法)和(混合表示法)。26、 由于数据通路之间的结构关系,微操作可分为(相容性)和(相斥性)两种。27、 在程序执行过程中,控制器控制计算机的运行总是处于(取指令)、分析指令和(执行指令)的循环当中。28、 CPU从主存取出一条指令并执行该指令的时间叫(指令周期),它常用若干个(机器周期)来表示,而后者又

42、包含若干个(时钟周期)。29、 CPU的四个主要功能是(指令控制)、(操作控制)、( 时间控制)和(数据加工)。30、 目前的CPU包括(控制器)、(运算器)和CACHE。计算题31、在流水线浮点加法器中,假设有取指、译码、执行和回写四个过程段,每个过程段所需要的时间分别为:T1=60ns,T2=50ns,T3=90ns,T4=80ns,试计算该加法器的加速比是多少。正确答案:该流水线时钟周期至少为T=90ns,若采用非流水方式进行,则其所需要的时间为T1+T2+T3+T4=60+50+90+80=280ns,因此加速比=280/903.1。简答题32、简述CPU基本功能正确答案:解:(1)指

43、令控制:程序的顺序控制,称为指令控制。(2)操作控制:管理并产生每条指令的操作控制信号,并把操作控制信号送往相应的部件,从而控制这些部件按指令的要求进行动作。(3)时间控制:对各种操作实施时间上的定时,称为时间控制。(4)数据加工:对数据进行算术运算和逻辑运算处理。33、简述什么是微指令?每个微周期的操作所需的控制命令构成一条微指令。微指令包含了若干微命令信息。34、简述什么是微命令?微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序列的最小单位。35、简述什么是指令周期?指令周期是指取出并执行一条指令的时间。它由若干个CPU周期组成。36、简述什么是微程序控制器?微程序

44、控制器是采用微程序方式构成的控制器,以若干有序微指令组成的微程序解释执行一条机器指令。它由控制存储器、微指令寄存器、地址转移逻辑等构成。37、解释机器指令和微指令的关系。机器指令是控制计算机完成一个基本操作的命令;微指令则是控制部件中一组实现一定操作功能的微命令的组合。在微程序控制器中,一条机器指令需要由一组微指令组成的微程序来完成,即微程序完成对机器指令的解释执行。因此,一条机器指令对应多条微指令。38、计算机内有哪两股信息在流动?如何区分它们?一股是控制信息,即操作命令,其发源地是控制器,流向各个部件,形成指令流;一股是数据信息,它受控制信息的控制,从一个部件流向另一个部件,形成数据流。一

45、般地,取指周期从内存读出的信息流是指令流,流向控制器;而执行周期从内存读出或向内存写入的信息流是数据流,在内存和运算器之间交互。应用题39、流水线中有三类数据相关冲突:写后读(RAW)相关;读后写(WAR)相关;写后写(WAW)相关。判断以下三组指令各存在哪种类型的数据相关。(1) I1 LAD R1,A ; M(A)R1,M(A)是存储器单元I2 ADD R2,R1 ;(R2)+(R1)R2(2) I3 ADD R3,R4 ;(R3)+(R4)R3I4 MUL R4,R5 ;(R4)(R5) R4(3) I5 LAD R6,B ; M(B)R6,M(B)是存储器单元I6 MUL R6,R7

46、;(R6)(R7) R6正确答案:解:(1)写后读(RAW)相关;(2)读后写(WAR)相关,但不会引起相关冲突;(3)写后读(RAW)相关、写后写(WAW)相关40、今有4级流水线分别完成取值、指令译码并取数、运算、送结果四步操作,今假设完成各步操作的时间依次为100ns,100ns,80ns,50ns。请问:(1)流水线的操作周期应设计为多少?(2)若相邻两条令发生数据相关,而且在硬件上不采取措施,那么第二条指令要推迟多少时间进行。(3)如果在硬件设计上加以改进,至少需推迟多少时间?查看答案正确答案:解:(1)流水线的操作时钟周期t应按四步操作中最长时间来考虑,所以t=100ns;(2)两

47、条指令发生数据相关冲突情况::ADDR1,R2,R3;R2+R3R1SUBR4,R1,R5;R1-R5R4两条指令在流水线中执行情况如下表所示:ADD指令在时钟4时才将结果写入寄存器R1中,但SUB指令在时钟3时就需读寄存器R1了,显然发生数据相关,不能读到所需数据,只能等待。 如果硬件上不采取措施,第2条指令SUB至少应推迟2个操作时钟周期,即t=2100ns=200ns;(3)如果硬件上加以改进(采取旁路技术),这样只需推迟1个操作时钟周期就能得到所需数据,即t=100ns。41、已知某机采用微程序控制方式,其控制存储器容量为:51248(位)。微程序可在整个控制存储器中实现转移,可控制微

48、程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式。请问:(1)微指令中的三个字段分别应为多少位?(2)画出围绕这种微指令格式的微程序控制器逻辑框图。正确答案:解:(l)假设判别测试字段中每一位作为一个判别标志,那么由于有4个转移条件,故该字段为4位;又因为控存容量为512单元,所以下地址字段为9位。 微命令字段则是:(4849)=35位。(2)对应上述微指令格式的微程序控制器逻辑框图如下图所示。其中微地址寄存器对应下地址字,P字段即为判别测试字段,控制字段即为微命令字段,后两部分组成微指令寄存器。地址转移逻辑的输入是指令寄存器的OP码、各种状态条件以及判别测试字段所给的判

49、别标志(某一位为1),其输出用于控制修改微地址寄存器的适当位数,从而实现微程序的分支转移(此例微指令的后继地址采用断定方式)。42、某机有8条微指令I1-I8,每条微指令所包含的微命令控制信号如下表所示。正确答案:a-j分别对应10种不同性质的微命令信号。假设一条微指令的控制字段为8位,请安排微指 令的控制字段格式。解:经分析,(e,f,h)和(b,i,j)可分别组成两个小组或两个字段,然后进行译码,可得六个微命令信号,剩下的a,c,d,g四个微命令信号可进行直接控制,其整个控制字段组成如下:43、假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。已知

50、微指令长度为32位,请估算控制存储器容量。解:微指令条数为:(4-1)80+1=241条 取控存容量为:25632位=1KB44、参见下图的数据通路,画出取数指令LDA(R3),RO的指令周期流程图,其含义是将(R3)为地址的主存单元的内容取至寄存器R0中,标出各微操作控制信号序列。解:LDA(R3),RO指令是一条取数指令,其指令周期流程图如下图所示:45、参见下图的数据通路。画出存数指令STA R1 ,(R2)的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)为地址的主存单元中。标出各微操作信号序列。正确答案:解:STAR1,(R2)指令是一条存数指令,其指令周期流程图如下图所示:

51、46、设运算器结构如下图所示,IR为指令寄存器,R1R3是三个通用寄存器,其中任何一个都可以作为源寄存器或目标寄存器,A和B是三选一多路开关,通路的选择分别由AS0、AS1和BS0、BS1控制,S1、S2是ALU的操作性质控制器:当S1S2=00时,ALU输出B;=01时输出A+B;=10时输出A-B;=11时输出B。另有三条机器指令:MOV(从源寄存器传送一个数到目标寄存器)、ADD(源寄存器内容于目标寄存器内容相加后送目标寄存器)和COM(源寄存器内容取反后送目标寄存器)。假设控存CM仅有16个单元,且只考虑运算器数据通路的控制,请设计微指令格式。微指令参考格式如下:AS1 AS0 BS1

52、 BS0 S2 S1 +1 ALU-BUS LDIR LDR1 LDR2 LDR3 P1 P2 A3-A3位号 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15-1847、流水线中有写后读、读后写和写后写三种数据相关冲突,试判断下面指令存在哪种类型的数据相关。I1:ADD R1,R2,R3 ;R2+R3 - R1I2:SUB R4,R1,R5 ;R1-R5 - R4在I2指令进入流水线时,可能出现在I1指令写入R1前就读出R1内容,发生了写后读相关。已知CPU结构如下图所示,其中包括一个累加器AC、一个状态寄存器和其他几个寄存器。各部分之间的连线表示数据通路,箭头表示信息

53、传递方向。试完成以下工作:写出图中四个寄存器A、B、C、D的名称和作用;简述完成指令ADD Y的数据通路(Y为存储单元地址,本指令功能为(AC)+(Y)AC)。解答:A-数据缓冲寄存器DR、B-指令寄存器IR、C-主存地址寄存器AR、D-程序计数器PC。操作的数据通路为:PCARMMDRIRYAR(MAR)MMDR(MDR)ALUADD(控制信号)AC第六章a单选题1、在集中式总线仲裁中,(A )方式对电路故障最敏感。菊花链方式独立请求方式分布式计数器定时查询方式2、计算机使用总线结构的主要优点是便于实现积木化,同时:(C)减少了信息传输量提高了信息传输的速度减少了信息传输线的条数加重了CPU

54、的工作量3、系统总线中地址线的功能是:(D)选择主存单元地址选择进行信息传输的设备选择外存地址指定主存和I/O设备接口电路的地址4、采用串行接口进行7位ASCII码传送,带有1位奇校验位,l位起始位和1位停止位,当传输率为9600波特时,字符传送速率为:(A)960873.13724805、同步通信之所以比异步通信具有较高的传输速率,是因为:(D)同步通信不需要应答信号且总线长度比较短同步通信用一个公共的时钟信号进行同步同步通信中,各部件存取时间比较接近以上各项因素的综合结果6、在集中式总线仲裁中,( B)方式响应时间最快。链式查询独立请求计数器定时查询分布7、计算机系统的输入输出接口是( C

55、)之间的交接界面。CPU与存储器存储器与外围设备主机与外围设备CPU与系统总线8、在计数器定时查询方式下,每次计数从0开始,则(A)设备号小的优先级高设备号大的优先级高每个设备使用总线的机会相同以上都不对9、在集中式总线仲裁中,(B)方式相应最快。链式查询独立请求计数器定时查询不能确定10、系统总线是指(D)运算器、控制器、寄存器之间的连接部件运算器、寄存器、主存之间的连接部件运算器、寄存器、外围设备之间的连接部件CPU、主存、外围设备之间的连接部件判断题11、波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数。1200波特率即指信号能在1秒钟内改变1200次值。对12、分时传送即指总线复用或是共享总线的部件分时

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论