数电实验内容_第1页
数电实验内容_第2页
数电实验内容_第3页
数电实验内容_第4页
数电实验内容_第5页
已阅读5页,还剩6页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验一组合逻辑电路的设计一、实验目的1、掌握组合逻辑电路的设计和测试方法。2、掌握半加器、全加器的逻辑功能。3、通过功能验证锻炼解决实际问题的能力。二、实验主要仪器设备1、万用表74LS00、 74LS082、集成芯片:三、实验原理1、设计组合逻辑电路的一般步骤:设计要求7逻辑状态表7逻辑表达式7简化逻辑表达式7逻辑图。通常,设计组合逻辑电路按下述步骤进行。其流程图如。(1) 列真值表。设计的要求一般是用文字来描述的。设计者很难由文字描述的逻辑命题直接写出逻辑函数表达式。由于真值表在四种逻辑函数表示方法中,表示逻辑功能最为直观,故设计的第一步为列真值表。首先,对命题的因果关系进行分析,因”为输

2、入, 果”为输出,即 因”为逻辑变量, 果”为逻辑函数。其次,对逻辑变量赋值,即用逻辑0和逻辑1分别表示两种不同状态。 最后,对命题的逻辑关系进行分析,确定有几个输入,几个输出,按逻辑关系列出真值表。(2) 由真值表写出逻辑函数表达式。(3) 对逻辑函数进行化简。若由真值表写出的逻辑函数表达式不最简,应利用公式法或卡诺图法进行逻辑函数化简,得出最简式。如果对所用器件有要求,还需将最简式转换成相应的形式。(4) 按最简式画出逻辑电路图。图3.4.1组合逻辑电路设计流程图2、用74LS00和74LS86组成半加器电路。要求按设计要求步骤进行,直到测试电路逻 辑功能符合设计要求为止。3、用74LS0

3、0和74LS86组成全加器电路。要求按设计要求步骤进行,直到测试电路逻 辑功能符合设计要求为止。四、预习要求1、复习组合逻辑电路的设计方法。2、熟悉本实验所用各种集成电路的型号及引脚号。3、根据实验内容所给定的设计命题要求,按设计步骤写出真值表、输出函数表达式并按指定逻辑写出表达式。4、根据实验要求画出标有集成电路的型号及引脚号的逻辑电路图。五、实验内容及步骤1、半加器的设计可以选择与非门74LS00以及与非门74LS00结合异或门74LS86两种方法设计半加 器电路,连接电路,测试输入、输出端的逻辑状态,填入下表。Si= Ai Bi +Ai Bi =Ai Bi表3-1一位半加器的真值表2、全

4、加器设计选择74LS00和异或门 端的逻辑状态,填入下表一位全加器有三个输入、 出” C即是本位的进位输出。74LS86设计一个全加器电路,连接电路,测试输入、输出两个输出。进位入” Q1指的是低位的进位输出,进位输入输出BiAiSiCi0000011010101101Ci=Ai Bi表3-2一位全加器的真值表输入输出Ci-1BiAiSiCi0000000110010100110110010101011100111111根据表3-2便可写出逻辑函数表达式:Si= Ai Bi Ci 丄 +Ai Bi *Ci 丄 +Ai Bi *0 丄 +Ai Bi C1= ( Ai Bi) Ci-1Ci=Ai

5、Bi+Ai Ci-1+Bi Ci-仁Ai (Bi+Ci-1)+Bi Ci-12用三-八译码器74LS138组装全加器根据所设计的电路接线,按照全加器真值表验证设计的正确性,分析实验中出现的问题及解决的方法并将实验测试结果记录在自拟的表格中。a逻辑表达式Si= Ai Bi *Ci 丄 +Ai Bi Ci 一 +Ai Bi Ci L + Ai Bi Ci 丄_ A i *Bi Ci 斗A i *B i *Ci 4 *A i Bi Ci 斗 *A i *6 i C4_ Yi 屛2 Y4 Y7Ci=A i Bi+A i Ci-1 +B i Ci-1 =Ai Bi -Ci+Ai Bi Ci-1+Ai B

6、i Ci-1 +Ai Bi Ci-1A i*BiCi _1*A iB iCi 1Ai B iCi 二eAi*B i.Cj二 _丫3 沁.Y6 Mb芯片74LS138 (三-八译码器)74LS20 (双4输入与非门) c电路图如图3-3所示CB仏G1I374LS138G2A丫丫7VCC丫0 丫 丫 丫丫4G1GA;G2B74LS138Y0丫y23-3用74LS138组装全加器电路图六、思考与问答1组合逻辑设计的要点是什么?2用门电路和中规模集成电路实现逻辑函数有什么不同?3两个4位全加器是否可以组成一只 8位加法器?若可以,如何连接? 4实验中可否用一片 74138实现一位全加器?六、注意事项检

7、查试验台和相关设备是否供电正常; 检查试验所用到的电线是否完好无损; 切记断电接线,通电试验,断电拆线; 完成后要关设备电源,整理试验台。1、2、3、4、七、实验报告要求1、 列写实验任务的设计过程,画出设计的逻辑电路图, 并注明所用集成电路的引脚号。2、拟定记录测量结果的表格。3、总结用小规模数字集成电路设计组合电路的方法。实验二集成触发器及其应用、实验目的1掌握基本RS、JK、D和T触发器的逻辑功能。2. 掌握集成触发器的使用方法和逻辑功能的测试方法。3. 熟悉触发器之间的相互转换方法。二、实验原理触发器是构成时序逻辑电路的基本逻辑单元。它有“ 0和“ 1”个稳定状态,只有在触发信号的作用

8、下,才能从原来的稳定状态翻转为新的稳定状态。因此。触发器是一种具有记忆功能的电路,可作为二进制存储单元使用。触发器种类很多,按其功能可分为基本RS触发器、JK触发器和D触发器等,按电路的触发方式又可分为电平触发器和边沿触发器等。基本RS触发器是各种触发器中最基本的组成部分,它能储存一位二进制信息,但有一定约束条件。如图14.1所示,用与非门组成的基本RS触发器的R、S不能同时为“0,否则当R、S端的“0电平同时撤消后,触发器的状态不定。因此R = S = 0的情况不允许出现。边沿触发型JK触发器和D触发器抗干扰性能好,应用广泛。图14.2所示为JK触发器和D触发器的逻辑符号。图中 Rd是直接置

9、“0端,Sd是直接置“ 1端,当Rd或Sd加“ 0言号时,触发器状态不受时钟脉冲CP及控制输入端状态的影响。在Rd = Sd =1时,触发器输出的状态取决于输入的状态,但触发器翻转的时间受时钟脉冲CP的控制。若CP端有小圆圈,则表示该触发器在CP脉冲的下降沿翻转,若 CP端没有小圆圈,则表示该触发器在CP脉冲的上升沿翻转。若 JK和D有两个以上的输入端时,则各输入端子间是与”的关系。表14.1所示为基本RS、JK、D触发器的状态表。三、渎验仪器和设备Qi成与非门-双J触发器& g274LS00 集74lS112SdRd-3. 74LS74双D触发器SdRd4.数字万万用表(b)5图数孚实验箱R

10、S触发器的组成和符号Q1片1片SDJ CP K RdSd D CPRd(a)(b)Q Q14.2边沿触发的JK触发器和D触发器符号6.双踪示波器7.函数发生器表 14.1触发器逻辑符号逻辑状态表RdSdQ+101010111Qn00不定四、预习要求1复习基本RS、JK、D和T触发器的逻辑功能。2. 熟悉集成与非门 74LS00、JK触发器74LS112和D触发器74LS74的管脚功能。3. 触发器有多个输入端时,对不使用的输入端应如何处理?4. 如何使JK触发器和D触发器清零?5. 复习触发器之间的转换。五、实验内容及步骤1由基本与非门组成的基本 RS触发器逻辑功能测试按图14.1 (a),用

11、74LS00的两个与非门组成一个基本RS触发器。输入端 R、S接实验机逻辑开关,输出端接电平显示(发光二极管)。改变输入状态,按表 14.2的要求测试,并将结果记入表14.2。表 14.2功能11011001010100012. JK触发器逻辑功能测试选用74LS112双JK触发器,其管脚排列如图14.3所示。2Sd2Q2CP 2K 2JUcc1Rd2Rd(1)清除功能测试将JK触发器的J、K、CP端悬空,按表14.3中所示Rd端的状态,用万用表测试 Q、Q端的电位,并转换成逻辑状态填入表14.3 中。表 14.3CPJK触发器状态0XXX1XXX(2)逻辑功能测试从CP端输入单脉冲,按表 1

12、4.4所示,改变J、K的状态,测试其逻辑功能,并将结果记入表14.4中。表 14.4JKQnQn+1功能0001010110011101将JK触发器接成计数状态(即 J = K = 1),给CP端加连续脉冲(连续脉冲对外接电容470 uF , Q接发光二极管以观察触发器输出状态的变化。CP、Q的波形,并记连续脉冲的外接电容改为4.7 u, J、K仍为“ 1”用示波器观察录下来。分析触发器的状态更新是否发生在CP脉冲的下降沿。3. D触发器逻辑功能测试选用74LS74双D触发器,其管脚排列如图14.4所示。预置Ucc2Rd2D2CK2Sd2Q2Q14,131 12 111101 98 触发器D、

13、Q、Q端的端开路,按表14.5中所示Sd、Rd端的状态,用万用表测试74LS74电位,并转换成逻辑状态填入表14.5 中。表 14.512345671Rj1D 1CK1Sj1Q 1Q 地图14.474LS74的管脚排列DCP触发器状态XX01XX10(2)逻辑功能测试将触发器先置为 “ 1态(利用预置端置 “ 1”;使CP为“0;然后使D为“0”观察触发器是否翻转为“0”D仍为“0;给CP加一个脉冲,用万用表测试 Q端电位,观察触发器是否翻转为 “0” 若触发器翻转为 “0”继续在CP加正脉冲,看触发器是否继续翻转,并将测试结果填入表14.6 中。在触发器为“0态下,改变D为“ 1,按表14.6所示要求重复步骤、,并将结果填入表14.6中。表 14.6DCPQnQn+1功能0010t10t01001t01t14.触发器之间的转换(选做)将JK触发器的J、K端连在一起构成T触发器,CP端加连续脉冲(外接电容用4.7 uF。用双踪示波器同时观察 CP端和Q端波形,并记录下来。将步骤中所得 T触发器的T端置“1;即得T触发器,CP端加连续脉冲(外接电容用4.7 0 F 用双踪示波器同时观察 CP端和Q端波形,并记录下来。将D触发器的输入端 D和Q端相连构成T触发器,CP端加连续脉冲(外接电容

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论