数字逻辑分析与设计..--门电路测量实验_第1页
数字逻辑分析与设计..--门电路测量实验_第2页
数字逻辑分析与设计..--门电路测量实验_第3页
数字逻辑分析与设计..--门电路测量实验_第4页
数字逻辑分析与设计..--门电路测量实验_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字逻辑分析与设计.-门电 路测量实验实验报告题目门电路测量实验课程名称:数字逻辑分析与设计姓 名:院(系):_专业班级:学 号:指导教师:成 绩:时间: 2017 年 10 月 30 日目录1 实 验 目的 12 实 验 内容 13 实 验 设备 14 实 验 原理 15 实 验 过 程 及 结果26 实 验 心得41. 实验目的1、掌握用测量门电路技术参数的基本方法2、熟悉 74LS00 芯片的封装和逻辑功能2. 实验内容1、验证与非门 74LS00 的逻辑功能2、化简函数 F=X (1,3,5,9) +E d( 7,11,13),并用与非门 74LS00 实现。要求:用卡诺图化简,并画出

2、逻辑电路图及芯片连线图。3、验证异或门 74LS86 的逻辑功能。3. 实验设备实验电路板,74LS00型号芯片,74LS86型号芯片,各色导线若干。4. 实验原理1、为了验证某一种门电路功能,首先选定元件型号,并正确连接好元件的工作电压 端。选定某种 “逻辑电平输出 ”电路,该电路应具有多个输出端,每个端都可以独立提 供逻辑 “0”和“1”两种状态,将被测门电路的每个输入端分别连接到“逻辑电平输出电路的每个输出端。选定某种具有可以显示逻辑状态 “0或“ 1”电路,将被测门电路的输出端连接到这种电路的输入端上。确定连线无误后,可以上电实验,并记录实验数据,分析结果。2实验使用的集成电路都采用的

3、是双列直插式封装形式,其管脚的识别方法为:将集成块的正面印有集成电路型号标记面对着使用者,集成电路上的标识凹口朝左,下角第一脚为一脚,按逆时针方向顺序排布其管脚。5.实验过程及结果5.2 化简函数 F=E (1,3,5,9) +Ed (7,11,13),并用与非门 74LS00 实现。要求:用卡诺图化简,并画出逻辑电路图及芯片连线图1、函数F=X (1,3,5,9) +E d( 7,11,13的卡诺图化简,得到 F卜oQ(I图2函数F的卡诺图化简2、继续用公式化简F,得到有三个与非门的F;能够用一个74LS00连接;并画出逻 辑电路图图3F的化简形式及逻辑电路图3、作出函数F的真值表输入输出ACDF000000110100100011000111101111105.3验证异或门74LS86的逻辑功能将74LS86正确接入电路,注意识别引脚位置,按要求输入信号,测出相应的输出逻 辑电平,得表达式为Y=A B6.实验心得第一次做数电实验,因为之前对芯片不是很了解,导致刚开始做实验的时候进 程很慢,而且还因为Vcc和GND引脚搞混而烧坏了一个芯片,所以这次实验课我的 收获很大,学到了很多知识。以后做书店试验

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论