数电实验报告 典型时序逻辑电路分析与设计实验_第1页
数电实验报告 典型时序逻辑电路分析与设计实验_第2页
数电实验报告 典型时序逻辑电路分析与设计实验_第3页
数电实验报告 典型时序逻辑电路分析与设计实验_第4页
数电实验报告 典型时序逻辑电路分析与设计实验_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术课程实验报告实验四:典型时序逻辑电路分析与设计实验1、实验目的 1、掌握中规模数字集成电路同步计数器的基本工作原理和使用方法。2、理解中规模数字集成电路同步计数器的基本工作特性。3、掌握用中规模数字集成电路同步计数器实现任意进制计数器的基本方法。4、了解同步计数器基本调试方法。2、 实验任务1、4位二进制加法计数器74ls163功能分析(参考实验教材p356)(1)参考图6.7.1,在实验板创建4位二进制加法计数器74ls163功能分析电路: 计数; 清零; 保持功能。图6.7.1(2)将检测结果记入自拟的表格中。(3)将上电路改为在计数工作状态,输入时钟为10 khz。利用双踪示

2、波器,观察输出波形与输入时钟时序关系,记录输出与输入时钟波形关系(至少一个周期以上)。(4)选用器件:74ls163(4位二进制加法计数器)。(5)选用仪器仪表:直流稳压电源5v、脉冲信号发生器、发光二极管、双踪示波器。2、4位二进制加法计数器74ls163的应用1(参考实验教材p358)(1)采用4位二进制加法计数器74ls163和反馈归零法,设计十进制计数器电路。(2)自拟实验方案,记录所设计的计数器有效状态转换。(3)将上电路输入时钟改为10 khz,利用双踪示波器,观察输出波形与输入时钟时序关系,记录输出与输入时钟波形关系。(注:至少一个周期以上)(4)仪器仪表:直流稳压电源、数字万用

3、表、发光二极管、脉冲信号发生器、双踪示波器。(5)元器件:74ls163(4位二进制加法计数器)、74ls20(双4输入与非门)。3、4位二进制加法计数器74ls163的应用2(参考实验教材p358)(1)采用4位二进制加法计数器74ls163和反馈置数法,设计十二进制计数器电路。(2)自拟实验方案,记录所设计的计数器有效状态转换。(3)将上电路输入时钟改为10 khz,利用双踪示波器,观察输出波形与输入时钟时序关系,记录输出与输入时钟波形关系。(注:至少一个周期以上)(4)仪器仪表:直流稳压电源、数字万用表、发光二极管、脉冲信号发生器、双踪示波器。(5)元器件:74ls163(4位二进制加法

4、计数器)、74ls20(双4输入与非门)。4、十进制加法计数器74ls160功能分析(参考实验教材p359)(1)选用器件:74ls160(十进制加法计数器)。(2)选用仪器仪表:直流稳压电源5v、脉冲信号发生器、发光二极管、双踪示波器。(3)参考图6.7.1,在实验板创建十进制加法计数器74ls160功能分析电路: 计数; 清零; 保持功能。(4)将检测结果记入自拟的表格中。(5)将上电路改为在计数工作状态,输入时钟为10 khz。利用双踪示波器,观察输出波形与输入时钟时序关系,记录输出与输入时钟波形关系。(注:至少一个周期以上)3、 实验基本原理1、4位二进制加法计数器74ls163功能分

5、析(1) 是同步4位二进制加法计数器,m=16,cp上升沿触发(2) 既可同步清除,也可异步清除。同步清除时,清除信号的低电平将在下一个cp上升沿配合下把四个触发器的输出置为低电平。异步清除时,直接用清除信号的低电平把四个触发器的输出置为低电平。(3) 同步预置方式:当 = 0时,在cp作用下,计数器可并行打入预置数据。(4) 当= 1时,使能输入pt同时为高电平,在cp作用下,进行正常计数。pt任一为低时,计数器处于保持状态。(5) co为进位输出,可用来级联成几位同步计数器。真值表输 入 输 出 cr cpld epetd3 d2 d1 d0 q3 q2 q1 q0 0 x x x x x

6、 x x 0 0 0 0 1 0 x xdcba d c ba 1 1 0 xx x x x q3 q2 q1 q0 1 1 x 0 x x x x q3 q2 q1 q0 1 1 1 1 x x x x 状态码加12、 十进制加法计数器74ls160功能分析(1)异步清零 当(clr)=0时,不管其他输入端的状态如何(包括时钟信号cp ),计数器输出将被直接置零,称为异步清零。(2)同步并行预置数 在=1的条件下,当(load)=0、且有时钟脉冲cp 的上升沿作用时,d0、d1、d2、d3 输入端的数据将分别被q0q3所接收。由于这个置数操作要与cp 上升沿同步,且d0、d1、d2、d3的数

7、据同时置入计数器,所以称为同步并行置数。(3)保持 在=1的条件下,当ent=enp=0,即两个计数使能端中有0时,不管有无cp 脉冲作用,计数器都将保持原有状态不变(停止计数)。需要说明的是,当enp=0, ent=1时,进位输出c也保持不变;而当ent=0时,不管enp状态如何,进位输出rco=0。(4)计数 当=enp=ent=1时,74161处于计数状态,电路从0000状态开始,连续输入16个计数脉冲后,电路将从1111状态返回到0000状态,rco端从高电平跳变至低电平。可以利用rco端输出的高电平或下降沿作为进位输出信号。输入输出cp p t d0 d1 d2 d3q0 q1 q2 q3 0 0 0 0 0 1 0 a b c da b c d 1 1 0 1 保持 1 1 0 保持(c=0) 1 1 1 1 计数4、 实验步骤1、 按照实验指导书给的电路图连接电路图。2、 通电,检测电路。3、 根据实验的要求,设计表格及电路图。4、 记录图像及实验数据。5、 分析实验数据及图像,得到结论。5、实验结果及结果分析1、4位二

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论