




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、武汉工程大学 计算机科学与工程学院 综合设计报告 设计名称:数字逻辑综合设计报告 设计题目: 数字电子钟 学生学号: 专业班级: 学生姓名: 学生成绩: 指导教师(职称): 课题工作时间: 至 说明: 1、报告中的第一、二、三项由指导教师在综合设计开始前填写并发给每个 学生;四、五两项(中英文摘要)由学生在完成综合设计后填写。 2、学生成绩由指导教师根据学生的设计情况给出各项分值及总评成绩。 3、指导教师评语一栏由指导教师就学生在整个设计期间的平时表现、设计 完成情况、报告的质量及答辩情况,给出客观、全面的评价。 4、所有学生必须参加综合设计的答辩环节,凡不参加答辩者,其成绩一律 按不及格处理
2、。答辩小组成员应由 2人及以上教师组成。 5、报告正文字数一般应不少于 5000字,也可由指导教师根据本门综合设 计的情况另行规定。 6、平时表现成绩低于6分的学生,取消答辩资格,其本项综合设计成绩按 不及格处理。 7、此表格式为武汉工程大学计算机科学与工程学院提供的基本格式(适用 于学院各类综合设计),各教研室可根据本门综合设计的特点及内容做 适当的调整,并上报学院批准。 成绩评定表 学生姓名:蒋云 学号: 0905030210 班级:智能科学与技术02班 类别 合计 分值 各项 分值 评分标准 实际 得分 合计 得分 备注 平时 表现 10 10 按时参加综合设计,无旷课、迟到、 早退、违
3、反实验室纪律等情况。 由设计负责 人给出 完成 情况 30 20 按设计任务书的要求完成了全部 任务,能完整演示其设计内谷,付 合要求。 10 能对其设计内容进行详细、完整的 介绍,并能就指导教师提出的问题 进行正确的回答。 报告 质量 35 10 报告文字通顺,内容翔实,论述充 分、完整,立论正确,结构严谨合 理;报告字数符合相关要求,工整 规范,整齐划一。 5 课题背景介绍清楚,综述分析充 分。 5 设计方案合理、可仃,论证严谨, 逻辑性强,具有说服力。 5 符号统一;图表完备、符合规范要 求。 5 能对整个设计过程进行全面的总 结,得出有价值的结论或结果。 5 参考文献数量在3篇以上,格
4、式付 合要求,在正文中正确引用。 答辩 情况 25 10 在规定时间内能就所设计的内容 进行阐述,言简意明,重点突出, 论点正确,条理清晰。 15 在规定时间内能准确、完整、流利 地回答教师所提出的问题。 总评成绩:分 补充说明: 指导教师:(签字) 日期:年月日 答辩记录表 学生姓名:学号: 班级: 答辩地点: 答辩内容记录: 答 JlA亠 辩 成 绩 合计 分值 各项 分值 评分标准 实际 得分 合计 得分 备注 25 10 在规定时间内能就所设计的内容 进行阐述,言简意明,重点突出, 论点正确,条理清晰。 15 在规定时间内能准确、完整、流 利地回答教师所提出的问题。 答辩小组成员(签字
5、): 年月日 指导教师评语 指导教师: (签字) 日 期:年 月 日 、综合设计目的、条件、任务和内容要求: 1. 综合设计目的 (1)掌握计数器、译码器、显示电路的功能及应用。 (2进一步掌握实际应用中时序逻辑电路的设计与调试方法。 (3)学会考虑问题的方式,注重细节。 2. 综合设计条件 (1)两个星期的实验机房 (2老师的指导与同学的帮助 3. 综合设计任务 设计一个具有校时功能的电子钟 4. 综合设计内容要求 (1)实现电子钟的基本功能,包括 10进制进位,60进制进位与24进制进位 (2)要求有一个校时电路,可以随时调整时钟的时间。 (3)其他的功能可以在设计过程中完善。 指导教师签
6、字: 年 月 日 二、进度安排: 三、应收集资料及主要参考文献: 四、综合设计(课程设计)摘要(中文): 【关键词】电子钟、校时电路、比较器、整点报时 数学逻辑课程设计选题是电子钟的设计, 运用Protues7.5 SP3版仿真软件进行电子 钟的设计。主要原理是由555芯片及门电路产生多谐震荡,输出稳定的为1HZ秒脉冲, 作为时间基准。秒计时器满60向分计时器仅为,分计时器满 60向小时计时器进位, 小时计时器以24为一个周期,并实现了小时高位具有零熄灭的功能, 计时器的输出送 到显示屏,课在相应位置正确显示时、分。秒。计时出现误差或者调整时间时用校时 电路进行时、分的调整。而且添加了整点报时
7、功能,并利用比较器实现了闹钟功能。 五、综合设计(课程设计)Abstract (英文): 【Keywords Digital clock, divider chip, the decoder chip, the campus circuit, the whole point alarm The desig ining topic of the electro nic tech no logy course is the digital clock. The mai n principle by the oscillator transistor multivibrator oscillatio
8、n, after the output frequency divider and stable pulse,60 seconds over the counter sub-counters to carry, at least 60 minu tes to the hour coun ter binary coun ter, hours coun ter for a period of 24 and achieve a high level with zero off-hour fun cti ons. Coun ter displays the output sent by the dec
9、oder can be displayed correctly in the appropriate locati on, minu tes, sec ond. Timing errors, or adjust the time whe n the school whe n the circuit is available, the minu tes of the adjustme nt. I n this circuit, The whole point alarm will last 10 seconds per hour. 目录 摘要 II Abstract .II 第一章课题背景(或绪
10、论、概述) .1 1.1 数字电子钟应用 .1 1.2 电子钟的应用前景 x 第二章设计简介及设计方案论述 .x 2.1 设计原理简介 .x 2.2 设计方案论述 .x 2.3 设计目的概述.x 第三章 详细设计 . .x 3.1 实验元件及介绍 .x 3.2 模块的详细设计.x 3.2.1 二十四时制显示模块 3.2.2 校时电路模块 3.2.2整点报时模块 3.2.2闹钟模块 .x 第四章设计结果及分析 4.1设计电路 4.2 运行结果及分析 x 4.3 结果分析x 总结 x 致谢.x 参考文献 x 附录主要程序代码 摘要 【关键词】电子钟、校时电路、比较器、整点报时 数学逻辑课程设计选题
11、是电子钟的设计,运用Protues7.5 SP3版仿真软件进行电子 钟的设计。主要原理是由555芯片及门电路产生多谐震荡,输出稳定的为 1HZ秒脉冲, 作为时间基准。秒计时器满60向分计时器仅为,分计时器满60向小时计时器进位,小 时计时器以24为一个周期,并实现了小时高位具有零熄灭的功能,计时器的输出送到 显示屏,课在相应位置正确显示时、分。秒。计时出现误差或者调整时间时用校时电路 进行时、分的调整。而且添加了整点报时功能,并利用比较器实现了闹钟功能。 Abstract 【Keywords Digital clock, divider chip, the decoder chip, the
12、campus circuit, the whole point alarm The desigi ning topic of the electro nic tech no logy course is the digital clock. The main principle by the oscillator transistor multivibrator oscillation, after the output frequency divider and stable pulse,60 sec onds over the coun ter sub-co un ters to carr
13、y, at least 60 minu tes to the hour coun ter binary coun ter, hours coun ter for a period of 24 and achieve a high level with zero off-hour fun cti ons. Coun ter displays the output sent by the decoder can be displayed correctly in the appropriate location, minutes, second. Timing errors, or adjust
14、the time when the school when the circuit is available, the minutes of the adjustment. In this circuit, The whole point alarm will last 10 sec onds per hour. 第一章 课题背景(或绪论、概述)二号字黑体 这一章应说明本设计课题的背景、目的、意义、应解决的主要问题及应达到的技术 要求;本设计的基本理论依据和主要工作内容。 1.1电子钟的发展背景 现在是一个知识爆炸的新时代。新产品、新技术层出不穷,电子技术的发展更是日 新月异。可以毫不夸张的说
15、,电子技术的英语无处不在,电子技术正在不断改变我们的 世界。但在这快速发展的年代,时间对人们来说越来越宝贵,在快节奏的生活时,人们 往往忘记了时间,一旦遇到重要的事情而忘记了时间,这将会带来很大的损失。因此我 们需要一个定时系统来提醒这些忙碌的人。数字化的钟表给人们带来了极大地方便。 近些年,随着科技的发展和社会的进步,人们对电子钟的要求也越来越高,传统的 时钟已不能满足人们的需求。多功能电子钟不管在性能上还是样式上都发生了质的变 化,有电子闹钟,数字闹钟等等。但是在多功能电子钟中的应用已是非常普遍的,人们 对电子钟的功能及工作顺序都非常熟悉,却很少知道它的内部结构以及工作原理。 自从人类有了
16、时间的概念,对时间的要求变得越来越精确。而原先的机械表无法满 足现代人们的紧张需求,于是产生了更直观、更准确的电子钟。这次数字逻辑综合设计 就要求我们自行设计一个能够准确报时的电子钟电路,并按照各种需求加入许多功能, 以完善所设计的数字电子钟。在这次的电子钟设计钟,了解电子手表的基本工作原理, 使用较新和功能全面的元件,提高学生的动手能力,并复习数字逻辑这门课的相关知识 和进一步提高独立思考与创新能力。 1.2电子钟的应用前景 自从人类有了时间的概念,对时间的要求变得越来越精确。而原先的机械表无法满 足现代人们的紧张需求,于是产生了更直观、更准确的电子钟。这次数字逻辑综合设计 就要求我们自行设
17、计一个能够准确报时的电子钟电路,并按照各种需求加入许多功能, 以完善所设计的数字电子钟。 电子钟是一种利用数字电路来显示秒、分、时的计时装置,与传统的机械钟相比,它具 有走时准确、显 示直观、无机械传动装置等优点,因而得到广泛应用。随着人们生活 环境的不断改善和美化,在许多场合可以看到数字电子钟。LED数字电子钟除了在城 市的主要营业场所、车站、码头等公共场所使用,还可以改装在摩托车和汽车上, LED显示,带蓝色背光,白天在太阳光下也能非常清楚的看到显示时间,关钥匙 可以关闭蓝色背光,时间还能显示也不会清零,因LED的显示耗电量很省的,所 以一直工作也不必担心耗电问题。在骑摩托车时,为了看时间
18、,先要停下车子, 取出手机,才能看时间,是否有点麻烦,现在车上改装了一个蓝色背光的液晶电 子钟后,不管白天黑夜色,随时可以看时间,非常方便。 1.3本次课题目的 本次课题主要是自主设计一个数字电子钟,采取的24小时制。液晶屏幕上能够显示 到23: 59: 59.电源采取的为5V恒压电源,方便采集和换取。功能上有整点报时,校时 器,除了这些基本功能之外还增加了设定定是闹钟的功能。 第二章设计简介及设计方案论述 2.1设计原理简介 数字电子钟由555集成芯片构成的振荡电路、计数器、显示器和校时电路组成。555集 成芯片构成的振荡电路产生的信号作为秒脉冲, 秒脉冲送入计数器,计数结果通过“时” “分
19、” “秒”译码器显示时间。在功能方面,对于本次综合设计,还要求有校时、闹钟 与整点报时功能。电子钟是一个将 “时” 分” 秒”显示于人的视觉器官的计时装置。 它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和报时功 能。因此,一个基本的数字钟电路主要由译码显示器、时”,分”,秒”计数器、校时 电路、报时电路和振荡器组成。主电路系统由秒信号发生器、时、分、秒”计数器、译 码器及显示器、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号, 它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒信号送 入 秒计数器” 秒计数器”采用60进制计数器,每
20、累计60秒发出一个 分脉冲”信号, 该信号将作为 分计数器”的时钟脉冲。 分计数器”也采用60进制计数器,每累计60分 钟,发出一个 时脉冲”信号,该信号将被送到 时计数器” 时计数器”采用24进制计时 器,可实现对一天24小时的累计。译码显示电路将 时” 分” 秒”计数器的输出状态 用七段显示译码器译码,通过七段显示器显示出来。整点报时电路时根据计时系统的输 出状态产生一脉冲信号,然后去触发一音频发生器实现报时。校时电路时用来对时”、 分” 秒”显示数字进行校对调整。 2.2设计方案论述 本次试验是有六块7SEG等分别显示时间的时针、分针、秒针;并由 55集成芯片与 与RC组成的多谐振荡器(
21、设定频率f=1HZ )为秒脉冲,秒脉冲送入计数器,计数结果 通过六块7SEG显示屏显示出准确的时间;通过门电路的应用实现整点报时功能;而应 用开关的常开与常闭加上门电路的使用变成校时电路;运用比较器实现闹钟功能;如图 2-1-1,为设计实验工作流程。本次试验共分四个大模块,分别是24小时显示模块,整 点报时模块,校时电路模块以及闹钟模块 多震荡电路 IW 图2-1-1总体流程图 2.3设计目的概述 在日常生活中,电子表是很普遍的一种电子器件。对于大多数的电子表,一般都是用 单片机结合编程来实现功能。但是,我们并没有接触过单片机编程,所以在本次综合设 计中尝试用计数器,选择器和门电路设计一个功能
22、较为完整的电子钟。电子器件就是在 不停地完善中才能越做越好,本次设计只是做一个基本的设计,旨在提高独立思考与创 新能力提高学生的动手能力,创新能力和资料的查询能力。 第三章详细设计 3.1实验元件及介绍 1、74LS90( 10 片) 74LS90 (如图3.1.1)是异步二一五一十进制加法计数器,在本次试验中作为十进 制加法计数器。通过不同的连接方式,74LS90可以实现四种不同的逻辑功能;而且还 可借助R0( 1)、R0 (2)对计数器清零,借助S9( 1)、S9 (2)将计数器置9。其具体 功详述如下: (1)计数脉冲从CP1输入,QA作为输出端,为二进制计数器。 (2)计数脉冲从CP2
23、输入,QDQLQH作为输出端,为异步五进制加法计数器。 (3)若将CP2和QA相连,计数脉冲由CP1输入,QD、QC、QB、QA作为输出端, 则构成异步8421码十进制加法计数器。 (4) 若将CP1与QD相连,计数脉冲由CP2输入,QA、QD、QC、QB作为输出端, 则构成异步5421码十进制加法计数器。 (5)清零、置9功能。 a)异步清零 当R0( 1)、R0( 2)均为“ 1; S9( 1 )、S9( 2)中有“0时,实现异步清零功能,即 QDQCQBQA=0000。 b)置9功能 当 S9( 1)、S9(2)均为 “ 1; R0( 1)、R0(2)中有 “0时,实现置 9 功能,即
24、QDQCQBQA =1001. U7 CKA Q0 CKB Q1 Q2 Q3 R0(1) R0(2) R9(1) R9(2) 9 6 2 3 8 11 74LS90 12 图 3.1.174LS90 2、NE555 (1 片) 如图3.1.2,它可以产生多震荡电路。555定时器成本低,性能可靠,只需要外接 几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与 变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等 方面。555定时器的内部电路框图如图3.2.1所示。它内部包括两个电压比较器,三个 等值串联电阻,一个RS触发器,一个放电管T及功率输出
25、级。它提供两个基准电压 VCC /3 和 2VCC /3 555定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS触发 器和放电管的状态。 在电源与地之间加上电压,当5脚悬空时,则电压比较器 C1 的同相输入端的电压为2VCC /3,C2的反相输入端的电压为VCC/3。若触发输入 端TR的电压小于 VCC /3,贝吐匕较器 C2的输出为0,可使RS触发器置1 ,使 输出端0UT=1。如果阈值输入端 TH的电压大于2VCC/3,同时TR端的电压大于 VCC/3,则C1的输出为0 , C2的输出为1 ,可将RS触发器置0 ,使输出为0 电平。 5 R V Q DC CV TR G TH
26、 8 2 1 U7 3 7 6 NE555 图 3.1.2 NE555 3、74LS85 (4 片) 如图3.1.3,在闹钟电路中比较两个加法器的输出,并判断闹钟是否响起。85为4 位数值比较器,共有54/7485、54/74S85、54/74LS85三种线路结构型式,其主要电特 性的典型值如下:型号Lpd PD 54/7485 21ns 275mW 54/74S85 12ns 365mW 54/74LS85 25ns 52mW 85可进行二进制码和BCD码的比较,对两个4位字的比较结果由三个输出端(FA B, FA= B, FA B, FA =B, FAv B连接到高位级相应的输入 A B
27、A= B、Av B,并使低位级的A= B为高电平。 A0- A3字A输入端 B0- B3字B输入端 A B A B级联输入端 A= B A= B级联输入端 Av B Av B级联输入端 FA= B A等于B输出端 FA B A大于B输出端 FAv B A小于B输出端 10 12 13 15 9 11 14 1 2 3 4 U7 A0 A1 A2 A3 B0 B1 B2 B3 QAB AB 74LS85 图 3.1.3 74LS85 4、74LS21 ( 5 片) 在整点报时电路和闹钟电路中使用。 5、74LS09 ( 9 片) 在计时电路和校时电路中使用。 6、开关(3片) 控制教师电路及整个
28、实验电路的开关 7、电阻(2片) 保证校时电路的安全。 & Buzzer( 2 片) 闹钟和整点报时的功能。 9、74SEG-BCD-GRN( 6 片) 自动译码并显示所需求的数字。 10、LED( 2 片) 在试验中考查功能是否实现。 11、74LS04.DM(2 片) 实现整点报时功能。 3.2各个模块的详细设计 3.2.1二十四时制显示模块 首先通过555定时器(如图3.2.1.1 )为核心构成的恒定频率的脉冲,设置好电容和 电阻的值,完全可以实现。它是由三个电阻,两个比较器,RS触发器及输出驱动和放电 开关组成。令 R1=1K R2=1K C1=480uf,C2=0.01uf。而此时由
29、输出端输出的就是1HZ 5 的脉冲,此脉冲当做秒时针脉冲 U9 cv oov RG QDc 1k R2 1k NE555 丄C2 O.OluF C1 0.11uF 图3.2.1.1多震荡电路 时间技术模块有时技术、分计数和秒计数等几个部分。时计数为24制计数器,其输 出为两位8421BCD码形式;分计数和秒计数为 60进制计数器,其输出也为8421BCD 码。本次实验采取用两块芯片进行级联来产生60进制和24进制。秒计数的各位为10 进制计数器,无需进制转换,只需将 Q0与CKB相连,把由555芯片产生的1HZ脉冲 与CLA相连,然后将Q0与Q3连接到两线与门,使其成为向上的进位信号;秒计数的
30、 十位为6进制计数器,需要转换进制,即将 Q1与Q2输出连接到两线与门,并在第二 个74LS90芯片的R0(1)接高电平,将与门接到R0 (2),即实现了在显示屏显示5的时 候清零如图3.1.1.2;分计数器与秒计数器的进位方式相同,O接线方式相同。 R 3q 2q 1Q OQ U1 74LS90 BKC AKC dnu azl_ur xzlr 1N4148 D2 74LS09 DHUORG 0 Q 1 Q 2 Q 3 Q D XZInKK U2 74LS90 dnu 4J1U -3KORG 3 53U 2 c m3 图3.2.1.2秒计数器 对于时计数器,要求为24时制,即在显示为23的时候
31、实现清零,需要将第一块 74LS90芯片的Q2端和第二块74LS90芯片的Q1端连接到与门,与门连接到第二块芯 片的R0(2)端,在第二块芯片的R0(1)连接高电平,即实现了上述功能,连接图如3.2.1.3. DDOODO 2u u O Ou O 3 2 11 1 2 9舟 0 04 4 c 5 0 2 2 3 4 9 8 1 2 35 4 240 u U5 74LS90 D5 74LS09 D6 74LS09 0 12 3 Q Q Q Q U6 74L BKC AKC XLyr9R Dzu XLyTODR d3GG 图3.2.1.3时计数器 3.2.2校时电路模块 当重新接通电源或走时出现误
32、差时都需要进行校正。通常校正时间的方法是:首先截 断正常的计数电路, 的计数位的输入端, 校正和时校正功能, uo RG 然后再进行人工触发计数或者将频率较高的方波信号加到需要校正 校正好后,再转入正常计时状态即可。根据需求,电子钟应具有分 如图322.1为校时电路接线电路图。 图3.2.2.1 校时电路 3.2.3整点报时电路模块 一般电子钟应具有整点报时功能,即在时间出现整点时,电子钟会自动报时,以示 提醒。其作用方式为秒计数的个位和十位以及分计数的个位和十位都为零时,触发发声 器,即其全部为0000的时候,将这16位全部接到非门,将低电平转换成高电平,然后 两两相与,最后输出接上发声器,
33、即可实现正点报时功能。如图3.2.3.1。 u11 u311 u3211 u331 u34 u415 u4213 u439 u443 U13:C 5 12 U235 u2413 u1311 u149 u211 u223 10 8 2 4 6 12 10 12 9 10 12 U16:B 13 74LS2I 1U17:A 4LS21 9U14:B 0 12 13 4LS21 U16:A rr 4LS21 10 12 U17:B 74LS21 8 图3.2.3.1 整点报时电路 3.2.4闹钟模块 电子钟最重要的功能就是能够提醒人们记起时间,所以要为电子中添加一个闹钟功 能。要添加闹钟,就需要一个
34、与原本电路相比较的时间如图3.2.4.1,即人们自行设定 的闹钟时间,然后将这两者相对比,输出结果触发发声器,实现闹钟功能。 1 1 4 1 43 2432324321 1 3 1 2 4 9 8 9 8 U18 U11 U10:B 74LS09 74LS90 74LS90 74LS09 R RNR rdrdr 2 w 012 3 Q Q Q Q 0 12 3 Q Q Q Q N N U O U10:D U1厝Q QQ 74LS19 U8 74LS90 0 12 3 Q Q Q Q rdrdrdr h Ggrg U7 74LS90 U10:A 74LS09 图3.2.4.1 闹钟校时电路 从而
35、在这其中就要用到比较器74LS85而且闹钟一般只设定时计数位和分计数位,并不 需要秒计数位,这样就只要比较两个电路的时计数位和分计数位,即需要4块比较器。 连接方式如图324.2,将输出的高电平接到发声器上,当所有比较器输出都为高电平 的时候,发声器发声。 图3.2.4.2闹钟比较电路 第四章设计结果及分析 4.1设计电路 按照理论设计在Proteus软件中的电路进行安装,当然实际安装中有不可预见的问题 可能发生。首先连接的是多震荡电路,然后连接74LS90计数器,再连接的模块是校时 模块,最后要接的是整点报时电路和闹钟模块。如图4.1.1为设计总体图。 1 U 1 B ” ” 丨 A BR 神t IqL*-1 C r f丨 1 - U3Q Q Q 傭gr*B J” R rorUrAK R 爾 i厅i r.G 1 TD2 3J 1c U TT 1D5.9|D6. 1 J 1 r Q C Q16 CrdrNr U U 詔R1 - | T1 1! R H 黑 j I J KCrrbrbr II IfH C R rUrR1 C K R RdRdRC K FtW 1lTwttJ 计 U曾N曾J丄 呻wJ 图4.1.1总体设计图 4.2运行结果及分析 4.2.124时制效果显示 所设计的显
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 眼科学考试题含参考答案
- 新一代信息技术产业园投资协议
- 浙江国企招聘2025绍兴诸暨市水务集团有限公司招聘57人笔试参考题库附带答案详解
- 2025蒙维公司招聘笔试参考题库附带答案详解
- 纺织工程师考试应试技能试题及答案
- 纺织品设计师职业交流试题及答案
- 纺织品设计师证书笔试知识试题及答案
- 教师个人年终总结模版
- 柜子合同协议书
- 供货加工合同协议书
- 水电厂汛期安全培训
- 代谢性碱中毒护理课件
- 第四单元 舞蹈音乐天地-二拍子 四拍子舞曲 童声合唱《闲聊波尔卡》 课件 2022-2023学年粤教版初中音乐九年级下册
- 办税服务外包投标方案(完整版)
- 氢氧化钠介绍msds
- 青甘大环线路线
- 通信基站维保投标方案(技术方案)
- 信息化运维服务投标方案(技术方案)
- 一方出资金一方出资源合作协议范本
- 中班禁毒安全《罂粟的危害》
- 合同及形式发票
评论
0/150
提交评论