飞卡单片机与嵌入式系统实践第7章_第1页
飞卡单片机与嵌入式系统实践第7章_第2页
飞卡单片机与嵌入式系统实践第7章_第3页
飞卡单片机与嵌入式系统实践第7章_第4页
飞卡单片机与嵌入式系统实践第7章_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、tm2015年年6月月单片机与嵌入式系统实践单片机与嵌入式系统实践第七章第七章 时钟系统与内部时钟发时钟系统与内部时钟发生器生器tmslide 1目录目录7.1 hcs08单片机时钟系统7.2 icg的操作寄存器7.3 时钟模块工作模式7.4 时钟系统配置与应用7.5 项目实践 项目1 icg功能基础实践 项目2 led闪烁调速控制tmslide 27.1 hcs087.1 hcs08单片机时钟系统单片机时钟系统 时钟系统是微控制器工作的基础,mcu的所有操作均在一定的时钟节拍下统一而协调地运行。因此,在设计嵌入式应用系统电路时要注意时钟系统的工作质量和稳定性。hcs08单片机具有性能优异的内

2、部时钟发生装置,能在较低的外部时钟下实现较高的内部时钟频率,从而降低了系统的高频噪声和电路设计的复杂度,提升了系统性能。tmslide 37.1 hcs087.1 hcs08单片机时钟系统单片机时钟系统 7.1.1 7.1.1 系统时钟分配系统时钟分配 hcs08微控制器的时钟系统主要由s08内部时钟发生器(icg)、系统时钟控制(system control logic)和总线时钟(busclk)等部分组成。tmslide 47.1 hcs087.1 hcs08单片机时钟系统单片机时钟系统 7.1.2 icg7.1.2 icg组成结构组成结构 内部时钟发生器icg模块采用锁频环技术fll和内

3、部倍频技术等,可在无需任何外界时钟发生器的情况下,通过软件设置实现高达20 mhz的内部总线时钟频率。icg由4个子模块构成:振荡器模块、内部参考时钟发生器、锁频环(fll)和时钟选择模块。tmslide 57.1 hcs087.1 hcs08单片机时钟系统单片机时钟系统 7.1.2 icg7.1.2 icg组成结构组成结构(1)振荡器模块 用于外接晶体振荡器,可通过软件选择两种晶体振荡器频率范围:32100 khz低频范围或116 mhz高频范围,以获得最佳的启动和稳定性能。(2)内部参考时钟发生器 由两个可控时钟源组成:一个产生大约8 mhz的icglclk时钟,可作为背景调试控制器的局部

4、时钟;另一个内部时钟参考源icgirclk的典型值为243 khz,可作为fll模的参考输入。tmslide 67.1 hcs087.1 hcs08单片机时钟系统单片机时钟系统 7.1.2 icg7.1.2 icg组成结构组成结构(3)锁频环 fll锁频环用于倍频内部或者外部时钟源,得到一个非常高且稳定的频率输出,结构如下图所示。fll由 3个主要模块组成:时钟参考选择、数控振荡器和用于比较其他两个模块输出的数字环路滤波器。tmslide 77.1 hcs087.1 hcs08单片机时钟系统单片机时钟系统 7.1.2 icg7.1.2 icg组成结构组成结构(4)时钟选择模块 该模块用于选择不

5、同的时钟源连接到系统时钟树上,icgdclk是fll输出的倍频时钟,icgerclk是晶体或外部时钟源参考时钟频率,ffe 是一控制信号,用于控制系统固定时钟,icglclk是背景调试控制器(bdc)的时钟源。 icg模块的输出时钟有四个时钟:icgout、ffe、icglclk和icgerclk。icg的主输出为icgout,它用于生成cpu和系统总线的时钟信号 。ffe是icg内部产生的一个控制信号,用于选定固定时钟xclk的颁率fxclk。icglclk,大约8 mhz的内部自供时钟源icglclk来加快bdc通信。icgerclk,外部参考时钟icgerclk可被用于实时中断时钟源,也

6、可用于adc模块时钟altclk的时钟源。tmslide 87.1 hcs087.1 hcs08单片机时钟系统单片机时钟系统 7.1.3 7.1.3 时钟系统性能特性时钟系统性能特性 对于飞思卡尔s08系列的cpu而言,由于时钟频率是总线时钟频率的2倍,最高总线频率为20 mhz,因而cpu速率可达40 mhz。工作时mcu除了可以对外接的高频时钟2分频得到总线时钟外,内部也可以通过icg对外接的32100 khz范围的低频时钟或116 mhz范围的高频时钟进行倍频,得到高达20 mhz的总线时钟频率。 利用外接低频时钟源获得较高的内部操作时钟,是freescale mcu的特点和优点之一,这

7、样可以大大降低系统的高频噪声,提高系统的emc性能,增强系统的可靠性和稳定性。icg模块提供了多种时钟源选择,允许用户在成本、精度、电流驱动和性能等方面做出各种选择tmslide 97. 2 icg7. 2 icg的操作寄存器的操作寄存器 icg模块具有两个8位的控制寄存器(icgc1、icgc2),两个8位的状态寄存器(icgs1、icgs2),一个12位的滤波寄存器(icgflt)和一个8位的调整寄存器(icgtrm)。用户对icg模块的操作都是通过对这些寄存器的设定来实现的。(1)icg 控制寄存器1(icgc1)tmslide 107. 2 icg7. 2 icg的操作寄存器的操作寄存

8、器 (2)icg 控制寄存器2(icgc2)(3)icg 状态寄存器1(icgs1)(4) icg 状态寄存器2(icgs2)tmslide 117. 2 icg7. 2 icg的操作寄存器的操作寄存器 (5)icg 滤波器寄存器(icgfltu、icgfltl)(6)icg 调整寄存器(icgtrm)tmslide 127.3 时钟模块工作模式时钟模块工作模式 hcs08单片机的icg模块具有5种工作模式:关断(off)模式、自时钟(scm, self-clocked model)模式、启用fll且采用内部时钟源模式(fei,fll engaged internal)、旁路fll且采用外部时

9、钟源模式(fbe,fll bypassed external)和启用fll且采用外部时钟源模式(fee,fll engaged external)scm和fei两种模式都不需要外接元件,mcu可以使用内部时钟源产生系统时钟。tmslide 137.3 时钟模块工作模式时钟模块工作模式 7.3.1 off7.3.1 off模式模式 当执行stop指令后,cpu进入stop模式,内部时钟输出icgout关闭,icg模块将停止所有的时钟活动进入off模式。7.3.2 7.3.2 自时钟模式(自时钟模式(scmscm) 自时钟模式(scm)是mcu复位之后的默认工作模式,在复位后立即进入,此时icgo

10、ut的频率通常约为8 mhz左右,这样无须用户编程就可以快速、可靠地得到4 mhz的总线频率。tmslide 147.3 时钟模块工作模式时钟模块工作模式 7.3.3 fll7.3.3 fll内部时钟模式(内部时钟模式(feifei) 在fei模式下,mcu不需要外接晶振,而是使用内部fll对内部243 khz的参考时钟irg进行倍频生成icgout时钟频率,即 ficgout=(firg7)64n/r 式中,ficgout的典型值为243khz;n为倍频因子取值范围从4到18,按2递增;r为分频因子,取值范围从l到128,按2的幂级数递增;n和r都是通过控制寄存器icgc2中的mfd位和rf

11、d位设定的。tmslide 157.3 时钟模块工作模式时钟模块工作模式 7.3.4 fll7.3.4 fll旁路外部时钟模式(旁路外部时钟模式(fbefbe) 在fbe模式下,icg内部fll被旁路,mcu不再使用倍频电路,而仅仅对外部时钟icgerclk进行分频生成系统时钟,即ficgout =fext/r 式中,r为分频因子,取值范围从1到128,按2的n次幂递增,可通过控制寄存器icgc2中的rfd位设定。 当外接晶振时,晶振的频率必须处于32100 khz的低频范围(range=0)或者116 mhz的高频范围(range=1),此时还应该确保icg1寄存器中的refs被设置为1;当

12、使用外部时钟源时,高、低频率范围被忽略,方波的频率要被限定在40 mhz以内,并且要把icg1寄存器中的refs位设为0 .tmslide 167.3 时钟模块工作模式时钟模块工作模式 7.3.5 fll7.3.5 fll外部时钟模式(外部时钟模式(feefee) 在fee模式下,mcu使用内部的fll对外部参考时钟icgerclk进行倍频生成系统时钟,即 ficgout = fext p n/r 式中,外接晶振频率fext =32100 khz低频范围时p=64,外接晶振频率fext =210 mhz高频范围时p=l;n为倍频因子,取值范围从4到18,按2递增;r为分频因子,取值范围从l到1

13、28,按2的n次幂递增;n和r都通过控制寄存器icgc2中的mfd位和rfd位设定。fee模式下外部时钟源的最高频率限定在10 mhz以内以免dco时钟溢出。fll的倍频因子最大为4,由于410 mhz=40 mhz,已经等于dco的限制值,所以外部参考时钟源不能快于10 mhz。tmslide 177.4 时钟系统配置与应用时钟系统配置与应用 7.4.1 7.4.1 时钟选择方法时钟选择方法 在一些应用中常常会涉及到使用准确的参考时钟,或采用最低功耗时钟,甚至是一些低成本的时钟系统,对此,hcs08单片机的icg模块具有很大的灵活性,能为不同的应用提供了最佳的时钟tmslide 187.4

14、时钟系统配置与应用时钟系统配置与应用 7.4.2 7.4.2 时钟系统初始化配置时钟系统初始化配置 时钟系统的初始化配置主要是通过设置icg模块实现的,用户可以通过自己编写初始化代码或者使用codewarrior开发环境提供的快速设置工具pe中的device initialization来实现时钟系统的初始化配置tmslide 197.5 7.5 项目实践项目实践 项目项目1 icg1 icg功能基础实践功能基础实践要求:要求: 单片机的gpio接口连接一led小灯,使用icg模块设置系统时钟频率,要求使用内部时钟源,总线时钟频率设约为5mhz左右,实现小灯闪烁。方案设计:方案设计: 选取pta0端口连接一led小灯,采用“灌电流”方式驱动,端口输出低电平时小灯点亮,利用软件延时实现小灯闪烁。在时钟设置方面,使用处理器专家(pe)功能中的device initialization工具设置系统时钟,在icg模块中设置内部参考时钟(243khz),使能fll功能将时钟信号倍频,再通过模块分频得到内部5mhz左右总线频率。具体内容详见教材tmslide 207.5 7.5 项目实践项目实践 项目项目2 led2 led闪烁调速控制闪烁调速控制要求:要求: 单片机的gpio接口连接一led小灯

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论