数字电子技术课程实践项目二_第1页
数字电子技术课程实践项目二_第2页
数字电子技术课程实践项目二_第3页
数字电子技术课程实践项目二_第4页
数字电子技术课程实践项目二_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、上海大学数字电子技术课程实践项目项目名称:_电子电路设计仿真_ 指导老师:_徐美华_ 学 号:_12122272_ 姓 名:_翟自协_ 日 期:_2014/5/15_前言数字电子技术课程实践项目二:学习与使用电子电路仿真软件(如EWB、MUTISIM等)软件对电子电路进行设计仿真,提交实验报告,从下列题目中任选1个。1用下降沿触发的JK-FF组成四位同步加计数器、异步加计数器;2用上升沿触发的JK-FF组成四位同步减计数器、异步减计数器;3用74LVC161构成12进制加计数器、24进制加计数器、10进制减计数器;4用74LVC161对1kHz的脉冲信号进行5分频;5用555定时器构成的单稳态

2、触发器、多谢振荡器、施密特触发器进行设计和仿真。所选题目:1用下降沿触发的JK-FF组成四位同步加计数器、异步加计数器;目录用下降沿触发的JK-FF组成四位同步加计数器3时钟方程3驱动方程3状态方程3状态转换真值表4状态转移图4电路图5理论波形图5实验波形图6用下降沿触发的JK-FF组成四位异步加计数器8时钟方程8驱动方程9状态方程9状态转换真值表9状态转移图10电路图10理论波形图11实验波形图11用下降沿触发的JK-FF组成四位同步加计数器同步加计数器:同步计数器中,所有触发器的CP端是相连的,CP的每一个触发沿都会使所有的触发器状态更新。同步计数器中各触发器的CP端输入同一时钟脉冲,因此

3、触发器的翻转状态就由它们的输入信号J、K端的状态决定。时钟方程CP0=CP1=CP2=CP3=CP驱动方程状态方程状态转换真值表计数顺序状态进位输出Q3Q2Q1Q00000001000102001003001104010005010106011007011108100009100101010100111011012110001311010141110015111111600000状态转移图电路图理论波形图实验波形图时钟与Q0波形图时钟与Q1波形图时钟与Q2波形图时钟与Q3波形图用下降沿触发的JK-FF组成四位异步加计数器异步计数器是在做加1计数时是采取从低位到高位逐位进位的方式工作的。因此其中的各个触发器不是同步翻转的。按照二进制加法计数规则,每一位如果已经是1,则再计入1时应变为0,同时向高位发出进位信号,使高位翻转。时钟方程CP0=CPCP1=Q0CP2=Q1CP3=Q2驱动方程J 0=K0= J1=K1= J2=K2= J3=K3=1状态方程 状态转换真值表计数顺序状态进位输出Q3Q2Q1Q0000000100010200100300110401000501010601100701110810000910010101010011101101211000131101014111001511

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论