版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、 电子技术课程设计电 子 技 术课 程 设 计成绩评定表设计课题 : 电梯控制电路设计 学院名称 : 专业班级 : 学生姓名 : 学 号 : 指导教师 : 设计地点 : 31-225 设计时间 : 2014-7-72014-7-14 指导教师意见:成绩: 签名: 年 月 日 24 单片机原理与接口技术课程设计电 子 技 术课 程 设 计课程设计名称: 电梯控制电路设计 专 业 班 级 : 学 生 姓 名 : 学 号 : 指 导 教 师 : 课程设计地点: 课程设计时间: 2014-7-72014-7-14 电子技术 课程设计任务书学生姓名专业班级学号题 目电梯控制电路设计课题性质工程设计课题来
2、源自拟指导教师 刘林芝主要内容(参数)设计一个简易4层电梯控制电路,具体指标如下:(1)观察电梯的工作过程,描述出所设计电梯控制电路的逻辑功能。(2)电梯升降一层所需时间可自行设计。(3)能记忆电梯内、外的所有请求信号,并按照电梯运行规则按顺序响应,每个信号保留至执行后消失。任务要求(进度)第1-2天:熟悉课程设计任务及要求,查阅技术资料,确定设计方案。第3-4天:按照确定的方案设计单元电路。要求画出单元电路图,元件及元件参数选择要有依据,各单元电路的设计要有详细论述。第5-6天:撰写课程设计报告。要求内容完整、图表清晰、文理流畅、格式规范、方案合理、设计正确,篇幅合理。主要参考资料1 康华光
3、电子技术基础(模拟部分)(第5版)M北京:高等教育出版社,20042 阎石数字电子技术基础(第5版)M北京:高等教育出版社,20063 陈光明.电子技术书课程设计与综合实训M北京航空航天出版社. 2007审查意见系(教研室)主任签字: 年 月 日 目 录一课程设计目的5二.课程设计的内容及要求5 2.1课程设计内容5 2.2课程设计要求5三.正文部分7 3.1按键控制模块.7 3.1.1目标楼层号按钮编码电路.7 3.1.2比较制动电路.10 3.1.3与逻辑起动控制. .11 3.2数码管显示模块12 3.2.1显示译码器组成电路如下12 3.2.2 CD4510(可逆计数器)组成
4、电路16 3.3脉冲发生器模块17 3.3.1、0.2S脉冲发生器17 3.3.2、6S脉冲发生器18 3.4、LED滚动显示模块19 3.4.1、LED显示电路译码器19 3.4.2三位二进制可逆计数器20 3.4.3、LED显示器22 3.5原理图23四.设计总结23附录1.整体电路图2424电梯控制电路设计一、课程设计目的:通过本课程设计,使学生加强对电子技术课程内容的理解和掌握,学会使用半导体元件和集成电路,掌握电子电路的基本分析方法和设计方法,进一步提高分析解决实际问题的综合能力。二、课程设计的内容及要求: 2.1课程设计内容: 设计集中控制电梯的控制、信号显示电路 2.2课程设计要
5、求:1、 基本技术要求:(1)设计模拟位移传感器信号的脉冲发生器,脉冲周期为6秒; (2)设计由模拟位移传感器信号的脉冲发生器驱动的楼层号数码管显示电路,设置楼层号07号(0号为地下室); (3)设计LED滚动箭头方向显示电路; (4)设计电梯集中控制电路,要求具有以下功能: 采用起动键和楼层号键实现起动控制(两种键均按下时电梯起动); 电梯起动后LED滚动箭头方向显示电路开始按图5(A)或图5(B)从起始状态工作,循环周期为1.6秒(每个图案显示0.2秒)。当电梯停止时,要求复位起始状态; 电梯运行时,楼层号数码管显示电路在电梯到达
6、某层时(对应模拟位移传感器信号的脉冲发生器输出的下降沿)显示该层楼号; 电梯运行至目标楼层时,电梯自动停止; 图5(A)上行方向循环显示 图5(B)下行方向循环显示目标楼层号按钮编码电路 与逻辑动控制 比较制动电路 按钮起动控制模拟位移传感器信号脉冲发生器M进制可逆计数器 显示译码器(楼层号显示) 数码管显示器 脉冲发生器 N进制可逆计数器 显示译码器(方向箭头移动显示)LED显示器标志输出制动信号(A=B)A=B保持CR有效A=B时置0CR有效CR有效方向信号复位图6 参考电路原理框图 三、正文部分 3.1按键控制模块 3.1.1目标楼层号按钮编码电
7、路 器件组成:74148(83编码器),八个限流电阻,八个开关。 74148是一个八线-三线优先级编码器。 如图所示的是八线-三线编码器74148的惯用符号及管脚图引脚图。 74148优先编码器为16脚的集成芯片,除电源脚VCC(16)和GND(8)外,其余输入、输出脚的作用和脚号如图中所标。其中I0I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。 由74148真值表可列输出逻辑方程为 A2 = (I4+I5+I6+I7)IE A1&
8、#160;= (I2I4I5+I3I4I5+I6+7)·IE A0 = (I1I2I4I6+I3I4I6+I5I6+I7)·IE 使能输出端OE的逻辑方程为: OE =I0·I1·I2·I3·I4·I5·67·IE 当使能输入IE=1时,禁止编码、输出(反码): A2,A1,A0为全1(如表第一行所示)。 当使能输入IE=0时,允许编码,
9、在I0I7输入中,输入I7优先级最高,其余依次为:I6,I5,I4,I3,I2,I0,I0等级排列。 OE为使能输出端,它只在允许编码(IE=0), 而本片又没有编码输入时为0(如表中第二行所示)。 扩展片优先编码输出端GS的逻辑方程为: GS = (I0+I1+I2+I3+I4+I5+I6+I7)·IE GS为片优先编码输出端,作为与逻辑起动控制的一个输入控制信号,它在允许编码(IE=0),且有编码输入信号时为0(如表中第三至第十行);若允许编码而无编码输入信号时为1(如表第二行)
10、;在不允许编码(IE=1)时,它也为1(如表第一行)。 GS = 0表示“电路工作,而且有编码输入” 功能表如下(74148优先编码器真值表):输 入输 出IEI0I1I2I3I4I5I6I7A2A1A0GSOI1XXXXXXXX11111011111111111100XXXXXXX0000010XXXXXX01001010XXXXX010100XXXX010110XXX011000XX011010X01110001111 3.1.2比较制动电路 器件组成:CD4585功能说明:CD4585为四位数值比较器
11、,输入端十号接A0,七号接A1,二号接A2,十五号接A3。A0、A1、A2、A3分别接八进制可逆计数器的输出端。输入端十一号接B0,九号接B1,一号接B2,十四号接B3。B0、B1、B2分别接编码器的输出端,B3接地。A与B进行比较,输出端F(A>B)作为与三位二进制可逆计数器中的异或门控制输入端,F(A=B)通过与非门与上述起动控制中的与门相连作为制动信号。当A=B时使八进制可逆计数器停止计数并保持。脉冲发生器的清零端有效,停止产生脉冲并保持。三位可逆计数器复位。输出端(A>B)(A<B)作为方向信号控制八进制可逆计数器、三位二进制可逆计数器,使其实现加计数和减计数。为了输
12、出F(A=B)的输出控制信号,应使输入端的A<B接地,A>B,A=B接高电平。 电路图如下:补充说明:CD4585是四位数字比较器,可比较他的两个输入,比较后在A>B,A=B,A<B这三个输出端输出,输入形式可以是二进制,也可以是BCD码。3.1.3与逻辑起动控制 器件组成:CD4073(三3与门)、CD4069(六反相器)、开关、限流电阻。 功能说明:按钮起动控制、编码电路输出标示GS有效与比较制动电路A=B不成立,三者均满足时,与逻辑起动控制输出为高电平,控制D触发器构成的三位二进制可逆计数器的清零端,和555定时器组成的0.2S和6S
13、周期脉冲发生器的清零端。 当此与逻辑起动控制的输出为高电平时,脉冲发生器产生正常脉冲,三位二进制可逆计数器正常计数。 当此与逻辑起动控制的输出为高电平时,脉冲发生器产生正常脉冲,三位二进制可逆计数器正常计数。 当此与逻辑起动控制的输出为低电平时,脉冲发生器停止产生脉冲,并保持,三位二进制可逆计数器停止计数,并保持。 开关闭合为高电平有效。 电路图如下: 3.2数码管显示模块 3.2.1显示译码器组成电路如下: 组成器件:CD4511显示译码器、 LED(数码管)显示器CD4511是一个用于驱动共阴极LE
14、D(数码管)显示器的BCD码七段码译码器,特点是:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。CD4511芯片图及引脚如下: 图3-2CD4511的引脚图 CD4511引脚功能: BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态是怎么样的,七段数码管都会处于消隐也就是不显示的状态。 LE:锁定控制端,当LE=0时,允许译码输出。 LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。 LT:3脚是测试信号的输入端,当BI=1,LT=0 时,译码
15、输出全为1,不管输入 DCBA 状态如何,七段均发亮全部显示。它主要用来检测数7段码管是否有物理损坏。 A1、A2、A3、A4、为8421BCD码输入端。 a、 b、c、d、e、f、g:为译码输出端,输出为高电平1有效。CD4511的里面有上拉电阻,可直接或者接一个电阻与七段数码管接口。CD4511具有锁存、译码、消隐功能,通常以反向器作输出级,通常用以驱动LED。 其引脚图如上图所示。 各引脚名称:其中7、1、2、6分别表示A、B、C、D。5、4、3分别表示LE、BI、LT。 13、12、11、10、9、15、14分别表示a、b
16、、c、d、e、f、g。左边引脚表示输入,右边引脚表示输出,还有两个引脚8、16分别表示的是接地和VDD. CD4511的工作原理 1.CD4511的真值表如下表所示 2. 译码器:CD4511译码器用两级或非门担任,为了简化电路先用二输入端与非门对输入数据B、C进行组合,得出00、01、10、11(用二进制对B、C编码)四项,然后将输入的数据A、D一起用或非门译码。 3.锁存功能:译码器的锁存电路由传输门和反向器组成,传输门的导通或截止由控制端LE的电平状态。 当LE为低电平导通时,TG2截止;当LE为高电平时,TG1截止,TG2导通
17、,此时有锁存作用。 4.消隐:BI为消隐功能端,该端施加低电平后,迫使七段数码管均处于熄灭状态,不显示数字,即字形消隐。 消隐输出J=(B+C)D+BI。如不考虑消隐BI项,便得J=(B+C)D。根据上式,当输入BCD代码从10101111时,J端都为高电平,从而使显示器中的字形消隐。 输入输出LEBILIDCBAabcdefg显示XX0XXXX11111118X01XXXX0000000消隐0110000111111000110001011000010110010110110120110011111100130110100011001
18、1401101011011011501101100011111601101111110000701110001111111801110011110011901110100000000消隐01110110000000消隐01111000000000消隐01111010000000消隐01111100000000消隐0111111000000消隐111XXXX缓存消隐 CD4511的真值表 3.2.2 CD4510(可逆计数器)组成电路 器件组成:CD4510(可逆计数器) 功能说明:CD4510器件的1号接地,15号接CP端,9号接地。10号UP/DOWN接F(
19、A<B),以控制加减计数。5号CARRYIN接F(A=B)为低电平时,UP/DOWN为高,进行加计数,UP/DOWN为低,进行减计数。2号DOUT,14号COUT,11号BOUT,6号AOUT,分别接CD4510的D,C,B,A作为地址端以驱动显示译码器。在使用时先将9号接高电平,使CD4510复位,然后再使9号接地。 CD4510为可预置BCD可逆计数器,该器件主要尤四位具有同步时钟的D型触发器(具有选通结构,提供T型触发器功能)构成。具有可预置数、加减计数器和多片级联使用等功能。CD4510具有复位CR,置数控制LD、并行数据D0D3、加减控制U/D、时钟CP和进位CI等
20、输入。CR为高电平时,计数器清零。当LD为高电平时,D0D3上的数据置入计数器中,CI控制计数器的计数操作,CI0时,允许计数。此时,若U/D为高电平,在CP时钟上升沿计数器加1计数;反之,在CP时钟上升沿减1计数。除了四个Q输出外,还有一个进位/错位输出CO/BO。 电路图如下: 功能表如下:CRLDCIU/DCPQ1XXXX清零01XXX预置数0001加计数0000减计数001XX保持 3.3脉冲发生器模块 3.3.1、0.2S脉冲发生器 器件组成:NE555定时器,电阻,电容。 功能说明:根据NE555定时器构成多谐振荡器,使其周期为0.2S,周期
21、公式为:T=(R1+2R2)*C/1.43,R1=10K,R2=10K,C=10UF。 与之间的0.015UF电容为抗干扰电容。清零端和与逻辑起动控制输出端即CD4073的输出相连,可实现清零。只有当按钮起动控制、编码电路输出标识GS有效与比较控制电路A=B不成立三者均满足时,与逻辑起动控制的输出为高电平,清零端无效,脉冲发生器产生正常脉冲; 当上述三者只要有一个不成立时,与逻辑起动控制的输出为低电平,清零端有效,脉冲发生器停止产生脉冲,并保持。 电路图如下: 0.2s脉冲发生器555定时器功能表:阈值输入(VN) 触发输入(VN) 复位(RD) 输出
22、(VO) 放电管(T)X X 0 0 导通 1 1 截止 1 0 导通 1 不变 不变3.3.2、6S脉冲发生器 器件组成:NE555定时器,电阻电容。 功能说明:根据NE555定时器构成多谐振荡器,使其周期为6S,周期公式为:T=(R1+2R2)*C/1.43,R1=82K,R2=390K,C=10UF。与之间的0.015UF电容为抗干扰电容。清零端和与逻辑起动控制输出端即CD4073的输出相连,可实现清零。只有当按钮起动控制、编码电路输出标识GS有效与比较控制电路A=B不成立三者均满足时,与逻辑起动控制的输出为高电平,脉冲发生器产生正常脉冲;当上述三者只要有一个不成立时
23、,与逻辑起动控制的输出为低电平,清零端有效,脉冲发生器停止产生脉冲,并保持。 电路图如下: 3.4、LED滚动显示模块 3.4.1、LED显示电路译码器 LED显示电路译码器功能概述: 根据真值表化简得如上逻辑表达式,通过门电路实现此译码器的功能。 此译码器由五个两输入与门(4081),一个三输入与门,三个三输入或门组成。地址端为三位二进制可逆计数器的输出,通过此门电路组成的译码器驱动LED显示器,通过可逆计数实现上行方向和下行方向的循环显示。 其真值表为:Q2Q1Q0Y3Y2Y1Y00001111001110001011
24、0001110001000000101000111000111110111电路图如下所示: 门电路组成的LED显示电路译码器3.4.2三位二进制可逆计数器 器件组成:CD4013(双D触发器),CD4070(四2与或门) 功能说明:此D触发器为上升沿触发器,通过脉冲发生器产生0.2S脉冲作为CP端输入。将每个D触发器的D端与Q端相连构成T触发器。 将三个T触发器的清零端相连可实现复位,接控制电路三与门的输出。三个S端连在一起接地。Q2,Q1,Q0作为输出驱动显示译码器的地址端。 将Q与EI通过异或门实现加计数和减计数:EI=0时减计数,下行;EI=1时加计数,上行。 EI与CD4585的F(A>B)=0端即与13号相连,因为B>A时,即编码器的输入比此时电梯显示的楼层号大,应该上行,而此时F(A<B)=1即EI=1加计数恰好可实现上行; 当B=A计数器被锁定,故保持不变;B<A时F(A<B)=0即EI=0减计数,恰好可以实现下行。 下面对此构成可
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 全员工安全培训教育档案课件
- 和谐医患关系的构建方法
- 城市消防安全会议纪要
- ChatGPT官方参考模版指南
- 陆丰医患关系调研
- 岗位安全配置优化讲解
- 国外医患关系深度解析
- 光缆冬季施工安全培训课件
- 光电公司安全培训记录课件
- 医患关系新闻评论素材
- 2025年贵州省基础教育质量提升普通高中教学检测生物试题及答案
- 混凝土结构工程施工质量验收规范范本
- 赔偿协议书合同
- 母牛出租合同协议
- 《装载机操作手培训》课件
- 燃气管道施工事故应对方案
- xx区老旧街区改造项目可行性研究报告
- 采购体系管理
- 1998年农业承包合同样本
- 俄乌战争深度分析俄乌冲突俄罗斯和乌克兰的恩怨情仇动态课件
- 化学概论知到智慧树章节测试课后答案2024年秋东北师范大学
评论
0/150
提交评论