(完整版)数字电子技术基础试题及答案3_第1页
(完整版)数字电子技术基础试题及答案3_第2页
(完整版)数字电子技术基础试题及答案3_第3页
(完整版)数字电子技术基础试题及答案3_第4页
(完整版)数字电子技术基础试题及答案3_第5页
已阅读5页,还剩23页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、)位二进制数)V,其输出高电平为()V,输出低电平为(CMOS电路的电源电压为3数字电子技术试卷姓名:班级:考号:成绩:本试卷共6页,满分100分;考试时间:90分钟;考试方式:闭卷题号-一-二二三四(1)四(2)四(3)四(4)总分得分、填空题(每空1分,共20 分)1.有一数码 10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数(2.三态门电路的输出有高电平、低电平和()。)3种状态。3.TTL与非门多余的输入端应接()。4.TTL集成JK触发器正常工作时,其Rd和Sd端应接()电平。5.已知某函数FB A CD AB C"D ,

2、该函数的反函数F( )。6.如果对键盘上108个符号进行二进制编码,则至少要(码。7.典型的TTL与非门电路使用的电路为电源电压为(& 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为A2A1A°=110时,输出 YYY5Y4Y3Y2EY0 应为()。9 .将一个包含有 32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM 有()根地址线,有()根数据读出线。10.两片中规模集成电路10进制计数器串联后,最大计数容量为(11.下图所示电路中,( )。丫1 =();丫2 =()位。);丫3 =A tTL Y1)进制计数器。12. 某计数器的输

3、出波形如图1所示,该计数器是(13驱动共阳极七段数码管的译码器的输出电平为()有效。二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号 错选、多选或未选均无分。)函数 F(A,B,C)=AB+BC+ACA . F(A,B,C)=刀m (0, 2,C. F(A,B,C)=刀m (0, 2,内。1.的最小项表达式为(4)3,4)8线一3线优先编码器的输入为2 .Y2?Y|?Y0的值是(I0 |7 ,B. (A,B,C)=刀 m ( 3, 5, 6, 7) D. F(A,B,C)=刀m (2,当优先级别最高的4,

4、 6, 7)|7有效时,其输出)。B. 010C. 000D. 1013.十六路数据选择器的地址输入(选择控制)端有()个。A . 16B.2C.4D.84.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。A. 1011-0110-1100-1000-0000B. 1011-0101-0010-0001-0000C. 1011-1100-1101-1110-11115.已知 74LS138译码器 的输 入三 个使)A2A1A0=011,则输出 丫7 丫0 是(A. 11111101B.101111116. 一只四输入端或非门,

5、使其输出为A. 15B. 8能端D. 1011-1010-1001-1000-0111E2B=0 )时,地址码(E1 = 1 , E2AOC.11110111的输入变量取值组合有7D. 11111111种。()D. 17.随机存取存储器具有()A.读/写B.无读/写C.只读功能。D.& N个触发器可以构成最大计数长度A.N B.2N C.N9某计数器的状态转换图如下,其计数的容量为(A.八 B.C.四 D.10已知某触发的特性表如下(只写(进制数)的计数器。)为 (ABQn+1说明00Qn保持010置0101置111Pn翻转A. Qn+1 = A B. Qn 1 AQn AQnC. Q

6、n 1 AQn BQn D. Q n+110V,当输入数字量为11. 有一个4位的D/A转换器,设它的满刻度输出电压为1101时,输出电压为()。A. 8.125V B.4V C. 6.25VD.9.375V12. 函数F=AB+BC使F=1的输入 ABC组合为()A. ABC=000B. ABC=010C. ABC=101D. ABC=11013. 已知某电路的真值表如下,该电路的逻辑表达式为()D. Y BC CA. Y C B. Y ABCC. Y AB CABCYABCY0 0 001 0 000 0 111 0 110 1 001 1 010 1 111 1 1114.四个触发器组成

7、的环行计数器最多有() 个有效状态。A.4B. 6C. 8 D. 1615,逻辑函F=AE+0 C的反函数 gA* (A十(石十C)比 CA-+E) (E+C )C,百十E+CD A B + BC三、判断说明题(本大题共 2小题,每小题5分,共10分) (判断下列各题正误,正确的在题后括号内打“/,错误的打“x”。)1、 逻辑变量的取值,1比0大。()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3、八路数据分配器的地址输入(选择控制)端有 8个。()4、 因为逻辑表达式 A+B+AB=A+B成立,所以AB=0成立。()5、利用反馈归零法获得 N进制计数器时,若为异步置零

8、方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()6、 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7. 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。(8 .时序电路不含有记忆功能的器件。(9 .计数器除了能对输入脉冲进行计数,还能作为分频器用。(10优先编码器只对同时输入的信号中的优先级别最高的一个信号编码()四、综合题(共30分)1.对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑 图。(8分)Z= AB A?B?C A?B?CI BC=0(1)真值表 (2分)卡诺图化简

9、(2 分)(3) 表达式(2分)逻辑图(2分)2.试用3线一8线译码器74LS138和门电路实现下列函数。(8分)Z (A、B、C) =AB+ ACA2AiAo74LS138STaYooSTbSTc丫5丫丫73. 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制 计数器,并画出其状态图。(8分)74LS161逻辑功能表CRLDCTpCTtCPQ3 Q2 Qi Qo0XXXX0 0 0 0i0XXD3 D2 Di Doii0XXQ3 Q2 Qi Q0iiX0XQ3 Q2 Qi Q0iiii加法计数CP1 ”1”1 ”4.触发器电路如下图所示,试根据CP及输入波形

10、画出输出端 Qi、Q2的波形。设各触发器的初始状态均为“ 0”( 6分)。QiQ2数字电子技术A卷标准答案、填空题(每空1分,共20分)1. 147 ,932.高阻高5. F =6. 7BACD ABC D7. 53.6,0.35, 3 18&10111111911 ,1610. 100 11.丫1= A B;Y 2 = A B + A B ; 丫3= A B3. 高电平或悬空413. 51412345V678c10111213145ACCA,C;AAi)E;C; /i)C; )B.低、选择题(共30分,每题2 分)三、判断题(每题 2分,共20 分)12345678910XVXXVV

11、VXVV四、综合题(共30分,每题10 分)1.解:(1)真值表 (2分)卡诺图化简(2分)A B CZ0 0 000 0 110 1 010 1 1X1 0 011 0 111 1 001 1 1X(3 ) 表达式(Z=BC=0ABAB C=A® B+C(A、B、=ABCABC + A BO A B C=m 1+ m 3+ m6+ m 72.解:ZCC) =AB Ac=abc+C)+Ac (B B )逻辑图(2分)ZABmi?m3?m6?m7(4分)4分)Z1ABC3解:CP,清零信号到2分)1. 当74LS161从0000开始顺序计数到 1010时,与非门输出 来,异步清零。(2

12、分)2. 该电路构成同步十进制加法计数器。3. 状态图(CP4. Q、Q的波形各3分。一、填空题:(每空3分,共15分)真值表、)、(逻辑图式)、)。)。)和()是脉冲的整形电)电平。)和()运算。)位。)、()和边沿型;)触发器1逻辑函数有四种表示方法,它们分别是(、逻辑表达)和( 卡诺图2 .将2004个“1异或起来得到的结果是(3. 由555定时器构成的三种电路中,(路。4. TTL器件输入脚悬空相当于输入(5基本逻辑运算有:()、(6.采用四位比较器对两个四位数比较时,先比较(7触发器按动作特点可分为基本型、(&如果要把一宽脉冲变换为窄脉冲应采用(9 .目前我们所学的双极型集成

13、电路和单极型集成电路的典型电路分别是()电路和()电路。10施密特触发器有()个稳定状态,多谐振荡器有()个稳定状态。11数字系统按组成方式可分为、两种;12两二进制数相加时,不考虑低位的进位信号是()加器。13不仅考虑两个 相加,而且还考虑来自 相加的运算电路,称为全加器。14时序逻辑电路的输出不仅和 有关,而且还与 有关。15计数器按CP脉冲的输入方式可分为和。16触发器根据逻辑功能的不同,可分为、_17. 根据不同需要,在集成计数器芯片的基础上,通过采用、等方法可以实现任意进制的技术器。18. 4. 一个JK触发器有个稳态,它可存储 位二进制数。19若将一个正弦波电压信号转换成同一频率的

14、矩形波,应采用 电路。20. 把JK触发器改成T触发器的方法是。21. N个触发器组成的计数器最多可以组成 进制的计数器。22. 基本RS触发器的约束条件是23. 对于JK触发器,若J K,则可完成T触发器的逻辑功能;若可完成 D触发器的逻辑功能。二.数制转换(5分):1、(1100 1)2=()16 =()102、(8FFF)16 =()2=()103、(257)10=(2 =()164、(+1011B)原码=() 反码=()补码5、(-1010 10B)原码=() 反码=()补码三函数化简题:(5分)1、化简等式Y ABC ABC ABCY AB AC BC丫 CD(A B) AbC AC

15、d,给定约束条件为:AE + CD=O2 用卡诺图化简函数为最简单的与或式(画图)。Y m(0,2,8,10)四.画图题:(5分)1.试画出下列触发器的输出波形(设触发器的初态为0)。(12分)1.2.3.CP1 口 口 口 .*012 . 已Z 的波形如图 3 所示试画出F XYZ X YZ XYZ XY Z 的波形。x _rZJ _图3波形图五.分析题(30分)1分析如图所示组合逻辑电路的功能。BC1J yYI2试分析如图3所示的组合逻辑电路。(15分)1).写出输出逻辑表达式;2).化为最简与或式;3).列出真值表;4).说明逻辑功能。图了3. 七、分析如下时序电路的逻辑功能,写出电路的

16、驱动方程、状态方程和输出方程,画出 电路的状态转换图。(2 0)计數林冲CP Ju4. 74161 组成”.(1)画出电路的状态转换图(厂QQQQ);;37图所示,分析电路,并回答以下问题(2)说出电路的功能。垃7461的功能见表)六. 设计题:(30分)1要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。2试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14 分)七. ( 10分)试说明如图5所示的用555定时器构成的电路功能,求出 U T+、U T-和 U T ,并画出其输出波形。 (10分)答案:一填空题1.

17、 真值表、逻辑图、逻辑表达式、卡诺图;2. 0;3施密特触发器、单稳态触发器4. 高5. 与、或、非6. 最高7. 同步型、主从型 ;8. 积分型单稳态9. TTL、 CMOS ;10. 两、0 ;11功能扩展电路、功能综合电路;12. 半13. 本位(低位),低位进位14. 该时刻输入变量的取值,该时刻电路所处的状态15同步计数器,异步计数器16. RS触发器,T触发器,JK触发器,T,触发器,D触发器17反馈归零法,预置数法,进位输出置最小数法18. 两,一19. 多谐振荡器20. J=K=T21. 2n22. RS=0二.数制转换(10):1、 (11.001)2=(3.2) 16=(3

18、.125) 1 02、(8F.FF)16 =( 1 0 0 0 1 1 1 1.1 1 1 1 1 1 1 1 )2=(143.9960937)3、(2 5.7 )10=(11001.1011)2 =(19.B),4、(+1011B) 原码=(01011)反码=(01011)补码5、(-101010B)原码=(101010 1)反码=(10 10 110)补码三.化简题:1、利用摩根定律证明公式AB AB反演律(摩根定律):A B AB画出卡诺图2、2.BCD000001111001110 化简得y ac Ad四.画图题:m1m4m5 Im12m13m3m2m8m9m7mem15m144变量卡

19、诺图mum10CP >CP AZJ :芒分工分;工分工分h分五.分析题20分)1 . 1、写出表达式¥ AB丫2BC丫3 CAY AB BC CA2、画出真值表3、当输入A、电路实际上是-2.(1)ABCY0 0 000 0 100 1 000 1 111 0 001 0 111 1 011 1 11或 3个为1时,输C中有23人表决用的组合电路:只要有Y为1,否则输出丫为0。所以这个 2票或3票同意,表决就通过。(2)逻辑表达式Y1 ABY2 A 最简与或式: ¥ AB AC(ABB)CCBC(3)丫2 ABC真值表ABC ABC ABCA BCY1Y20 0 00

20、00 0 11 100 1 0100 1 1011 0 01 101 0 1011 1 0011 1 111(4)3.全加器。逻辑功能为:1)据逻辑图写出电路的驱动方程:T o 1T1 QoT 2 Q0Q12)求出状态方程:QoQ:Q;Q31T3QoQiQ2QoQo Q1Q0Q1Q0Q1Q2Q0Q1Q2Q0Q1Q2 Q3Q0QQ2Q3)写出输出方程:c= QoQQQ34)列出状态转换表或状态转换图或时序图:5)从以上看出,每经过 16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端 C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。CPQ3Q2Q1Q0等效十进制数C0000000100011020010201

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论