数字电子技术试卷及答案_第1页
数字电子技术试卷及答案_第2页
数字电子技术试卷及答案_第3页
数字电子技术试卷及答案_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一、填空题(每空1 分,共 20 分)1.有一数码 10010011,作为自然二进制数时,它相当于十进制数(147),作为 8421BCD码时,它相当于十进制数( 93)。2. 三态门电路的输出有高电平、低电平和(高阻 )3 种状态。3 TTL 与非门多余的输入端应接(高电平或悬空 )。4 TTL 集成 JK 触发器正常工作时,其Rd 和 Sd 端应接( 高)电平。5.已知某函数 FBA C DABC D ,该函数的反函数F = BACD ABC D6.如果对键盘上108 个符号进行二进制编码,则至少要(7)位二进制数码。7.典型的 TTL 与非门电路使用的电路为电源电压为(5) V ,其输出

2、高电平为(3.6) V ,输出低电平为( 0.35) V , CMOS 电路的电源电压为( 3-18) V 。8 74LS138 是3 线8线译码器,译码为输出低电平有效,若输入为AAA =110 时,输出210Y7 Y6 Y5 Y4 Y3 Y2 Y1Y0 应为( 10111111)。9将一个包含有32768 个基本存储单元的存储电路设计16 位为一个字节的ROM 。该 ROM 有( 11)根地址线,有(16)根数据读出线。10. 两片中规模集成电路10 进制计数器串联后,最大计数容量为(100)位。11. 下图所示电路中,Y 1( AB ); Y 2 ( AB+AB );Y 3 ( AB )

3、。AY 1BY 2Y 312. 某计数器的输出波形如图 1 所示,该计数器是( 5)进制计数器。13驱动共阳极七段数码管的译码器的输出电平为(低)有效。1逻辑函数有四种表示方法,它们分别是(真值表 、)、(逻辑图式)、(逻辑表达)和(卡诺图 )。2将 2004 个 “ 1异”或起来得到的结果是(0)。3由 555 定时器构成的三种电路中,(施密特触发器和单稳态触发器)是脉冲的整形电路。4 TTL 器件输入脚悬空相当于输入(高)电平。5基本逻辑运算有: (与、或、非 )运算。6采用四位比较器对两个四位数比较时,先比较(最高)位。7触发器按动作特点可分为基本型、(同步型、主从型 )和边沿型;8如果

4、要把一宽脉冲变换为窄脉冲应采用(积分型单稳态) 触发器9目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和(CMOS )电路。10施密特触发器有(两)个稳定状态.,多谐振荡器有(0)个稳定状态。11数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12两二进制数相加时,不考虑低位的进位信号是(半) 加器。13不仅考虑两个本位(低位)相加,而且还考虑来自低位进位 相加的运算电路,称为全加器。14时序逻辑电路的输出不仅和该时刻输入变量的取值有关, 而且还与 该时刻电路所处的状态有关。15计数器按CP脉冲的输入方式可分为同步计数器 和异步计数器 。16触发器根据逻

5、辑功能的不同,可分为 RS 触发器 , T 触发器 , JK 触发器 , T触发器, D 触发器 等。17根据不同需要,在集成计数器芯片的基础上,通过采用反馈归零法,预置数法,进位输出置最小数法 等方法可以实现任意进制的技术器。18 4. 一个 JK 触发器有 两个稳态,它可存储一位二进制数。19若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器 电路。20 把 JK 触发器改成 T 触发器的方法是 J=K=T 。21 N 个触发器组成的计数器最多可以组成2n进制的计数器。22基本 RS 触发器的约束条件是 RS=0。23对于 JK 触发器,若 JK ,则可完成T触发器的逻辑功能;

6、若 JK ,则可完成D触发器的逻辑功能。第1页(共 10页)第2页(共 10页)二、单项选择题(本大题共15 小题,每小题2 分,共 30 分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。 )1.函数 F(A,B,C)=AB+BC+AC的最小项表达式为 () 。A F(A,B,C)= m( 0, 2, 4)B. (A,B,C)= m( 3, 5, 6, 7)CF(A,B,C)= m(0, 2, 3, 4)D. F(A,B,C)= m(2, 4, 6,7)28 线 3 线优先编码器的输入为I0 I7 ,当优先级别最高的I7 有效时

7、,其输出Y?Y?Y21 0的值是()。A 111B. 010C. 000D. 1013十六路数据选择器的地址输入(选择控制)端有()个。A 16B.2C.4D.84. 有一个左移移位寄存器,当预先置入1011 后,其串行输入固定接0,在 4 个移位脉冲 CP 作用下,四位数据的移位过程是()。A . 1011-0110-1100-1000-0000B. 1011-0101-0010-0001-0000C. 1011-1100-1101-1110-1111D. 1011-1010-1001-1000-0111AAA =011,5已知 74LS138 译码器的输入三个使能端(E=1, E2A=E2

8、B=0)时,地址码1210则输出 Y7 Y 0 是() 。A. 11111101B. 10111111C. 11110111D. 111111116.一只四输入端或非门,使其输出为1 的输入变量取值组合有()种。A 15B8 C 7D17. 随机存取存储器具有()功能。A.读/写B.无读/写C.只读D.只写8 N 个触发器可以构成最大计数长度(进制数)为()的计数器。A.NB.2NC.N2D. 2N0000010101119某计数器的状态转换图如下,其计数的容量为 ()110100011A 八B.五C.四D.三10110已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为

9、()。ABQn+1说明00Qn保持010置 0101置 1第 3页(共 10页)11Qn翻转A Qn+1 AB.Q n 1A QnA Q nC.Qn 1A QnBQnD. Qn+1 B11 有一个 4 位的 D/A 转换器,设它的满刻度输出电压为10V,当输入数字量为1101 时,输出电压为()。A 8.125VB.4VC. 6.25VD.9.375V12函数 F=AB+BC,使 F=1 的输入 ABC组合为 ()A ABC=000B ABC=010C ABC=101D ABC=11013已知某电路的真值表如下,该电路的逻辑表达式为()。AYCB.YABCCYABCDYBCCABCYABCY0

10、000100000111011010011010111111114四个触发器组成的环行计数器最多有()个有效状态。A.4B.6C.8D. 16b三、判断说明题(本大题共2 小题,每小题5 分,共 10 分)(判断下列各题正误,正确的在题后括号内打“”,错误的打“” 。)1、逻辑变量的取值,比大。(X )2、 D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3八路数据分配器的地址输入(选择控制)端有8 个。( X )4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0 成立。( X )5、利用反馈归零法获得 N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不

11、能稳定而是立刻变为 0状态。()6在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()第 4页(共 10页)7. 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。()8 时序电路不含有记忆功能的器件。( X )9 计数器除了能对输入脉冲进行计数,还能作为分频器用。()10优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ()四、综合题(共 30 分)1对下列 Z 函数要求:( 1)列出真值表;( 2)用卡诺图化简;( 3)画出化简后的逻辑图。 ( 8 分)Z= ABA?B?CA?B?CBC=0()真值表( 2 分)(2)

12、卡诺图化简( 2 分)CTPCTTCPQ3 Q2 Q1 Q0CRLD00000(3)( 210D3 D2 D1 D0表达 式分)逻辑图( 2分)110Q3 Q2 Q1 Q0110Q3 Q2 Q1 Q0Z=ABABC =AB+C1111加法计数BC=0Q3Q2QQ&10CO74LS161CPCPCR LD CT P CTTD3 D2D1 D0“1” “1” “1”2 试用 3 线 8 线译码器74LS138 和门电路实现下列函数。( 8 分)Z(A 、 B、 C) =AB+ A C.A 2Y0AA2Y 0Y1A1Y1BA 1YA02CA 0Y 2&74LS138Y 374LS138Y3ZYST

13、A4“1”STY 4Y 5AYB5STY6STBY 6STCY 7STCY7解: Z(A、B、C) =AB+ AC=AB( C+ C )+ A C(B+ B )= +C +A B CABCABA BC13+67= m+ mm + mA B CZ= m 1 ? m 3 ? m 6 ? m 7(4 分)0000ABC 0001111000113 74LS161 是同步4 位二进制加法计数器,其逻辑功能表00101如下,试分析下列电路是几进制计数器,并1画出其状态图。1011(8 分)100111174LS161逻辑功能表10111100111A=1B 1ZCQ3Q2Q1Q0&CO74LS161CP

14、CPCR LD CT P CTTD3D2 D1 D01当 74LS161 从 0000 开始顺序计数到 1010时,与非门输出“ 0”,清零信号到来,异步清零。( 2 分)2该电路构成同步十进制加法计数器。(2 分)3状态图( 4 分)23410001010000000010001110105101001100001110110010198764触发器电路如下图所示,试根据CP及输入波形画出输出端Q1 、Q2 的波形。设各触发器的初始状态均为“ 0”( 6 分)。CPAQ1Q2二数制转换( 5 分):1、()( 3.2)( 3.125)2、()( 10001111.11111111)( 143

15、.9960937) 3、( )( 11001.1011)( 19.B)4、()原码 ( 01011)反码 =(01011)补码5、()原码 ( 1010101) 反码 =(1010110) 补码第 7页(共10 页)三函数化简题: ( 5 分)1、 化简等式YABCABCABCYABACBCYC D ( AB)ABCAC D ,给定约束条件为:解: 1.利用 摩根定律证明公式ABAB反演律(摩根定律) :ABAB:2. 用卡诺图化简函数为最简单的与或式(画图)。Ym(0,2,8,10)AB00011110CD00m0m4m12m801m1m5m13m911m3m7m15m1110m2m6m14m10化简得 YAC AD4 变量卡诺图四画图题:( 5 分)1试画出下列触发器的输出波形( 设触发器的初态为 0)。(12 分)1.2.第 8页(共 10页).Y1 ABY2 BCY3 CAYABBCCA2、画出真值表ABCY000000103.0100011110001011110111113、当输入 A、 B、C中有 2 个或 3 个为 1 时,输出 Y 为 1,否则输出 Y 为 0。所以这个电路实际上是一种3 人表决用的组合电路:只要有2 票或 3 票同意,表决就通过。2试分析如图 3 所示的组合逻辑电路。(15 分)1) . 写出输出逻辑表达式;2) . 化为最简与或式;3).

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论