电磁兼容考试重点_第1页
电磁兼容考试重点_第2页
电磁兼容考试重点_第3页
电磁兼容考试重点_第4页
电磁兼容考试重点_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1、电磁兼容的概念电磁兼容(EMC是指设备或系统在所处的电磁环境中能正常工作且不对该环境中任何其他事物构成不能承受的电磁骚扰的能力。2、电磁兼容的三要素1、存在一定的噪声源2、存在易受干扰的敏感器件3、存在着干扰传播途径3、PCB布局遵守的原则1、按照电路的信号流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。2、以每个功能电路的核心元件为中心,围绕它来进行布局。元器件应均匀、整齐、紧凑地排列在PCB上。尽量减少和缩短各元器件之间的引线和连接。3、在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件同一方向排列。这样,不但美观,而且装焊容易、

2、易于批量生产。4、尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和互相间的电磁干扰。易受干扰的元器件不能互相挨得太近,输入和输出元器件应尽量远离。5、对于信号线,特别是高频、接口信号线,一定要防止信号线之间的耦合问题,在PCB 设计初期就要考虑到它们之间的走线关系。6、某些元器件货导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高压的元器件应尽量布置在调试时手不易触及的地方。7、重量超过14g的元器件,应当用支架加以固定,热敏元件应远离发热元件。8、对于电位器、可调电感线圈、可变电压器、微动开关等可调元件的布局,应考虑整机的结构要求。弱势机内调节,应放在印制板

3、上便于调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。4、PCB分层是要考虑哪些因素1、信号层,特别是高速信号层一定要紧靠平面层,最好是紧靠地平面层。2、阻抗要求不严格的信号线可走微带线,重要信号线一定要走带状线,并且对于时钟、复位、敏感信号线。最好用两个地平面包围起来。3、主电源平面(板上功率最大的那种电源一定要紧靠地平面,并且在地平面之下。5、PCB布线遵守的原则1、输入输出墙用的导线应尽量避免相邻长距离的平行(差分线除外,如果受密度要求的限制,则一定按3W要求做。2、印制传输线拐弯处一般走圆弧形或135度角,而直角或小角度的夹角在高频电路中会影响电气性能。3、布线时

4、尽量避免使用大面积铜箔,如果有些器件下面必须铺铜箔,则最好用栅格状,并且要用许多过孔连到地平面上。4、印刷板传输线的最小宽度主要由导线与绝缘基板间的粘附强度以及流过它们的电流值决定,但要考虑阻抗控制和生产加工能力。5、高密度器件、小间距期间的布线,必须采用宽度和空间极小的布线方式,最好通过球下面的孔将信号线从下面引出,才能保证较高的成品率。6、电容选择的要点ESR(等效电阻、ESL(等效电感、绝缘电阻、电介质吸收、额定电压和浪涌电压能力、工作频率等参数。7、储能电容安装的位置要注意哪些1、PCB板的电源端2、子卡、外围设备和子电路I/O接口和电源终端连线处3、功率损耗电路和元器件的附近4、输入

5、电压连接器的最远位置5、远离直流电压输入连接器的高密元件位置6、时钟产生电路和脉动敏感器件附近8、消除反射的端接方案:(1降低系统频率以便在另一个信号加到传输线上之前传输线的反射达到稳态;(2缩短PCB走线以便反射在短时间达到稳态;(3阻抗匹配消除反射。9、源端阻抗匹配源匹配端端接提供一种电路结构,使驱动器的输出阻抗和电阻走线的阻抗匹配,反射系数为0.这种端接要求缓冲器阻抗与串联阻抗的和等于线的特征阻抗。10、终端匹配几种匹配方法的优缺点是什么1、串联匹配优点:串联电阻端匹配可提供较慢的上升时间,并且存在更小的剩余反射及产生更小的EMI,这种端接方式有利于减少地电位波动,降低过冲,从而可增强信

6、号传输质量。缺点:当TTL、CMOS器件出现在相同的网络上时,串联端接匹配不是最佳的选择。当驱动分布负载时,通常不能使用串联终端这是因为,在走线路径的中间,电压仅是电源电压的一半,在走线中间的器件直到时钟周期之后很久才能得到合适的电压值。2、并联匹配优点:并联电阻端匹配可用于分布负载,并且能够全吸收传输波以消除反射。当分布负载用于走线路径的终端时,并联端接匹配对总线非常合适。缺点:并联电阻端接匹配最大的缺点就是额外增加电路的功耗,并且会降低噪声容限。因此,并联电阻端接法在系统设备中使用广泛,而在可移动设备中则很少使用。3、戴维南匹配优点:使用这种端接方法可完全吸收发送的波而消除反射,并且尤其适

7、用于总线使用。缺点:使用这种端接方法的不足之处是会增加系统的功率消耗,降低噪声的容限。4、RC网络优点:RC端接匹配方法可在发布负载及总线布线中使用,以为它全吸收发送波,可以消除反射,并且具有很低的直流功率损耗。缺点:RC网络端接的不足是它将非常高速的信号速率降低,另外,RC电路的时间常数会导致电路中存在反射。所以,对于高频、快速上升沿的信号应多加考虑。5、二极管匹配优点:可限制走线过程的过冲。缺点:对高速信号的频率响应11、串扰的产生和对电路的影响有哪些串扰的产生:即能量从一条线耦合到另一条线上。当导线中通过交变电流时就会产生磁场,当不同导线产生的电磁场发生互相作用是就会产生串扰。串扰对电路

8、的影响:当一个数字脉冲信号沿着信号线传输时、上升沿与下降沿就会在邻近线上产生连续的噪声。远端噪声与驱动线路上的信号边沿同时向远端传输而近端噪声则在信号边沿产生并向近端传输。12、在设计过程中如何减少串扰1、不限条件允许的情况下,尽量拉大传输线间的距离;或者应该尽可能地减少相邻传输线间的平行距离,最好不好在不同层间走线。2、在获得相同目标特征阻抗的情况下,应该使布线层与参考平面间的介质层可能薄,这样就加大了传输线与参考平面间的耦合度,减少相邻传输线的耦合。3、对系统中关键传输线,可以改用差分线传输,以减少其他传输线对它的串扰;也可以将关键信号线夹在两个地平面层内。4、相邻两层的信号层走线方向应该

9、垂直,尽量不要平行走线以减少层间的串扰。5、在保证信号时序的情况下,尽可能选择转换速度低的元器件,这样电场与磁场的变化速率慢一点,从而可减低串扰。6、尽量少在表层走线,因为表层线的电场耦合比中间层的要强。13、PCB走线3W原则是什么二平行走线间距离间隔必须不少于单一走线宽度的3倍14、时钟信号出问题会导致哪些问题影响时序;使时钟偏移;振铃;非线性边沿;上冲/下冲;时钟源的电源滤波;时钟驱动电路会产生EMI问题。15、时钟系统的设计布局需要注意哪些时钟晶体和相关电路应布置在PCB的中央位置并且要有良好的地层,而不是靠近I/O 接口处,如果时钟信号需要通过带状电缆联到子卡或其他外部设备,需要在内

10、部接口部位进行端接处理,这是推荐为点对点业务所必须进行的,另外时钟端接对抑制射频发射很有效果,对提供时钟源的晶体要求只能安装在主PCB上,不能将时钟做成子卡,使用插座进行时钟信号的传输。16、单板电源集中式与分布式供电的优缺点集中式:优点:价格便宜缺点:1、可靠性差,一旦电压变换器出现故障,整个系统就会瘫痪。2、适应性差,系统重构周期长,成本高。3、系统的效率低,由于集中供电,整个系统的供电电流造成直流传送线上的压降很大,对低压输出尤其严重。分布式:优点:1、可靠性高,由于各部分电源比较独立,采用冗余设计和备用电池比较容易,局部功率小,散热条件好2、适应性强,系统重构成本低。由于各部分功能独立

11、,同一封装的模块可以有很多个功率的等级,系统设计更改不用更改电源设计。3、系统效率高,电压稳定性好。减少了低压大电流传输,线路损耗低。负载于电源距离近,减少了线路阻抗和干扰对供电系统的影响,输出电压稳定性好。4、电磁兼容、安全性可以方便实现,并可易于设计分时启动等。5、全寿命周期费用低。虽然材料成本高,电源初期的费用高,但从全寿命周期费用来看,分布式供电还是要便宜。这主要因为分布式供电每一级模块都是一个完整的变换模块,相比于集中式供电系统,维护,扩容费用较低。缺点:电源初期的费用高。17、电源设计时一般会有哪些保护1、过流保护2、欠压警告3、缓启动(1、延时加点2、遥控各模块的开启时间4、过压

12、保护18、接地有哪三大类1、出于设备工作需要接地;包括系统地、工作地、模拟地、数字地、功率地、系统基准地。2、出于设备安全的需要;包括安全地、保护地、设备防雷地、交流保护地、机壳地。3、出于电磁兼容的需要;包括屏蔽接地、滤波接地、噪声和干扰抑制、静电接地。19、接地的方法有几种(4种1、浮地接地:设备内部工作地与外部工作地隔离绝缘,系统的任何地线不通过任何形式最终接到大地上。2、单点接地:系统或设备上仅有一点接地,有时也称为呈现形接地。3、多点接地:在高频电路中必须使用多点接地,并且要求每根接地线的长度小于信号波长的1/20,各线路货部件分别采用最短的接地线并且多出进行接地。4、混合接地20、

13、PCB接地设计原则有哪些1、需要设置多少种地2、各种地在哪里分开货合一3、各种地通过什么器件连接21、多层电路板的设计准则(每层分别是什么层4层:信号、地层、电源、信号6层:信号、地层、信号、信号、电源、信号8层:信号、信号、地层、信号、信号、电源、信号、信号10层:信号、地层、信号、信号、地层、电源、信号、信号、地层、信号22、什么是20H原则因磁场效应导致射频电流存在于电源和地平面的边缘处,一般被人们称之为边缘效应,特别是在高频系统上此种现象非常明显,当使用高速系统或高速时钟时,电源平面可能向空间和附近的电路耦合射频电流,为了减少这种耦合效应,要求所有的电源平面物理上比其相邻的地平面小20

14、H。23、静电放电对元器件有哪些危害1、直接故障1、PCB上集成电路经受静电放电时,放电贿赂的电阻通常都很小,无法限制放电电流。2、静电放电还会引起IC器件的闩(shuan锁,特别是CMOS器件的闩锁。不用背闩锁效应是由NMOS的有源区、P衬底、N阱、PMOS的有源区构成的n-p-n-p结构产生的,当其中一个三极管正偏时,就会构成正反馈形成闩锁3、导致芯片驱动电源产生反向驱动。2、潜在故障对某些集成电路,虽然PN结收到静电放电的损伤,但电路参数的退化并不明显,只给电路留下了隐患,使该电路在以后的加电工作中,参数退化逐渐加重。24、在设计连接器在选择设计时为避免电磁干扰时应遵守哪4个原则(1在信号连接器中使用更多的接地端,使每一根信号线都和接地端相邻,以降低连

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论