计算机组成原理复习例题_第1页
计算机组成原理复习例题_第2页
计算机组成原理复习例题_第3页
计算机组成原理复习例题_第4页
计算机组成原理复习例题_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、计算机组成原理例题计算机组成原理例题安康学院 成典勤第三章 系统总线例1假设总线的时钟频率为33MHz,且一个总线时针周期为一个总线传输周期。若在一个总线传输周期可并行传送4个字节的数据,求该总线的带宽,并分析哪些因素影响总线的带宽。解:总线的带宽是指单位时间内总线上可传输的数据位数,通常用每秒传送信息的字节数来衡量,单位可用MBps(兆字节每秒)表示。由时针频率f=33MHz,可得时钟周期T=1/f,根据题目假设的条件,一个总线传输周期为一个时钟周期,且在一个总线传输周期传输4个字节数据,故总线带宽为影响总线带宽的因素有:总线宽度、传输距离、总线发送和接收电路工作频率的限制以及数据传输形式等

2、。例2在一个16位的总线系统中,若时针频率为100MHz,总线传输周期为5个时钟周期,每一个总线传输周期可传送一个字,试计算总线的数据传输率。解:根据时钟频率为100MHz,得一个时钟周期为数据传输率为第四章 存储器例3设CPU共有16根地址线和8根数据线,并用作为访存控制信号,作为读/写命令信号(高电平读,低电平写)。设计一个容量为32KB、地址范围为0000H7FFFH且采用低位交叉编址的四体并行存储器。要求:(1)采用下图所列芯片,详细画出CPU和存储芯片的连接图。(2)指出图中每个存储芯片的容量及地址范围(用十六进制表示)。解:32KB四体结构的存储器可由4片位存储芯片组成,由于采用低

3、位交叉编址,因此需用末两位地址、控制片选信号,用13根地址线与存储芯片的地址线相连。满足地址范围为0000H7FFFH的存储器与CPU的连接如图所示,图中各片存储芯片的地址范围是: 第0片 0,4,7FFCH; 第1片 1,5,7FFDH; 第2片 2,6,7FFEH; 第3片 3,7,7FFFH;例4用一个位的闪存存储芯片组成一个位的半导体只读存储器。试回答:(1)该存储器的数据线数是多少?(2)该存储器的地址线数是多少?(3)共需几片这种存储芯片?(4)说明每根地址线的作用。解:(1)对于位的存储器,数据线为32位。(2)对于的的存储器,按字寻址的范围是,按字节寻址的范围是,故该存储器的地

4、址线为24位(3)4片位的闪存可组成位的存储器,位的存储器共需32片位的闪存。(4)CPU的24根地址线中,最低2位地址为字节地址,这19根地址线与闪存的地址线相连,最高3位地址可通过3线-8线译码器形成片选信号。每一个片选信号同时选中4片闪存,以满足32位的数据线要求。例5定量分析n体低位交叉存储器连续读取n个字所需的时间。解:连续读取n个字所需的时间为,如下图所示例6设有8个模块组成的八体存储器结构,每个模块的存取周期为400ns,存储字长为32位。数据总线宽度为32位,总线传输周期为50ns,试求顺序存储(高位交叉)和交叉存储(低位交叉)的存储器带宽。解:八体存储器连续读出8个字的信息量

5、为顺序存储存储器连续读出8个字的时间是交叉存储存储器连续读出8个字的时间是高位交叉存储器的带宽是低位交叉存储器的带宽是例7假设CPU执行某段程序时,共访问缓存命中3800次,访问主存200次,已知缓存存取周期为50ns,主存存取周期为250ns。求缓存-主存系统的效率和平均访问时间。解:(1)缓存的命中率为(2)由题可知,访问主存的时间是访问缓存时间的5倍(250/50=5)设访问缓存的时间为t,访问主存的时间为5t,缓存-主存系统的效率为e,则(3)平均访问时间例8设某机主存容量为16MB,缓存的容量为16KB。每字块有8个字,每个字32位。设计一个四路组相联映射(即缓存每组内共有4个字块)

6、的缓存组织,要求:(1)画出主存地址字段中各段的位数。(2)设缓存初态为空,CPU依次从主存第0、1、2、99号单元读出100个字(主存一次读出一个字),并重复此次序读8次,问命中率是多少?(3)若缓存的速度是主存速度的6倍,试问有缓存和无缓存相比,速度提高多少倍?解:(1)根据每个字块有8个字,每个字32位,得出主存地址字段中字块内地址字段为5位。根据缓存容量为,字块大小为B,得缓存共有块,故c=9。根据四路组相联映射,得,则。根据主存容量为,得出主存地址字段中主存字块标记位数为24-7-5=12主存地址字段各段格式如图所示:(2)由于每个字块中有8个字,而且初态缓存为空,因此CPU读第0号

7、单元时,未命中,必须访问主存,同时将该字所在的主存块调入缓存第0组中的任一块内,接着CPU读17号单元时,均命中。同理CPU读第8、16、96号单元时均未命中。可见CPU在连续读100个字中共有13次未命中,而后7次循环读100个字全部命中,命中率为(3)根据题意,设主存存取周期为6t,缓存的存取周期为t,没有缓存的访问时间为,有缓存的访问时间为,则有缓存和没有缓存相比,速度提高倍数为例9一个采用直接映射方式的16KB缓存,假设块长为8个32位的字,试问地址为FDA459H的主存单元在缓存中的什么位置(指出块号和块内地址,均用十进制表示)?解:根据缓存容量为16KB,得出缓存的地址为14位。由

8、于每字32位,块长为8个字,则缓存的块内地址为5位(高3位为字地址,末2位为字节地址)。 地址为FDA459H的主存单元,其二进制地址为1111 1101 1010 0100 0101 1001,对应缓存第10 0100 010(即十进制170)块中的第6个字的第1字节。例10假设缓存的工作速度为主存的5倍,缓存的命中率为90%,试问采用缓存后,存储器的性能提高多少?解:设主存的存取周期为,则缓存的存取周期为,故平均访存时间为采用缓存后,存储器性能为原来的倍,即提高了2.57倍。例11已知缓存-主存系统的效率为85%,平均访问时间为60ns,缓存比主存快4倍,求主存的存取周期和缓存的命中率。解

9、:设缓存-主存系统的效率为平均访问时间为,缓存的取周期为,命中率为,主存的存取周期为。根据得由于缓存比主存快4倍,则根据,其中,得例12设CPU共有16根地址线,8根数据线,并用作为访存控制信号(低电平有效),用作为读/写控制信号(高电平读,低电平写)。现有芯片及各种门电路(门电路自定),如下图所示。画出CPU与存储器的连接图,要求:(1)存储芯片地址空间分配:02047为系统程序区;20488191为用户程序区。(2)指出选用的存储芯片类型及数量。(3)详细画出片选逻辑。解:根据主存地址空间分配,02047为系统程序区,选用1片2K×8位ROM芯片;20488191为用户程序区,选

10、用2K×8位RAM芯片,即存储芯片与CPU的连接如图所示。例13一个磁盘存储器共有6个盘片,假设最上、下两个面不可用,每面有204条磁道,每条磁道有12个扇段,每个扇段有512B,磁盘机以7200r/min速度旋转,平均定位(寻道)时间为8ms。(1)计算该磁盘存储器的存储量。(2)计算该磁盘存储器的平均寻址时间。解:(1)6个盘片共有10个记录面,磁盘存储器的总容量为 512B×12×204×10=12533760B(2)磁盘存储器的平均寻址时间=平均寻道时间+平均等待时间平均等待时间=60s/(7200r/min) ×0.54.165ms平均寻址时间=8ms+4.165ms=12.165ms例14一个磁盘组共有11片,假设最上、下两个面不用,每片有203道,数据传输率为983040Bps,磁盘组转速为3600r/min,假定每个记录块有1024B,且系统可挂16台这样的磁盘机,计算磁盘存储器的总容量并设计磁盘地址

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论