




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、精选优质文档-倾情为你奉上数字逻辑实验指导书葛长赟编写大连东软信息学院电子工程系2016年 8月引 言数字逻辑是软件工程专业的必修课,为后续课程的实施,为进一步学习各专业后续课程打下基础,是一门理论与实践相结合的课程。通过这门课程的学习,使学生掌握数字电路与系统的基本工作原理和分析设计方法;理解标准的集成电路器件使用方法为后续学习奠定基础。本门课程理论内容包括:数制与码制、逻辑代数基础、组合逻辑电路的分析和设计、各种触发器及时序逻辑电路的分析和设计等,除数制与码制外,每部分内容都配备有相应的实验室实验,帮助学生理解和掌握相关知识内容。本实验指导书旨在对数字逻辑课程的实验进行规范,内容包括:实验
2、目的和要求、设备或环境、实验原理(项目分析和设计)、实验内容(项目实施)等。学生可遵照本实验指导书内容完成相应实验并提交实验报告。设备与工具这章主要介绍本实验指导书中会用到的硬件设备。信号发生器信号发生器是一台具有高度稳定性、多功能等特点的函数信号发生器。能直接产生正弦波、三角波、方波、斜波、脉冲波,波形对称可调并具有反向输出,直流电平可连续调节。TTL可与主信号做同步输出。还具有VCF输入控制功能。频率计可做内部频率显示,也可外测1Hz10.0MHz的信号频率,电压用LED显示。万用表万用表是一种多功能、多量程的便携式电子电工仪表,一般的万用表可以测量直流电流、直流电压、交流电压、电阻等。有
3、些万用表还可测量电容、电感、功率、晶体管共射极直流放大系数等。数字电路实验箱数字电路实验箱可以为学生提供内容丰富的实验平台,结构设计灵活,可在此平台上搭建电路,完成数字电路课程要求的基本实验。实验三:触发器特性测试1. 能力培养目标l 理解RS触发器、D触发器、JK触发器的工作原理l 能正确使用RS触发器、D触发器、JK触发器2. 项目任务要求(1) 利用与非门构成RS触发器(2) 测试D触发器的逻辑功能(3) 测试JK触发器的逻辑功能3. 项目分析(1)RS触发器把两个的输入、输出端交叉连接,即可构成基本RS触发器。RS触发器的 和Q应该呈互补关系,但在= 0、= 0 时Q和都为1,所以此时
4、为非法状态。表2-5-1 RS触发器真值表输 入输 出Q00110101101011Q74LS00是最常见的二输入四与非门芯片之一,因此可选用74LS00芯片。(2)D触发器D触发器的应用很广,可用作数字信号的寄存、移位寄存、分频和波形发生等。下表中的“X”表示该引脚的电平无论高低,对输出结果不发生任何作用;“”表示该引脚要接到单次脉冲开关,且应为上升沿,按下单次脉冲按钮时输出结果会发生变化。表2-5-2 D触发器真值表输 入输 出PRCLRCKDQ01XX1010XX0100XX111111011001110XQ双D触发器74LS74芯片的引脚结构图如下所示,其中引脚14(VCC)接5V电源
5、,引脚7(GND)接地。CLR表示复位信号(清零),D表示触发信号,CK表示时钟信号,PR表示预置,Q表示同相位输出,表示反相位输出。图2-5-1 74LS74引脚结构图(3)JK触发器JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。下面分四种情况来分析主从型JK触发器的逻辑功能。JK触发器在J=1,K=1的情况下,来一个时钟脉冲就翻转一次,即具有计数功能。J=0,K=0时,触发器的状态保持不变。J=1,K=0时,触发器的状态翻转成1态。J=0,K=1时,触发器的状态翻转成0态。表2-
6、5-3 JK触发器真值表输 入输 出CLRCKJKQ0XXX01100Q1101010101111反 转11XXQ【注】上表中的 “”表示该引脚要接到单次脉冲开关,且应为下降沿,按下单次脉冲按钮时输出结果会发生变化。图2-5-2 74LS73引脚结构图(4)实验设备及材料l 数电实验箱(含连接线)1台l 面包板(含连接线)1台l 二输入四与非门74LS001片l 双D触发器74LS741片l 双JK触发器74LS731片l 示波器1台4. 项目设计(1)利用与非门构成RS触发器利用74LS00的两个与非门搭建RS触发器,输入端、接实验箱上的逻辑开关输出,输出端、Q接逻辑电平指示灯,电路接线图如
7、下:图2-5-3 RS触发器逻辑电路接线图(2)测试D触发器的逻辑功能74LS74芯片包含两个D触发器,测试时可任选其中一组触发器。将引脚CLR(复位端)、PR(置位端)、D接实验箱上的逻辑开关输出,引脚Q、接逻辑状态显示灯,测试电路接线图如下:图2-5-4 D触发器逻辑电路接线图如果将输入引脚D接到连续脉冲信号时,可通过示波器观察D触发器的输入输出的波形之间的关系,这时需要将引脚D接到固定脉冲信号源1KHz,引脚CK接10KHz,那么输出引脚Q也呈现连续波形。(3)测试JK触发器的逻辑功能74LS73芯片包含两个JK触发器,测试时可任选其中一组触发器。将引脚J、K、CLR接到逻辑开关输出,引
8、脚Q、接逻辑电平指示灯,测试电路接线图如下:图2-5-5 JK触发器逻辑电路接线图如果将输入接到连续脉冲信号时,可通过示波器观察D触发器的输入输出的波形之间的关系,这时需要将引脚CK接到固定脉冲信号源1KHz,那么输出引脚Q也呈现连续波形。5. 项目实施(1)利用与非门构成RS触发器按设计的电路接线图连线,按下表中的顺序一步步进行测试,并填写表格。表2-5-4 RS触发器测试结果表步骤输 入输 出Q0111101100【填空】时序电路的值与 有关。根据触发器的定义,和Q应互补,因此 时为非法状态。(2)测试D触发器的逻辑功能按设计的电路接线图进行连接,将CLR(复位)、PR(置位)引脚接实验板
9、上逻辑电平输出开关,引脚CK接单次脉冲开关,引脚Q、接逻辑电平指示灯,按下表中的步骤依次改变CLR、PR的电平,观察现象并记录Q、的值,填写表格。表2-5-5 D触发器测试结果表步骤输 入输 出CLRPRDCKQ01XX11XX10XX11XX00XX111110然后在上述步骤的基础上,即CLR和PR均为高电平,将引脚D接1kHz脉冲源,引脚CK接10kHz脉冲源,用示波器同时观察CK端、Q端的波形,并画出来。由输入输出波形关系,可观测到Q的波形在CK的 发生变化。(3)测试JK触发器的逻辑功能按设计的电路接线图进行连接,74LS73芯片特殊的地方是:引脚4接+5V,引脚11接地。将引脚J、K、CLR接实验板上逻辑电平输出开关,引脚CK接单次脉冲开关,引脚Q、接逻辑电平指示灯。按下表中的步骤依次改变CLR、J、K的电平,观察现象并记录Q、的值,填写表格。表2-5-6 JK触发器测试结果表顺序输 入输 出CLRCKJKQ0XXX100110100101100111111然后在上述步骤的基础上,使CLR=1,J=1,K=1,CK接1kHz脉冲源,通过示波器观察CK和Q端的波形,并画出来
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025-2030电动献血椅行业市场现状供需分析及重点企业投资评估规划分析研究报告
- 创意手绘设计核心要点解析
- 医院物业管理服务方案
- 公共关系学社会责任评估试题及答案
- 房屋结构设计
- 方形公园景观设计案例
- 行政管理经济法知识提升方法试题及答案
- 社区农产品销售支持服务合同书
- 广告推广投放合作协议
- 水利水电工程环境保护试题及答案
- 《T CPSS 1003-2019-交流输入电压暂降与短时中断的低压直流型补偿装置技术规范》
- 2024年度新能源汽车产业联盟合作协议3篇
- 2024年考研英语一阅读理解80篇试题及答案
- 施工现场扬尘污染治理巡查记录
- 地域文化(专)-终结性考试-国开(SC)-参考资料
- 户用光伏逆变器Modbus通讯协议地址定义
- 2024年会计专业考试高级会计实务试题与参考答案
- 2022年一级注册建筑师建筑设计知识考试真题及答案
- 电子政务概论-形考任务5(在线测试权重20%)-国开-参考资料
- 古代小说戏曲专题-形考任务2-国开-参考资料
- 2020-2024年高考英语试题分类汇编:阅读理解01(人与自然)(解析版)
评论
0/150
提交评论