EDA技术课程设计题目与任务_第1页
EDA技术课程设计题目与任务_第2页
EDA技术课程设计题目与任务_第3页
EDA技术课程设计题目与任务_第4页
EDA技术课程设计题目与任务_第5页
已阅读5页,还剩48页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 教师教案课程名称:EDA技术课程设计授课学时: 2 周学时:32 任课教师:职称:沈阳理工大学教务处制 教案用纸课程教学目的及要求:目的:1.培养学生逻辑设计能力和采用EDA方法进行设计的思想;2.掌握CPLD/FPGA器件的开发应用。要求:1. 建立设计流程的基本概念并掌握之;2. 熟悉设计中使用的主流工具,掌握仿真工具ModelSim/NCVerilog、QuartusII/ISE以及相应的SOPC EDK;3. 学习良好的技术文档撰写方法与文风;4. 掌握逻辑设计与仿真验证的基本方法;5. 学习半定制IC的前端设计方法,了解Synopsys公司的Design Compiler使用。方法

2、:1. 基于业界主流平台,用具体的设计题目为切入点,以流程分工为标准接口展开设计过程;2.在课程设计实施前将题目和使用的工具下放学生。做到基础题目一人一题,提高题目一人一方向,人人均有主动性;3. 做好阶段性总结,分设计、仿真验证、电路实现、下载结果四个阶段进行验收,最后答辩并提交报告。第 1 页 教学内容备注3. 设计中使用的工具a.文本输入工具一般的文本编辑器均可,不做格外的规定。推荐使用gvim或者UltraEdit。b.仿真工具常见的HDL仿真工具都可以使用,推荐使用ModelSim、VCS,或者是NCsim。其中ModelSim见附件“EDA技术课程设计指导书.doc”或者“EDA技

3、术课程设计工具Modelsim.doc”。c.综合工具设计过程中推荐尝试使用synopsys公司的综合工具Design Compiler。使用方法见“EDA技术课程设计工具DesignCompiler.doc”。其它的综合工具在使用的时候同dc一样的,掌握约束文件的书写、库文件的指定、工具的操作。d.FPGA/CPLD专门开发平台设计过程中必然要采用目标器件相对应的开发平台,Altera器件使用QuartusII,Xilinx器件使用ISE,以及相对应的SOPC平台。其余的器件同样。使用方法可见“EDA技术课程设计指导书.doc”或者“EDA技术课程设计工具QuartusII.doc”、“ED

4、A技术课程设计工具ISE.doc”。文件。e.HDL使用与语法参考IEEE-Std 1364-2005。f.其它参考文献不指定,自行解决。g.阅读教务关于课程设计及报告的规定文件见附件“课程设计教学管理文件.pdf”、“毕业设计论文格式要求.doc”。五课程设计题目与内容1. 电子秒表设计内容及要求:完成具有多计数功能的秒表,并可将结果逐一显示在7段数码管上,具体要求如下:(1输入时钟10khz,采用Altera EP1C6Q240C8 FPGA;(2异步、同步复位,计时精度1ms,最大计时240秒;(3至少对6个目标计时,并可显示于7段数码管,格式为xxx.yyy,秒为单位;(4计时值可逐一

5、顺序回显;(5按下一次终止键完成一个对象的计时,计时间隔小于最大计时值;(6完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10

6、天:验收合格后进行答辩。选题:限2人:共同进行电路和验证方案设计,1人仿真,另1人FPGA实现2. aval on总线从接口设计内容及要求:实现Altera的NiosII CPU外部总线接口电路,完成存储器的读写操作。(1CPU采用Altera Nios;(2接口电路采用同步操作,注意时钟的选择;(3寻址空间0x80000x8ffff,数据总线宽度8比特;(4存储器的种类为寄存器即可,具有读写功能;(5avalon总线接口为slave;(6下载验证时要和CPU一同实现相应的功能,软件进行读写操作。进度安排:本课程设计持续10天,其中最后一天(依例周5为答辩时间。第1-2天:讲解题目,准备参考资

7、料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的仿真;第8-9天:约束设计,与CPU集成综合、下载,用c语言实现操作,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人:共同进行电路和验证方案设计,1人逻辑电路设计与仿真,另1人系统集成及软件代码设计3. 可控脉冲发生器内容及要求:实现周期、占空比均可调的脉冲发生器。(1采用1khz的工作时钟;(2脉冲周期0.5s6s,占空比10%90%;(3可初始化:周期

8、2.5s,占空比50%;进度安排:本课程设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并进行代码的仿真;第8-9天:完成仿真,约束设计,综合、下载,验证设计,指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人4. 8bit序列检测器内容及要求:完成从2bit输入码流中检测特定8bit数据的电路,具体要求如下:(1输入2bit码流,msb在

9、前,4个周期的数据组成一个结构化字节;(2检测序列0x7e;(3成功检测到特定序列后,点亮一个LED;(4操作中采用开关作为数据输入,按键作为有效数据指示信号;(5工作时钟选择1k即可;(6完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿

10、真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人5. 出租车计价器电路内容及要求:完成简易出租车计价器设计,选做停车等待计价功能。(1起步8元/3公里,此后1元/550米;(2里程指示信号为每前进50米一个高电平脉冲,上升沿有效;(3工作时钟1khz;(4前进里程开始之前显示价钱,精确到0.1元;(5停车后,显示价钱和精确到100米的里程;(6完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间

11、。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人:共同进行电路和验证方案设计,1人仿真,另1人FPGA实现6. 数码锁设计内容及要求完成一简易密码锁的设计,实现8位密码的设定与开锁。(14x4的键盘进行密码输入,由左到右、由上到下的顺序:1/2/3/

12、4,5/6/7/8,*/9/0/#;(2密码初始值为55555555;开锁方式:xxxxxxxx#(x代表密码数字,位数大于等于1位小于等于8位;密码设定方式:*yyyyyyyy*yyyyyyyy(y旧密码,输入两次,正确时数码管有提示,然后输入#xxxxxxxx#xxxxxxxx#xxxxxxxx(x为新密码,连续3次,正确/错误时有提示;(3工作时钟1khz;连续6次输错密码则锁死,只有重启电路;连续3次错误点亮警报灯,1次正确点亮指示灯;(4完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩

13、时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人:共同进行电路和验证方案设计,1人仿真,另1人FPGA实现7. 7分频时钟产生电路内容及要求完成7分频电路。(1将输入时钟进行7分频;(2工作时钟1hz;(3分频信号点亮LED,工作时钟07计数显示

14、于数码管;(4复位时分频信号无输出;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人

15、,题目简单,成绩受限。8. 简易交通灯控制电路内容及要求完成简单十字路口直行的交通灯控制电路设计。(1十字路口,南北方向红:黄:绿为20s:5s:40s且可调;(2工作时钟10hz;(3各个方向的红黄绿等可用3个单色灯替代;(4选做黄灯1hz闪烁;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成

16、模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人:共同进行电路和验证方案设计,1人仿真,另1人FPGA实现9. 同步FIFO的设计内容及要求完成4bit宽、256深的同步FIFO。(1用开关作为输入数据,按键作为数据有效指示或者写信号;(2数码管作为输出,按键作为读信号;(3满、空指示驱动LED;(4工作时钟100k即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安

17、排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人:共同进行电路和验证方案设计,1人仿真,另1人FPGA实现10. 8位移位寄存器设计内容及要求完成8比特双向移位寄存器的设计。(1并入串出时用开关作

18、为输入数据,按键作为数据有效指示或者写信号,LED作为串行输出数据;(2串入并出时单个开关配合按键做输入,2数码管作输出;(3键盘作为串入并出/并入串出、左移/右移控制;(4工作时钟100Hz即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;

19、第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人,题目简单,成绩受限内容及要求完成8人抢答电路设计。(1按键用作抢答输入,顺序编号18;(2数码管显示抢答得胜的号码;(3由控制信号决定新一轮抢答的开始;(4工作时钟100Hz即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验

20、证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人内容及要求完成7人表决电路设计,LED灯表示通过、否决。(1开关表示赞成与否,18编号(1赞成;(2LED显示表决的结果;(3数码管分别显示赞成、否决的人数;(4工作时钟100Hz即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。

21、进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人内容及要求设计拔河游戏电路,用按键与LED表示输入与输出。(1初始时,16个LED中间的两个点亮,然后游戏双方不停按动按键,点亮的两个LED向

22、按动按键慢的一方移动;(2每按动一下按键,LED向对方移动一格;(3只要LED移动到头,游戏结束;(4工作时钟100Hz即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导

23、老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人:共同进行电路和验证方案设计,1人仿真,另1人FPGA实现14. 乒乓球游戏电路设计内容及要求设计乒乓球游戏电路,用按键与LED表示输入与输出。(1初始时,8个LED最边上的点亮,按下键表示发球,亮的灯依次向对方移动,当到达顶头时0.1s内对方必须按下按键表示接球,否则输球;(2接球后LED灯向对方移动,LED没有到顶头时就按下按键犯规;(3输球或者犯规,游戏结束;(4工作时钟100Hz即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排

24、:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1-2人:共同进行电路和验证方案设计,1人仿真,另1人FPGA实现15. 曼彻斯特编码电路设计内容及要求串行NRZ码输入,Manchester码输出的编码

25、器。(1NRZ码字按照编码规则编码;(22x时钟输入,在内部进行分频;(3设计合适的验证方法;(4工作时钟10kHz即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师

26、验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人16. 排队电路设计内容及要求单窗口排队机电路,给每个新来者编号,并计算队伍长度。(1进队、离队两个信号作为输入,当前服务号码和队长各由4个数码管显示;(2初始时队长0,进队号码由1顺序递增,输出编号;(3有人入队,长度加,有人离队长度减;(4工作时钟适当即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案

27、和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人17. 脉冲检测电路设计(课堂已讲解,本次不选内容及要求探测高电平脉冲,给出1bit指示信号。(1采用按键模拟输入脉冲,宽度不定;(2LED作为检测输出,输出1bit宽;(3电路可以异步复位;(4工作时钟1hz;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布

28、局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人,题目简单,成绩受限18. 以太网帧头检测电路设计(样本示例,本题目弃选内容及要求检测MII接口的以太网帧头,保存ICMP

29、(ping指令包一个。(1接收以太网物理芯片传来的4bit无结构数据,探测帧头,恢复数据结构;(2输入数据时钟采用PHY的时钟;(3将ICMP数据保存,逐字(2字节写到数码管;(4使用RAM或寄存器保存数据;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-3天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第4-6天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第7-8天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;

30、第9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限3人,视条件选作内容及要求检测12M以下的频率并将结果显示在数码管上。(1采用系统的最高输入时钟48M;(28个数码管显示频率值,最低两位小数位,没有小数点;(3最高检测频率受限,自行计算;(4复位后输出为0;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设

31、计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人内容及要求实现一位十进制数的加减乘除元算,结果显示在数码管上。(1键盘作为运算数据输入;(2不同位置的按键代表运算符;(32个数码管显示运算结果;(4支持连续运算;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续1

32、0天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人21. 日历电路设计内容及要求显示年、月、日或者时、分、秒的日历电路,精度ms。(1两种模式:年月日或者时分秒,数码管显示;(2年月日、时分秒均递增可调;(3闰月自

33、动调整选做;(4工作时钟适当即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人2

34、2. 串并变换电路(课堂已讲解,本次不选内容及要求将带有MSB指示的串行数据变换成16bit并行数据并伴随有效相位指示。(1两个输入信号,一是数据串入,一是msb相位ie指示,高电平有效;(2输入信号为持续码流,相位指示信号为周期信号;(3输出2字节显示于数码管;(4工作时钟适当即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验

35、收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人,成绩视硬件电路而定23. 异步FIFO设计内容及要求实现完全异步的数据之间转换,宽8位,深256。(1采用双口同步RAM实现;(2full/empty/almost_full/almost_empty输出信号点亮LED;(3数据来自内部的序列发生器;(4工作时钟适当即可;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布

36、局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人内容及要求设计智能电梯运行控制电路,板级验证用按键/开关与数码管/LED表示输入与输出。(1楼层4层;(2梯内显

37、示当前楼层、梯外各层显示当前电梯所在楼层;(31层只有向上按钮,4层只有向下按钮,其余各层均有上下按钮;(4电梯具有锁定功能(梯内;(5超重/超员报警(电路有空载、超重、乘客入梯指示输入;(6采用Altera的cyclone器件,目标板soc实验室开发板;(7设计相应的调度算法,使运营成本最低;(8完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、后仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指

38、导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人内容及要求实现NiosII驱动240X128LCD显示。(1T6963C控制器,显示模块与CPU的接口采用标准的8位微处理器接口,即D0D7、nRD、nWR、nCE以及C/D信号,当C/D为1时,选中指令通道,数据总线上的数据均为指令;当C/D为0时,选中数据通道,数据总线上的数据为写入LCD或读出的有效数据。8bit输入,串行输出,伴有串

39、行信号msb指示;(2完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成软件、硬件代码的初步仿真调试;第8-9天:代码调试正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人内容及要

40、求(1完成74LS147内部功能电路;(2完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1

41、人内容及要求(174LS190内部功能电路设计;(2完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。

42、选题:限1人内容及要求(174LS161内部功能电路设计;(2完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后

43、进行答辩。选题:限1人内容及要求(174LS191内部功能电路设计;(2完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:

44、验收合格后进行答辩。选题:限1人30. 音频信号存储与播放内容及要求(14.096s音频信号,8kA/D转换为8bit数据,共32768字节,存储播放;(2音频数据自行解决,可采用语音传感器采集;(3扬声器播放;(4可以部分播放,时长可控;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路

45、设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人31. 并串变换(课堂已讲解,本次不选内容及要求实现并行数据于串行数据的变换。(18bit输入,串行输出,伴有串行信号msb指示(2数据不连续,开关模拟输入;(3led模拟输出;(4工作时钟1hz;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考

46、资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人32. 74LS169计数器功能模块内容及要求(174LS169计数器功能模块;(2完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周

47、五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人33. 直流电机转速控制内容及要求(1简单的直流电机闭环控制装置,要求电机的转速可以手动设置,然后通过调节PWM输出,使电机的转速逐步逼近用户设定的转速值;(2完成全部流程:设计规范文档、模

48、块设计、代码输入、功能仿真、约束与综合、布局布线、时序仿真、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限2人34. 30进制计数器(已删除内容及要求设计一30进制计数器,输出计数

49、值。(1采用系统的1k输入时钟,内部分频至2hz作为计数时钟;(22个数码管显示计数值;(3可复位为0、置位为16;(4进位位点led灯;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指

50、导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人,题目简单,成绩受限35. 输入脉冲宽度测量内容及要求脉冲宽度测量电路,输出脉冲持续时间。(1采用系统的1M输入时钟作为测量基准;(2输入高电平脉冲,异步于时钟;(3数码管显示当前脉冲的持续时间,可复位为0;(4记忆至少3个测量值,靠按键回显;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3

51、-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人,题目简单,成绩受限36.可控信号延时电路内容及要求对输入信号进行延时输出,延时量由输入控制量决定。(14bit数据,8bit延时控制量,最大延时256个时钟,最小1个时钟;(2采用的存储方式任意;(3要求精确延时,不得采用CPU+RAM的方式;(4时钟、数据靠手动输入,数据显示于数码管;(5完成全部流程:设

52、计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人37.简单除7操作电路内容及要求对串行输入信号除以7运算,显示结果

53、。(1串行数据输入,有起始指示,数据长度不定;(2内部完成除以7的操作,不得采用IP单元;(3采用IP验证,商值和余数值验证结果分别点灯;(4数码管显示当前的商值和余数值;(5完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设

54、计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限1人38.TCP数据报提取电路内容及要求对输入8bitIP数据提取TCP数据报报文,保存在存储器中。(18bit数据输入,IP报文数据结构,突发模式数据;(2由输入数据流中提取TCP报文;(3IP报文结构参照相应的IETF文档;(4单时钟设计;(5条件允许的话硬件验证;(6完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验

55、软硬件,进入设计环境,开始设计方案和验证方案的准备;第3-4天:完成设计与验证方案,经指导老师验收后进入模块电路设计;第5-7天:完成模块电路设计,进行代码输入,并完成代码的初步仿真;第8-9天:代码功能仿真正确,约束设计,综合、下载,实现设计目标,并指导老师验收设计;整理设计资料,撰写报告、准备答辩;第10天:验收合格后进行答辩。选题:限3人39.自动售货机电路(课堂已讲解,本次不选内容及要求设计自动售货机电路,要求如下:(1待售物品价格1元、2元、3元、五元;(2只接受1元、5元、10元币值;(3机内存有1元零钱无限;(4投入钱币之前认为售货机为空闲状态;投入钱币后需要按下物品标签吐出商品;(5自动找零;(6完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。进度安排:本设计持续10天,其中最后一天(依例周五为答辩时间。第1-2天:讲解题目,准备参考资料,检查、调试实验软硬件,进入设计环境,开始设计方案和验证方案的准备

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论