一种有效的DDS相位截断杂散抑制方法_第1页
一种有效的DDS相位截断杂散抑制方法_第2页
一种有效的DDS相位截断杂散抑制方法_第3页
一种有效的DDS相位截断杂散抑制方法_第4页
一种有效的DDS相位截断杂散抑制方法_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一种有效的DDS相位截断杂散抑制方法罗柏明, 张 雷 时间:2009年04月14日 字 体: 大 中 小关键词:? 摘?要:? 关键词: 直接数字频率合成器; 截断相位; 杂散抑制?1 DDS的基本工作原理及杂散来源? DDS实际是通过相位累加得到对应相位幅值的存储地址,从地址中读出相应的幅度值经数模转换器转换后再经低通滤波器滤波输出,从而得到想要的频率信号。具体实现框图如图1所示。DDS由相位累加器和波形存储器(ROM)、数模转换器(DAC)、低通滤波器(LPF)组成,在参考时钟的驱动下工作。? 当采样周期为Tc=1/fc时,每个周期相位增量=Fcw(2/2L),Fcw为频率设置字,L为相位

2、累加器的位数。对应输出的信号频率为:? 当Fcw=1时,DDS输出频率最小,定义为DDS的频率分辨率fo=fc/2L。根据Nyquist准则,DDS允许输出最高频率为fo=fc/2,就是Fcw=2L-1时,受到滤波器的限制,工程应用一般输出最大频率fo max不超过参考频率fc的三分之一。? 理想的DDS应该满足以下三点: (1)波形存储器的地址位数应该等于相位累加器的位数,即L=W;(2)波形存储器量化无误差:即幅值位数为;(3)DAC转换零误差以及理想的低通滤波器。在实际应用中,为了得到高的频率分辨率,相位累加器的位数L一般做得比较高(比如32位、64位),显然,潜在的硬件复杂性会阻碍处理

3、所有这些瞬时相位增量,通常只使用较少量的高位(MSB,即W)作为波形存储器的寻址位,而放弃其余所有的低位(LSB),则B=L-W,B为舍弃的低位位数。这样必然引入由于相位截断引起的误差p。波形存储器量化不可能做到无误差,量化位数m一般做到1014位,因此存在量化误差a。DAC的非线性带来转换误差DA。由此得出DDS杂散误差来源模型,如图2所示。?2 相位截断杂散的分析? 如图2所示,忽略量化误差a和转换误差DA,只考虑相位截断引起的误差p,则DDS输出序列为:? 其中n表示对m求模n运算: q表示对q取整运算。? 易知p(n)序列和s(n)序列的周期分别是2B/(2B,Fcw),2L/(2L,

4、Fcw),其中(a,b)表示求a,b两数的最大公约数。? 式(3)经三角公式sin(a-b)=sinacosb-cosasinb变换后,再利用小角近似(x很小时,sinxx,cosx1)代入,并且对p(n)进行级数展开,最终推导得出:? 具体推导见参考文献2,由式(4)可得出, 截断相位误差p(n)引起的杂散谱线分布为:?式中k=1,2, 。? 由式(6)可得:在(0, fc/2内,s(n)的频谱最多只有2+1根谱线幅度不为0,而最大杂散在k=1处,其幅度为:? 由于(2B,Fcw)=2B对应于无相位截断的情况,故当(2B,Fcw)2B-1时上式取得最大值,也即1介于2B-L与2B-L/2之间

5、。从而可得主谱与最强杂散的幅度之比为:? 6.02(L-B)-3.92(dB)6.02(L-B)(dB)?(8)? 可见舍位的位数每减少1位,能改善杂散约6dB,但是增加寻址位数,对于ROM的存储容量需求则是级数的递增,实现起来要求较高。从上面的分析知道,杂散信号具有周期性,并且由式(2)看出,假如截断相位误差序列p(n)为0,那么截断相位引起的杂散应该得到有效的抑制。下面介绍一种固定频率字,改变参考频率而得到不同频率输出的方法,实验证实该方法有效地抑制截断相位引起的杂散。?3 相位截断噪声抑制方法? 根据式(1),DDS输出频率与Fcw、fc以及L有关,为了得到更高的频率分辨率,L取值一般较

6、大,一旦选定则是不变的。常规的DDS其参考频率fc也是不变的,也就是说对于不同的输出频率信号,一般是靠改变Fcw。对式(2)分析得知,只要相位累加器输出的L位中低B位为0,p(n)就等于0;对于变化的Fcw,很难保证nFcw的低B位是0。为了保证nFcw的低B位恒是0,考虑采取固定Fcw,输出信号fo频率的改变可以通过参考信号fc频率的改变得到。选择一个固定Fcw的话,假如fo的频率范围是30MHz88MHz,L=32,W=15,B=17,Fcw选择过大,则fc频率范围相对较小,但是频率分辨率就会很差;选择Fcw较小,则fc的范围会很大,不易实现。最后采取选择一组低B位都是0的Fcw,根据不同

7、的fo选择不同的Fcw和fc。这样既保证fc的范围较小,也保证Fcw的低B位都是0,同时还打乱了相位误差序列的周期性。? 在AD公司的DDS芯片AD9858上做的试验结果显示,通过选择低B位都是0的Fcw,由Silicon Laboratories Inc.的锁相环芯片SI4133提供变化的参考时钟fc,实验结果如图3、图4所示。? 图3是选择固定的fc,通过改变Fcw而得出不同的输出频率foc而得到的频谱图,图中显然200kHz的杂散信号消除了,而且没有引起其他新的谐波和杂散。经验证在其他点上同样很好地消除了200kHz的杂散信号。? 通过改变参考时钟,采取一组频率控制字Fcw,保证相位累加

8、器的输出的低B位为0,从而得到不同的输出信号,这是一种行之有效的消除DDS某些频率上的杂散信号的方法。实验结果表明,该方法确实对某些频率杂散信号起到了抑制作用。但是该方法也存在一个弊病,即牺牲了DDS换频时间快的优点,但是保留了DDS相位噪声好的特点。希望本文能够给同行设计跳频频率合成器提供一点帮助。?参考文献?1 TIERNEY J, RADER C M, GOLD B. A digital frequency ? synthesizerJ. IEEE trans. Audio Electroacoustics, 1971,AU-19: 48-57.?2 NICHOLAS H T , SAMUELI H. An analysis of the?output spectrum of direct digital frequency synthesizers in?the presence of phase-accumulator truncationA. Proc.41st Annual frequency control symposiumC.1987.495-502.?3 李琳,张尔扬.一种有效的DDS低杂散设计方法J,通信学报, 2000,21(1):81-85

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论