双稳态触发器+全加器_第1页
双稳态触发器+全加器_第2页
双稳态触发器+全加器_第3页
双稳态触发器+全加器_第4页
双稳态触发器+全加器_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、双稳态触发器及其应用中规模数字集成电路的应用(1)一、基本实验任务JK触发器逻辑功能测试(74LS76)。D触发器逻辑功能测试(74LS74)。JK触发器转换成D触发器。D触发器组成三位异步二进制加法计数器。一位全加器的实现。(1)用异或门74LS86和74LS00实现。(2)用3/8线译码器74LS138和74LS20实现。(3)用双4选1数据选择器74LS153和74LS00实现。二、扩展任务JK触发器组成三位异步二进制加法计数器。D触发器组成三位异步二进制减法计数器。1. JK触发器组成三位异步二进制减法计数器。要求: 加红框的任务必须在实验箱上搭实物实现。 其它可用multisim仿真

2、软件实现。 蓝框内的任务只需用multisim仿真软件实现即可,不用写在报告中。更正:(1)报告装订顺序有误,第二张“2.实验部分 (1)用2输入异或门74LS86”应为第四张。(2)第一页,“(一)JK触发器逻辑功能测试 (2)JK触发器的触发方式是 即CP脉冲的”后加“ ”。改为“CP脉冲的 沿到来时,”(3)第一页,“2.实验部分 实验数据表格”和波形图之间添“JK悬空时,波形记录。”(4)第二页,“(二)D触发器逻辑功能测试 (2)D触发器的触发方式是 即CP脉冲的”后加“ ”。改为“CP脉冲的 沿到来时,”(5)第二页,“2.实验部分 实验数据表格”和波形图之间添“D触发器接触计数式

3、时,波形记录。”(6)第二页,“(三)JK触发器转换成D触发器。 2.实验部分 表格第三、四行 J=K=0、J=K=1”的“J=K=”删除。(7)报告中74LS74的实验练习图芯片管脚应为14个而不是16个。74LS7474LS7474LS7674LS7674LS13874LS138使能控制端使能控制端输出端输出端数据输入端数据输入端选择控制端选择控制端双四选一集成数据选择器双四选一集成数据选择器74LS153UCC14 13 12 111098123456716152EA02D12D22D32D01D21D3A11E1D01WGND2W1D174LS153管管脚脚图图选择控制端选择控制端数据输入端数据输入端输出端输

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论