(麦山版)数字逻辑与数字系统实验指导书_第1页
(麦山版)数字逻辑与数字系统实验指导书_第2页
(麦山版)数字逻辑与数字系统实验指导书_第3页
(麦山版)数字逻辑与数字系统实验指导书_第4页
(麦山版)数字逻辑与数字系统实验指导书_第5页
已阅读5页,还剩6页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字逻辑与数字系统实 验 指 导 书麦 山 郑建霞 王明安计算机科学系硬件教研室二一年三月实验一 基本逻辑门实验一、实验目的1掌握TTL与非门、或非门和异或门输入与输出之间的逻辑关系。2熟悉TTL中、小规模数字集成电路的外型、管脚和使用方法。3掌握“TDS-4数字系统综合实验平台”和常规实验仪器的使用方法。二、实验器件和设备1四2输入与非门74LS001片2四2输入或非门74LS281片3四2输入异或门74LS861片4TDS-4数字系统综合实验平台1台5万用表1个6逻辑笔1个三、实验内容1测试四2输人与非门74LS00一个与非门的输入和输出之间的逻辑关系。2测试四2输入或非门74LS28一个

2、或非门的输入和输出之间的逻辑关系。3测试四2输入异或门74LS86一个异或门的输入和输出之间的逻辑关系。四、实验提示1将被测器件插入实验台上的14芯插座中。2将器件的引脚7与实验台的“地(GND)”连接,将器件的引脚14与实验台的+5V连接。3用实验台的电平开关输出作为被测器件的输入,拨动开关,则改变器件的输入电平。4将被测器件的输出引脚与实验台上的电平指示灯连接,指示灯亮表示输出电平为1,指示灯灭表示输出电平为0。5用万用表的电压档测量被测器件的输入引脚和输出引脚的电压值。五、实验报告要求1画出三个实验的原理图和接线图。2用分别用电压值表和真值表表示出实验结果。实验二 数据选择器和译码器一、

3、实验目的1掌握数据选择器的逻辑功能和使用方法。2掌握译码器的逻辑功能和使用方法。二、实验所用器件和设备1双4选1数据选择器74LSl53 1片2双2:4线译码器74LSl39 1片3TDS-2数字电路实验系统 1台4万用表或逻辑笔 1个5示波器 1台三、实验内容1测试74LSl53中一个4选1数据选择器的逻辑功能。4个数据输入引脚CO-C3分别接实验台上的10MHz、1 MHz、500kHz、100kHz脉冲源,变化数据选择引脚A、B的电平和使能引脚G的电平,产生8种不同的组合,观测每种组数据选择器的输出波形。2测试74LSl39中一个2-4译码器的逻辑功能。4个译码输出引脚YOY3接电平指示

4、灯,改变引脚G、B、A的电平,产生8种组合,并记录指示灯的显示状态。四、实验报告要求1画出实验接线图。2根据实验结果写出74I_5139和74LSl53的真值表。3分析74LS139和74LSl53中引脚G的功能。实验三 全加器构成及测试一、实验目的1了解全加器的实现方法,掌握全加器的功能。二、实验所用器件和设备1四2输入与非门74LS00 1片2四2输入异或门74LS861片3TDS-2数字电路实验系统 1台三、实验内容1用1片74S00和1片74LS86组成如图1所示的逻辑电路。ABCIFCO图1 全加器2将A、B、CI接电平开关输出,F、CO接电平指示灯。3拨动电平开关,产生A、B、CI

5、的8种组合,观测并记录F和CO的值。五、实验报告要求1写出F和CO的逻辑表达式。2用真值表表达逻辑图1。实验四 触发器一、实验目的1掌握RS触发器、D触发器、JK触发器的工作原理和使用方法。二、实验所用器件和设备1四2输人正与非门74LS001片2双D触发器74LS74 1片3双JK触发器74LS731片4TDS-2数字电路实验系统 1台5双踪示波器 1台三、实验内容1用74LS00构成一个RS锁存器。、端接电平开关输出,Q、端接电平指示灯。改变、的电平,观测并记录Q、的值。2测试双D触发器74LS74中一个触发器的功能。(1) 将CLR(复位)、PR(置位)引脚接实验台电平开关输出,Q、引脚

6、接电平指示灯。改变CLR、PR的电平,观察并记录Q、的值。(2) 在(1)的基础上,置CLR、PR引脚为高电平,D(数据)引脚接电平开关输出,CLK(时钟)引脚接单脉冲。在D分别为高电平和低电平的情况,按单脉冲按钮,观察Q、的值,并记录。(3) 在(1)的基础上,将D引脚接1 MHz脉冲源,CLK引脚接1OMHz脉冲源。用双踪示波器同时观测D端和CP端,记录波形;同时观测D端、Q端,记录波形,分析原因。3制定对双JK触发器74LS73一个JK触发器的测试方案,并进行测试。四、实验提示174LS73引脚11是GND,引脚4是VCC。2D触发器74LS74是上升沿触发,JK触发器74LS73是下降

7、沿触发。五、实验报告要求1画出实验内容1的原理图,写出其真值表;2写出实验内容2、3各步的现象,按如下形式写出实验内容2的真值表。表1 真值表输 入输 出PR CLR CLK DQ、实验五 计数器一、实验目的1掌握计数器74LSl62的功能和级连方法。2掌握任意模计数器的构成方法。4熟悉数码管的使用。二、实验说明计数器器件是应用较广的器件之一。它有很多型号,各自完成不同的功能,供使用中根据不同的需要选用。本实验选用十进制BCD同步计数器74LSl62作为实验用器件,其引脚图见附录A。Clock是时钟输入端,上升沿触发计数触发器翻转。允许端P和T均为高电平时允许计数,允许端T为低电平时禁止进位C

8、arry产生。同步预置端load加低电平时,在下一个时钟的上升沿将计数器置为预置数据端的值。清除端Clear为同步清除,低电平有效,在下一个时钟的上升沿将计数器复位为0。在计数值等于9时,进位位Carry为高,脉宽是1个时钟周期,可用于级联。三、实验所用器件和设备1同步4位BCD计数器74LS162 2片2二输入四与非门74LS00 1片3示波器 1台4TDS-2数字电路实验系统 1台四、实验内容1用1片74LSl62和1片74LS00采用复位法构一个模7计数器。用单脉冲做计数时钟,观测计数状态,并记录。用连续脉冲做计数时钟,观测并记录QD、QC、QB、QA的波形。2用1片74LSl62和1片

9、74LS00采用置位法构一个模7计数器。用单脉冲做计数时钟,观测计数状态,并记录。用连续脉冲做计数时钟,观测并记录QD、QC、QB、QA的波形。3用2片74LSl62和1片74LS00构成一个模60计数器。2片74LSl62和QD、QC、QB、QA分别接两个数码管的D、B、C、A。用单脉冲做计数时钟,观测数码管数字的变化,检验设计和接线是否正确。五、实验报告要求1画出复位法构成的模7计数器的电路图,写出单脉冲做计数脉冲时,QD、QC、QB、QA的状态转移表。画出连续计数脉冲下QD、QC、QB、QA波形图。2画出置位法构成的模7计数器的电路图,写出单脉冲做计数脉冲时,QD、QC、QB、QA的状态

10、转移表。画出连续计数脉冲下QD、QC、QB、QA波形图。3画出模60计数器电路图 实验六 通用逻辑阵列(GAL)一、实验目的1以GAL16V8为例,了解GAL的工作原理、特点、引脚和使用方法。2初步掌握使用ABEL语言编程方法,使用ABEL语言编程实现较复杂的逻辑功能。二、实验所用器件和设备1GALl6V81片2GAL编程器 1套3示波器1台4TDS2数字电路实验系统1台三、实验内容1用ABEL编程语言设计一个4位格雷码计数器。格雷码的编码规则规定,任何相邻的代码只有1个二进制位状态不同,其余3位二进制位必须状态相同。用4个二进制位的格雷码表示十进制数的十个状态的方案很多,表2给出两组最常用的

11、编码值,本实验只要求实现一种格雷码方案,从上面两个方案中任选其一。表2 格雷码十进制数格雷码(1)格雷码(2)0000000001000101002001101103001000104011010105111010116101000117100000018110010019010010002设计格雷码计数器的逻辑电路,用FM软件实现。首先用文本编辑生成一个扩展名为PLD的设计文件,该设计文件应符合FM规定的语法。然后用FM软件编译,生成JEDEC类型的文件。3将JEDEC文件通过GAL编程器写入GALl6V8。5将GALl6V8插入TDS实验台上的20芯插座,接好电源和地。使用单脉冲做计数时钟

12、。格雷码计数器的4个输出接电平指示灯。观察并记录单脉冲多次作用下,格雷码输出的状态变化。四、实验报告要求1画出格雷码计数器的逻辑电路图。2写出实现格雷码计数器的ABEL程序。3根据自己的设计,简述使用可编程逻辑器件GAL实现数字逻辑功能有哪些特点。附录A 常用实验器件引脚图101、四2输入正与非门74LS001A1B1Y2A2B2YGNDVCC4B4A4Y3B3A3Y1234567141312111098ABY2、六反向器74LS041A1Y2A2Y3A3YGNDVCC6A6Y5A5Y4A4Y1234567141312111098AY3、四2输入正或非门74LS281Y1A1B2Y2A2BGN

13、DVCC4Y4B4A3Y3B3A1234567141312111098ABY4、四2输入异或门74LS861A1B1Y2A2B2YGNDVCC4B4A4Y3B3A3Y1234567141312111098ABY5、双J-K触发器(带清除端)74LS73A1CLK1CLR1KVcc2CLK2CLR2J1J1Q1QGND2K2Q2Q1234567141312111098QQJCLKKCLRJ-K触发器真值表输 入输 出CLRCLKJKQLXXXLHHLLQ0HLHLHHHH反转HHXXQ06、双D正边沿触发器(带预置和清除端)74LS741CLR1D1CLK1PR1Q1QGNDVcc2CLR2D2

14、CLK2PR2Q2Q1234567141312111098QQPRJCLKKCLRD触发器真值表输 入输 出PRCLRCLKDQLHXXHLHLXXLHLLXXHHHHHHLHHLLHHHLXQ07、三态输出的四总线缓冲器74LS1251C1A1Y2C2A2YGNDVCC4C4A4Y3C3A3Y1234567141312111098Y=AC为高时输出禁止ACY8、双2:4线译码器/分配器74LS1391G1A1B1Y01Y11Y21Y3GNDVCC2G2A2B2Y02Y12Y22Y312345678161514131211109真值表输入输出允许G选择B AY0 Y1 Y2 Y3HX XH H

15、 H HLL LL H H HLL HH L H HLH LH H L HLH HH H H L9、GAL16V8I/CLKIIIIIIIIGNDVCCI/O/QI/O/QI/O/QI/O/QI/O/QI/O/QI/O/QI/O/QI/OE123456789102019181716151413121110、双4:1线数据选择器/多路开关74LS1531GB1C31C21C11C01YGNDVCC2GA2C32C22C12C02Y12345678161514131211109真值表选通G选择输入B A数据输入C0 C1 C2 C3输出YHX XX X X XLLL LL X X XLLL LH X X XHLL HX L X XLLL HX H X XHLH LX X L XLLH LX X H XHLH HX X X LLLH HX X X HH11、同步十进制计数器74LS162ClearClockABCDEnable PGNDVCCC

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论