版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、欢迎阅读数字电子技术基础试卷试题答案汇总一、 填空题(每空1分,共20分)1、逻辑代数中3种基本运算是(与运算、或运算、非运算)2、逻辑代数中三个基本运算规则(代入规则、反演规则、对偶规则)3、逻辑函数的化简有公式法,卡诺图两种方法。4、A+B+C=A 'B'C'。5、TTL与非门的uWUoff时,与非门关闭,输出高电平,uiUon时,与非门 导通,输出低电平。6、组合逻辑电路没有记忆功能。7、竞争冒险的判断方法代数方法,卡诺图法。8、触发器它2稳态,主从RS触发器的特性方程Q' =S+RQ'SR=0, 主从JK融发器的特性方Q' =JQ'
2、;+K'Q, D触发器的特性方程Q'=D。二、 选择题(每题1分,共10分)1、相同为“ 0”不同为“1”它的逻辑关系是(C)A、或逻辑B、与逻辑C、异或逻辑2、Y (A, B, C, ) =Em (0, 1, 2, 3)逻辑函数的化简式(C)A、Y=AB+BC+ABCB、Y=A+BC、Y= A (A)3、A、Y= ABB、Y处于悬浮e 中口t en二1电路处于()状态 C、Y= A + B4、下列图中的逻辑关系正确的是(A)A.Y= A BB.Y= A BC.Y= AB5、下列说法正确的是(A)A、主从JK触发器没有空翻现象B、JK之间有约束C、主从JK触发器的特性方程是CP
3、上升沿有效。6、下列说法正确的是(C)A、同步触发器没有空翻现象 B、同步触发器能用于组成计数器、移位寄存器。C、同步触发器不能用于组成计数器、移位寄存器。7、下列说法是正确的是(A)A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制8、下列说法是正确的是(A)A、施密特触发器的回差电压AU=Ut+-Ut-B、施密特触发器的回差电压越大,电 路的抗干扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强 9、下列说法正确的是(C)A、多谐振荡器有两个稳态 B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态
4、10、下列说法正确的是(A)A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、 判断题(每题1分,共10分)1、A+AB=A+B (错)2、当输入9个信号时,需要3位的二进制代码输出。(错)3、单稳态触发器它有一个稳态和一个暂稳态。(对)4、施密特触发器有两个稳态。(对)5、多谐振荡器有两个稳态。(错)6、D/A转换器是将模拟量转换成数字量。(错)7、A/D转换器是将数字量转换成模拟量。(错)8、主从JK触发器在CP=1期间,存在一次性变化。(对)9、主从RS触发器在CP=1期间,R、S之间不存在约束。(错)10、所有的触发器都存在空
5、翻现象。(错)四、1、2、Y(A,B, C,五、1、2、六、化简逻辑函数(每题5分,共10分)画波形图(每题5分,共10分)=Em (0, 1, 2, 3, 4, 6, 8, 9, 10, 11, 14)10 分,共 |K-20 分) 1、某车间有A、B、C、D四台发电机,今要求(1) A必须开机(2)其他三台电动机中至少 有两台开机,如不满足上述要求,则指示灯熄灭。试用与非门完成此电路。2、试用CT74LS160的异步清零功能构成24进制的计数器。7、 数制转换(10分)(156) 10= () 2= (234) 8= (9C) 16(157) 00.11) 2= (58.75) 10= (
6、70.6) 88、 分析题(10分)由555定时器组成的多谐振荡器。已知Vdd=12V、C=0.1 F、Ri=15K Q、R2=22KQ。试求:(1)多谐振荡器的振荡频率。(2) 画出的uc和uo波形。一、填空题1、与运算、或运算、非运算。2、代入规则、反演规则、对偶规则。3、公式法、卡诺图法。4、a + b+c = A BC5、关闭、局电平、开通、低电平。6、记忆7、代数方法、卡诺图法。8、两个稳态、Qn+1=S+RQnRS=0 (约束条件X ( CP下降沿)Qn + = JQn+KQn (CP下降沿)Qn+1=D (CP上升沿)二、选择题1、C2、C3、A4、A5、A 6、C7、A8、A9
7、、C10、A三、判断题1、x 2、x 3、,4、,5、x6、x 7、x 8、,9、x 10、x 四、化简逻辑函数1、Y=B4CD+ACDD2、五、画波形图1、2、六、设计题1、2、七、数制转换(156)10=()2=(234)8= (9C) 16(111000.11) 2= (56.75) 10= (70.6) 8八、分析题T=0.7 (R1+2R2) C=0.7X (15+2X22) X 0.1=4.13s数字电子技术试卷姓名:班级:考号:成绩:本试卷共6页,满分100分;考试时间:90分钟;考试方式:闭卷题号一二二四(1)四(2)四(3)四(4)总分得分、填空题(每空1分,共20分)1.?
8、有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数()。2. 三态门电路的输出有高电平、低电平和(高阻态)3种状态3. TTL与非门多余的输入端应接(高电平或悬空)4. TTL集成JK触发器正常工作时,其Rd和Sd端应接(高)电平5.已知某函数FAB 十CD 该函数的反函数6 .如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。7 .典型的TTL与非门电路使用的电路为电源电压为(5) V,其输出高电平为(3.6)V,输出低电平为(0.35) V, CMOS电路的电源电压为(318) V。8 . 74LS138是3
9、线一8线译码器,译码为输出低电平有效,若输入为A2AiAo=110 时,输出YYYKYEY;工应为()。9 .将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有(11)根地址线,有(16)根数据读出线。10 .两片中规模集成电路10进制计数器串联后,最大计数容量为(100)位。11.下图所示电路中,丫1= (A'B) ; 丫2= (AB+A'B'); 丫3= (AB')。A12 .某计数器的输出波形女B丁斯广,该十阿招是( 5)进飒数器。13 .驱动共阳极七段数码二、单项选择题(本大出、任邮器的输出生平恋2有效解由I,每PRW
10、2分丫共30分)(在每小题列出的四个备选项g有一个是最好言题目要求的T请将其代码填写在题后的括号内。错选、多选或未选均无分。)1.?函数 F(A,B,C尸AB+BC+AC的最小项表达式为(A)。A. F(A,B,C尸 Cm (0, 2C F(A,B,C尸Cm (0, 24)3,2. 8线一3线优先编码器的输入为B.(A,B,C)= Em (3, 5, 6, 7)4) D.F(A,B,C)=Em (2, 4, 6, 7)I0-I7,当优先级别最高的I7有效时,其输出丫2 "I,丫0 的值是(C) oA. 111B.010c.000D.101C)个。3 .十六路数据选择器的地址输入(选择
11、控制)端有(A. 16B.2C.4D.84 .有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移 位脉冲CP作用下,四位数据的移位过程是(A)。A.1011-0110-1100-1000-0000B.1011-0101-0010-0001-0000C.1011-1100-1101-1110-1111D.1011-1010-1001-1000-01115 .已知74LS138译码器的输入三个使能端(E1=1 , E2a=E2b=0)时,地址码A2A1A0=011,则输出 丫7丫0 是(C)。A.B.C.D.6. 一只四输入端或非门,使其输出为1的输入变量取值组合有(A)种。
12、A. 15?B. 8C. 7?D. 17 .随机存取存储器具有(A)功能。A.t卖/写B.无读/写C.只读D.只写8 . N个触发器可以构成最大计数长度(进制数)为(D)的计数器A、B为触发器的输入)其输出信号的逻辑表达式为(C)。A.NB.2NC.ND.2N9 .某计数器的状态转换图如下,其计数的容量为(B)A.八B.五C.四D.三10 .已知某触发的特性表如下(ABQn+1说明00Qn保持010置0101置111Qn翻转A. Q+1= AB.Qn*=AQn +AQn C. Qn=AQn+BQnD.Qn+1=B11 .有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为11
13、01时,输出电压为(A 。12.函数 F=AB+BC使F=1的输入 ABC组合为(?D?)A. ABC=000?B ABC=010C ABC=101?D ABC=11013.已知某电路的真值表如下,该电路的逻辑表达式为(C)。A. Y =CB.Y=ABCC. Y=AB+CD. Y =B'C + CABCYABCY0000100000111011010011010111111114.四个触发器组成的环行计数器最多有(D)个有效状态。A.4B.6C.8D.16三、判断说明题(本大题共 2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打,错误的打“X”。)1、逻辑变量的取
14、值,1比0大。(X)2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(,)。3 .八路数据分配器的地址输入(选择控制)端有 8个。(X)4、因为逻辑表达式 A+B+AB=A+成立,所以AB=0成立。(X)5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态(V)6 .在时间和幅度上都断续变化的信号是数字信号, 语音信号不是数字信号。(,)7 .约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作00 (V)8 .时序电路不含有记忆功能的器件。(X)9 .计数器除了能对输入脉冲进行计数,
15、还能作为分频器用。(,)10 .优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.(,)四、综合题(共30分)1 .对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简 后的逻辑图。(8分)Z= AB A *B C A,B,CBC=02 .试用3线一8线译码器74LS138和门电路实现下列函数。(8分) Z (A、B、C) =AB+ ACA2Y0 13. 74LS16dA1 4位二进靴梦计数器,其逻辑功能表如下,试分析下列电 A0 74LS网春注路是几进制计数(8分)74LS68逻辑功育维0=£ STbcTPSCTt01111XXX0000XXXD3D2D
16、1D00XXQ3Q2Q1Q0X0Q3Q2Q1Q011加法计数x01111.?147 , 932.高阻4.触发器电路如下图所示,试根据 CP及输入波形画出输出端 Q1、Q2的波形。设各触发器的初始状态均为“0” ( 6分)。数镇仔1AI1r-填Q趣(每空|1分,巴20啾Q2CP3 .高电平或悬空4.高BACD * ABC * D Q3Q2Q1Q0CO 74LS161 CP <CRLDCT PCTTD3D2D1D06. 77.5 , 3. 6, 0.35, 31810.10011. Y = AB; Y2 = AB+AB 丫3= AB13.514 .低、选择题(共30分,每题2分)123456
17、7A C C三、判断题(每题12xVA C A2分,共20分)34xxD6710ABCZ000000110101011x10011011110-0111卡一X四、综合题(共30分,每题10分)解:(1 )真值表(2分)(2)卡诺图化简(2分)表达式(2分,逻辑图(2分)Z=AB+AB+C=A B+CA =1B >1BC=0 2.解:Z (A、B、C) =ABAC=ARC+C)=AB(+ABC + ABC+A BC =m+m+m6+m7=m 1 *m 3 *m 6 *m 7 (4 分)C-+ AC (B+B)Z(4分),清零CP1”1” 1”3.状态图(4分)4. Q、Q的波形各3分。、填
18、空题(每空1分,共20分)1 .?有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数()。2 .三态门电路的输出有高电平、低电平和()3种状态。3 . TTL与非门多余的输入端应接()。4 . TTL集成JK触发器正常工作时,其 厢 和Sd端应接()电平。5 .已知某函数F =,+ A +cD A A AB +cD ;,该函数的反函数F =()6 .如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。7 .典型的TTL与非门电路使用的电路为电源电压为() V,其输出高电平为()V,输出低电平为()V, CMOS电路的电源电
19、压为()V。8 . 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为A2AiAo=110时,输出YYYY4YYYE应为()。9 .将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有()根地址线,有()根数据读出线。10 .两片中规模集成电路10进制计数器串联后,最大计数容量为()位。11 .下图所示电路中,丫1= () ; 丫2= () ; 丫3=()。a12 .某计数器的输出波形女B附是()进制计Y粉13 .驱动共阳极七段数码 二、单项选择题(本大题八丁所示,该讦薮 3率仍器峥出电斗艾T15小题,每小肛_2分丫共30分)(在每小题列出的四个
20、备选项与只有一个是最将婚题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)1 .?函数 F(A,B,C尸ab+bc+aca. F(A,B,C)=Em (0, 2,的最小项表达式为()。4) B.(A,B,C)= Em (3, 5, 6, 7)C. F(A,B,C尸Cm (0, 2,3, 4) D.F(A,B,C)=Em (2, 4, 6, 7)2 . 8线一3线优先编码器的输入为I0-I7,当优先级别最高的I7有效时,其输出 Y2而死的值是()。A. 111B.010c.000D.1013 .十六路数据选择器的地址输入(选择控制)端有()个。A. 16B.2C.4D.84 .
21、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移 位脉冲CP作用下,四位数据的移位过程是()。A.1011-0110-1100-1000-0000B.1011-0101-0010-0001-0000I / _.C.1011-1100-1101-1110-1111D.1011-1010-1001-1000-01115 .已知74LS138译码器的输入三个使能端(E1=1, E2a=E2b=0)时,地址码 A2A1A0=011,则输出 Y7Y。是()。A.B.C.D.X J. I6 . 一只四输入端或非门,使其输出为 1的输入变量取值组合有()种。A. 15?B. 8C.
22、7?D7 .随机存取存储器具有()功能。A.t卖/写B.无读/写C.只读D.只写8 . N个触发器可以构成最大计数长度(进制数)为()的计数器。A-NB'NCD11 r 00 - 00 T9 .某计数器的状态转换图如下,.' .其计数的容量为();0 - 01A.八B.五C.四 D.三,1010 .已知某触发的特性表如下( A、B为触发器的输入)其输出信号的逻辑表达式为()。'l 1 ABQn+1说明00Qn保持010置0101置111Qn翻转A. d+1= AB. Qn+=AQn +AQn C. Qn41=AQn+BQnD.Qn+1=B11 .有一个4位的D/A转换器
23、,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为()。12.函数F=AB+BC使F=1的输入 ABC组合为(?)A. ABC=000?B ABC=010C ABC=101?D ABC=11013.已知某电路的真值表如下,该电路的逻辑表达式为()。A. y=cb.y=abcc. y=ab+cd. y=bC+cABCYABCY0000100000111011010011010111111114.四个触发器组成的环行计数器最多有()个有效状态。A.4B.6C.8D.16三、判断说明题(本大题共 2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打,错误的打“X”
24、。)1、逻辑变量的取值,1比0大。()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3.八路数据分配器的地址输入(选择控制)端有 8个。()4、因为逻辑表达式A+B+AB=A+成立,所以AB=0成立。()5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态c()6 .在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7 .约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作00 ()8 .时序电路不含有记忆功能的器件。()9 .计数器除了能对输入脉冲进行计数,
25、还能作为分频器用。()I I10 .优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.()四、综合题(共30分)1 .对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简 后的逻辑图。(8分)" Z= AB +A *B C +A B C-BC=0(1 )真值表(2分)(2)卡诺图化简(2分)表达式(2分)逻辑图(2分)2 .试用3线一8线译码器74LS138和门电路实现下列函数。(8分)Z (A、B、C) =AB+ ACA2Y03. 74LS16川触4位二进和次计数器,其逻辑功能表如下,试分析下列电路是几进制讦数74LA0 74圈里友姓(8分)CTSTbS
26、CTt CP丫5。3Q2Q1Q01.?147 , 932.高阻3.高电平或悬空4.高5. F =10.10011.13.514 .低0000D3D2D1D0Q3Q2Q1Q0Q3Q2Q1Q0加法计数BACD 尢ABC 小 DQ3Q2Q1Q0CO 0.35, 7礼输1Yrl螺CTtdAB+A b 丫3=AB1, 1“ 1”、选择题(共30分,每题2分)三、判断题(每题2分,共20分) I :四、综合题(共30分,每题10分)ABCZ000000110101011X100110111 .解:(1 )真值表(2分)(2)卡诺图化简(2分)4.触发器电路如下图所示,输入波形画出输出端Qi、各触发器的初始
27、状态均为“试根据 CP及Q2的波形。设0”( 6 分)。»Q2数出 A一、填Q题CP110111表达式(2分,(4)逻辑图(2分)Z3 .解:1 .当74LS161从0000开始顺序计数到1010时,与非I输出“ 0”,清零信号到来,异步清零。(2分) 2.该电路构成同步十进制国计数器( 2分000000 CP3.状态图(4分)4. Q、Q的波形各3分。93-hO001CRLDCT pCTtD3D2Di D0II54C301010CP、填空题:(每空(3011.逻辑函数有四种表示M逻辑表达)和(卡诺图)。41产Q2172将2004个小或起来得到的建5丁LJ3 .由555定时器构成的三
28、种电路中,(施密特触发器)和(单稳态触发器)脉冲的整形电路。4 . TTL器件输入脚悬空相当于输入(高)电平。5 .基本逻辑运算有:(与)、(或)和(非)运算。6 .采用四位比较器对两个四位数比较时,先比较(最高位)位。7 .触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8 .如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器TTL)9 .目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(电路和(CMOS)电路。10 .施密特触发器有(2)个稳定状态.,多谐振荡器有(0)个稳定状态11 .数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12 .两二进制
29、数相加时,不考虑低位的进位信号是(半)加器。13 .不仅考虑两个 本位 相加,而且还考虑来自 低位进位 相加的运算电路,称 为全加器。14 .时序逻辑电路的输出不仅和 输入 i有关,而且还与电路初始状态 :W 天。15 .计数器按CP脉冲的输入方式可分为 同步计数器 和 异步计数器 。16 .触发器根据逻辑功能的不同,可分为 SR DT> JK 、T' 等。17 .根据不同需要,在集成计数器芯片的基础上,通过采用反馈归零法,预置数法,进位输出置最小数法 等方法可以实现任意进制的计数器。18 . 4.一个JK触发器有2个稳态,它可存储0位二进制数。19 .若将一个正弦波电压信号转换
30、成同一频率的矩形波,应采用多谐振荡电路。20 .把JK触发器改成T触发器的方法是J=K=T21 . N个触发器组成的计数器最多可以组成 2的N次方进制的计数器。22 .基本RS触发器的约束条件是 SR=0q23 .对于JK触发器,若J = K ,则可完成工触发器的逻辑功能;若J = K ,则 可完成D触发器的逻辑功能。二.数制转换(5分):1、( 1 1. 0 0 1 ) 2 =( 3.2)16 =( 3.125) 1。2、 ( 8 F . F F) 16= () 2= ()io3、(2 5.7) 1。= (11001.1011) 2= (19.B) 164、 (+1011B)原码=()反码=
31、()补码5、 ( 101010B)原码= (1010101) 反码二(1010110)补码三.函数化简题:(5分)1、化简等式Y-CD(AB)+AbC+ACd,给定约束条件为:AB + CD=02用卡诺图化简函数为最简单的与或式(画图)。四.画图题:(5分)1 .试画出下列触发器的输出波形(设触发器的初态为0)。(12分)1.2.2.已知输入信号X, Y, Z的波形如图3所示,试画出f =xyz +x Yz +XYz +xY -z 的波形。图3波形图五.分析题(30分)1、分析如图所示组合逻辑电路的功能。图3并回答以下问题2 .试分析如图3所示的组合逻辑电路。(15分)1) .写出输出逻辑表达
32、式;2) .化为最简与或式;3) .列出真值表;4) .说明逻辑功能。3 .七、分析如下时序电路的逻辑功能,写出电路 的驱动方程、状态方程和输出方程,画出电路的 状态转换图。(20)图44 . 74161组成的电路如题37图所示,分析电路, (1)画出电路的状态转换图(QQQQ);(2)说出电路的功能。(74161的功能见表)题37图 六.设计题:(30分)1 .要求用与非门设计一个三人表决用的组合逻辑电路图,只要有 2票或3票同 意,表决就通过(要求有真值表等)。2 .试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自 启动。(14分)七.(10分)试说明如图5所示白用5
33、55定时器构成的电路功能,求出UT卡UT- 和AUT,并画出其输出波形。(10分)图5 I答案:一.填空题1 .真值表、逻辑图、逻辑表达式、卡诺图;2 . 0;3 .施密特触发器、单稳态触发器4 .高5 .与、或、非6 .最高7 .同步型、主从型;8 .积分型单稳态9 . TTL、CMOS;10 .两、0;11 .功能扩展电路、功能综合电路;12 .半13 .本位(低位),低位进位14 .该时刻输入变量的取值,该时刻电路所处的状态15 .同步计数器,异步计数器16 . RS触发器,T触发器,JK触发器,T,触发器,D触发器17 .反馈归零法,预置数法,进位输出置最小数法18 .两,一19 .多
34、谐振荡器20.21.J=K=T 2n22. RS=0二.数制转换(10):1、( 1 1. 0 0 1 )2=(3. 2)16=(3. 125)102、 (8F.FF) 16=( 1 0 0 0 1 1 1 1. 1 1 1 1 1 1 1 1 )2=(143.9960937)3、(25. 7) io=(11OO1. 1011) 2=(19. B) 164、 (+ 1 0 1 1 B)原码=(01011)反码=(0 1 0 1 1 )补码5、 (一 101010B)原码=(1010101)反码=(1 0 1 0 1 1 0 )补码三.化简题:AB -A'B ?_ _ _ A:B :AB
35、1、利用摩根定律证明公式反演律(摩根定律):2、画出卡诺图 化简得Y = AC . AD 四.画图题:i 产 J F I2.五.分析题20分)1.1、 写出表达式 2、画出真值表3、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有 2票或3票同意,表决就通过。2.(1)逻辑表达式(2)最简与或式:(3)真值表ABCY1Y200000001100101 100110110010101011100111111(4)逻辑功能为:全加器。3. 1)据逻辑图写出电路的驱动方程:2)求出状态方程:3)写出输出方程:C=Q0QlQ2Q34
36、)列出状态转换表或状态转换图或时序图:5)从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时, 每经过16个时钟脉冲作用后输出端 C输出一个脉冲,所以,这是一个十六进制 记数器,C端的输出就是进位。CPQ3Q2Q1Q0等效十进制数C00000001000110200102015111115016000000解:(1)状态转换表:Qn3Qn2Qn1Qn0Qn+1 3Qn+1 2Qn+1 1Qn+1 000 000001 10001001000 1100011 001101000100010101 1010110 J011001110111100010 1001001 1100110
37、101010101110110000状态转换图:ABC0 0 0得状态就换图如F0- - 1T- -1所以:- - - -.1 能自启动。因为:】12-,= Tcr Ur-= 七. -,0 00 11 01 10101111% %入,,3,波形如图5所示(2)功能:11进制计数器。从0000开始计数,当QQQQ为1011时,通过与非门异步清零,完成一个计数周期。六.设计题:1 .1、画出真值表2写出表达式3画出逻辑图2 .解:根据题意,图5一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表、)、(逻辑图式)、(、 逻辑表达)和(、卡诺图)。2,将2004个“1”异
38、或起来得到的结果是()3 .由555定时器构成的三种电路中,()和()是脉冲的整形电路。4 . TTL器件输入脚悬空相当于输入()电平5 .基本逻辑运算有:()、()和()运算。6 .采用四位比较器对两个四位数比较时,先比较()位。7 .触发器按动作特点可分为基本型、()、()和边沿型;8 .如果要把一宽脉冲变换为窄脉冲应采用()触发器9 .目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电 路和()电路。10 .施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。11 .数字系统按组成方式可分为、两种;12 .两二进制数相加时,不考虑低位的进位信号是()加器。13 .
39、不仅考虑两个相加,而且还考虑来自 相加的运算电路,称为全加器。14 .时序逻辑电路的输出不仅和 :有关,而且还与 打关。15 .计数器按CP脉冲的输入方式可分为 ?口16 .触发器根据逻辑功能的不同,可分为 :?17 .根据不同需要,在集成计数器芯片的基础上,通过采用 ? 等方法可以实现任意进制的技术器。18 . 4.一个JK触发器有个稳态,它可存储位二进制数。19 .若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。20 .把JK触发器改成T触发器的方法是。21 . N个触发器组成的计数器最多可以组成进制的计数器。22 .基本RS触发器的约束条件是。23 .对于JK触发器,若J =
40、K ,则可完成T触发器的逻辑功能;若J =R ,则可完成D触发器的逻辑功能2 .数制转换(5分):)16 ()10)2 =()10)2 =()16)反码=()补码)反码=()补码1、( 1 ,1 . 0 0 1)2=(2、(8F.FF)16=(3、(2 5. 7) io=(4、 (+ 1 0 1 1 B)原码=(5、 (- 1 0 1 0 1 0 B)原码=3 .函数化简题:(5分)1、化简等式Y =CD(A® B) + ABC + ACD ,给定约束条件为:AB + CD=02用卡诺图化简函数为最简单的与或式(画图)。4 .画图题:(5分)1 .试画出下列触发器的输出波形(设触发器
41、的初态为0)。(12分)1.2.3.2.已知输入信号X, Y, Z的波形如图3所示,试画出F =XYZ +X YZ +XYZ +XY -Z 的波形。图3波形图五.分析题(30分)1、分析如图所示组合逻辑电路的功能。2 .试分析如图3所示的组合逻辑电路。(15分)1) .写出输出逻辑表达式;2) .化为最简与或式;3) .列出真值表;4) .说明逻辑功能。3 .七、分析如下时序电路的逻辑功能,写出电路 的驱动方程、状态方程和输出方程,画出电路的 状态转换图。(20)图44 . 74161组成的电路如题37图所示,分析电路,并回答以下问题 (1)画出电路的状态转换图(QQQQ);(2)说出电路的功
42、能。(74161的功能见表)题37图 六.设计题:(30分)1 .要求用与非门设计一个三人表决用的组合逻辑电路图,只要有 2票或3票同 意,表决就通过(要求有真值表等)。2 .试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自 启动。(14分)七.(10分)试说明如图5所示白用555定时器构成的电路功能,求出UT卡UT- 和AUT,并画出其输出波形。(10分)答案:一.填空题1 .真值表、逻辑图、逻辑表达式、卡诺图;2 . 0;3 .施密特触发器、单稳态触发器4 .高5 .与、或、非6 .最高7 .同步型、主从型;8 .积分型单稳态9 . TTL、CMOS;10 .两、0;
43、11 .功能扩展电路、功能综合电路;12 .半13 .本位(低位),低位进位14 .该时刻输入变量的取值,该时刻电路所处的状态15 .同步计数器,异步计数器16 . RS!虫发器,T触发器,JK触发器,T,触发器,M发器17 .反馈归零法,预置数法,进位输出置最小数法18 .两,一19 .多谐振荡器20 . J=K=T n 21. 222. RS=0二.数制转换(10):1、 ( 1 1. 0 0 1 )2=(3. 2)16=(3. 125)102、 (8F.FF)16=( 1 0 0 0 1 1 1 1. 1 1 13、(25. 7) (11001.4、 (+ 1 0 1 1 B)原码=(0
44、10115、 (一 101010B)原码=(101 三.化简题:1、利用摩根定律证明公式Ab :a:b反演律(摩根定律):、2、画出卡诺图叭'?B'?A B化简得Y = AC AD四.画图题:2.五.分析题|20分)1.1、 写出表达式2、画出真值表3、当输入A、B、C中有2个或3个为1时: 路实际上是一种3人表决用的组合电路:只售11111)2=(143. 996093710 11)2=(19. B) 16)反码=(0 10 11 )补码0 10 1)反码=(1 0 1 0 1 1 0 )补码输出Y为1,否则输出Y为0。所以这个电自 2票或3票同意,表决就通过。2.(1)逻辑
45、表达式(2)最简与或式:(3)真值表ABCY1Y20000000110010100110110010101011100 1111111(4)逻辑功能为:全加器。3. 1)据逻辑图写出电路的驱动方程:2) 求出状态方程:3) 写出输出方程:C= Q0Q1Q2Q3I / _.4) 列出状态转换表或状态转换图或时序图:5)从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时, 每经过16个时钟脉冲作用后输出端 C输出一个脉冲,所以,这是一个十六进制- 记数器,C端的输出就是进位。CPQ3Q2Q1Q0等效十进制数C00000001000110200102015111115016000000
46、解:(1)状态转换表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+1000000001000100100010001101011010001000101七1 101010110011001110111100010001001100110101010101110110000状态转换图:(2)功能:11进制计数器。从0000开始计数,当QQQQ为1011时,通过与 非门异步清零,完成一个计数周期。六.设计题:1 .1、画出真值表ABC0 0 02写出表达式3画出逻辑图2 .解:根据题意,一 .一口 1, 1所以:L -1二一能自启动。因为:12七. -,0 00 11 01 101
47、01111 1叫一3,3 ”,波形如图5所示图5数字电子技术基础11 .1. (15 分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“ 0”。2 .(15 分)已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。八选一数据选择器输出端逻辑表达式为:Y=2miDi,其中mi是S2S1S0最小项。3 .(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B',A B均为两位二进制数, 即A (A1、A) , B (B1、B0)。要求用三个3
48、输入端与门和一个或门实现。4 .(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。74LS138逻辑表达式和逻辑符号如下所示。5 .(15分)已知同步计数器的时序波形如下图所示。试用维持 -阻塞型D触发器实现该 计数器。要求按步骤设计。6 .(18分)按步骤完成下列两题1 .分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。2 .分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转 换图。CP图5-10七.八.(10分)电路下如图所示,按要求完成下列问题。1 .指出虚线框T1中所示电路名称.数字电
49、子技术基础2一.(20分)电路如图所示,晶体管的 B= 100,Vbe=0.7vo(1)求电路的静态工作点;(2)画出微变等效电路图,求Au、ri和r。;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化 趋势.2 .(15分)求图示电路中Ua、Ub、Ub、Uc及II。3 .(8分)逻辑单元电路符号和具有“ 0”、“1”逻辑电平输入信号X如下图 所示,试分别画出各单元电路相应的电压输出信号波形 Y、Y、Y3o设各触发器 初始状态为“ 0”态。4 .(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性 符号)。如为负反馈,则进一步指明反馈的组态。(a) (b)5 .(8分)根据相位平衡条件判断下列各电路能否产生自激振荡(要求在图上 标出瞬时极性符号)。(a)(b)6 .(12分)某车间有A、B、C、D四台电动机,今要求:(1) A机必须开机;(2)其他三台电动机中至少有两台开机。如果不满足上述要求,则指示灯熄灭。设指示灯熄灭为0亮为1,电动机的开机信号通过某种装置送到各自的输入端,使该输入端为1,否则为00试用与非门组成指示灯亮的逻辑图。七.(16分)设图示电路初
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024年包头辅警协警招聘考试备考题库附答案详解(研优卷)
- 2024年天津辅警招聘考试真题附答案详解(研优卷)
- 2024年包头辅警招聘考试题库及答案详解(网校专用)
- 2024年呼伦贝尔辅警协警招聘考试真题完整答案详解
- 2023年陇南辅警招聘考试题库及答案详解(基础+提升)
- 江苏省扬州市仪征中学2025-2026学年高二上物理期末考试模拟试题含解析
- 浙江机电职业技术学院《单片机原理及医学应用》2024-2025学年第一学期期末试卷
- 2025年宿州市重点中学生物高一第一学期期末教学质量检测试题含解析
- 湖北省宜昌市西陵区葛洲坝中学2025-2026学年生物高一上期末调研试题含解析
- 神木职业技术学院《美国文学史和作品选读I》2024-2025学年第一学期期末试卷
- 2025北京市公安局顺义分局勤务辅警、流动人口管理员招聘100人考试笔试备考试题及答案解析
- 2025沧州银行招聘考试笔试参考题库附答案解析
- 2025年商标代理行业分析报告及未来发展趋势预测
- 天津某五层框架结构标准厂房施工组织设计
- 网店运营方案
- 人教版二年级数学上册期中测试卷(带答案)
- 电工职业标准培训教材
- 2025至2030全球及中国宽带网络行业项目调研及市场前景预测评估报告
- 装修安全生产培训讲解
- 基于体验学习圈的小学图形化编程教学模式构建与应用研究
- 2025年青海省公务员考试真题
评论
0/150
提交评论