下面程序是位十进制计数器的VHDL描述_第1页
下面程序是位十进制计数器的VHDL描述_第2页
下面程序是位十进制计数器的VHDL描述_第3页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、7W的是1位顼制成明勺VHDL才鳏,谕卜诳整。2.下郁4个多路遴!器的VHDL描述,*整。LIBRARYIEEE;USEIEEE.STD.LOGC_1164.ALL;USEIEEE.STDJ_OGC_UNSIGND.ALL;ENTTYCNT0ISPORTCLK:INSTD_OGC;LIBRARYIEEE;USEIEEE.STD_LOGC_1164.ALL;ENTTYbmixISPORTsel:INSTD_LOGC;A,B:INSTD_OGC_VECTOR7DOWNO0);Y:OUTSTD_OGC_VECTOR7DOWNO0);ENDbmix;ARCHECTIREbhvOFbmixISBEGNy

2、10THENQ10);-置零ELSEQ1=Q1+1;-力口1ENDIF;ENDIF;ENDPROCES;Q=Q1;ENDbhv;三、VHDL错仔细)回答问题LIBRARYIEEE;-1USEIEEE.STD_LOGIC_1164.ALL;-2ENTITYLED7SE3IS-3PORT(A:INSTD_OGC_VECOR3DOWNTO);-4CLK:INSTD_LO(JC;-5LED75:OUTSTD_LDGC_ECOR(6DOWTO0);-6ENDLEDSEG;-7ARCHITCTUREoneOFLEE7SE3IS-8SIGNALTMPSTD_OGC;-9BEGIN-10SYNCPRE%(CL

3、K,A)-11BEGN-12IFCLKEVENTANDCLK=1THEN-13TMPLEDBLED7SLED7SLED7SLED7SLED7LEDBLEDBLED7SLED7SED7S=0000000;四、献虾列VHDL序,画出康I图(RTILIBRARYIEEE;USEIEEE.STD_OGIC_1164.ALL;ENTITYHADSPORTa:b:INSTLOGIC;INSTLOGIC;OUTSTD_LOGICOUTSTD_LOGIQ;c:d:ENDENTTYHAD;ARCHTECTIREfh1BEGINc=NOT(aNANDb);d0);ELSIFCLK=1ANDCLKEVENTTHEN

4、IFLOAD=1THENQ1:=DATAELSEIFEN=1THENQ1:=Q1+1;ENDIF;ENDIF;ENDIF;Q=Q1;ENDPRGCES;ENDONE;LIBRARYIEEE;USEIEEE.STD_LOGC_1164.ALL;ENTITYTRI_STATEISPORTE,A:INSTDLOGC;Y:INOUTSTD_LOC;B:OUTSTD_LOGIC;ENDTRI_STATE;ARCHITECTUEBEHVOFTRI_STATEISBEGINPROESS(E,A,Y)BEGNIFE=0THENB=Y;Y=Z;ELSEB=Z;Y=A;ENDIF;ENDPRODES;ENDBEH

5、AV;下个A/D采集系统的音阶,要其中的FPG采集控制蟆,由三个勾成:控制器(ContrOl、(addrnt、内X口RAM(adram。控制器(contrOl个完成AD574翊空制,和adramB勺写乍。Adiam个LPM_RAM_DP单元在wran为T时允许必数据。剧刑回答问题FPG架集控制7W列出了AD57雄制方郎口控制H拆图CECSRCK12_8A0工作状态0XXXX禁止X1XXX禁止100X0同12位车取100X1启动8幽专换1011X12位并彳榆出有效10100高8位并OIW有效10101低4位哗随4个0有效工作时序:中W瞰置AD574值表(X要醇12位车构莫式,K12_8A0在bM

6、。1一_,.一AD5741.2.3.求AD574XK12_&?T,A0为0以一/试画出contro的腿利的状态3类似书也8-4迫对地田worn行VHDL才鳏口:clkinc讨数脉冲输出端口:rdaddrcntclr计麴|清RAM园地址,位宽10位libraryieee;useieee.std_logic_1164all;useieee.std_logic_unsigned.all;entityaddr_cntisport(clkinc,cntclr:instd_logic;wraddr:outstd_logic_vector(9downto0);endaddr_cnt;architecture

7、oneofaddr_cntissignaltmp:std_logic_vector(9downto0);beginprocess(clkinc,cntclr)beginifclkinceventandclkinc=1thenifcntclr=1thentmp0);elsetmp=tmp+1;endif;endif;endprocess;wraddr=tmp;endone;4.根据状态图,咨寸contol进行VHDL描述libraryieee;useieee.std_logic_1164.all;useieee.std_logic_unsigned.all;entitycontrolisport

8、(addata:instd_logic_vector(11downto0);statcs,us,ce,clk:ina0,rc,kstd_logic;12_8,clkinc:outstd_.logic;rddata:outstd_logic_vector(11downto0);endcontrol;architecturetypecosignalsignalsignal!behavofcontrolisn_stis(s0,s1,s2,s3,cst,nst:con_st;lock:std_logic;reg12:std_logic_vectors4);(11downto0);begina0=0;k

9、12_8=1;ce=1;cs=0;REGPprocess(clk)beginifclkeventandclk=1thencstrc=1;lock=0;nstrc=0;lock=0;nstifstatus=1thennst=s3;endif;rc=1;lockrc=1;lock=1;nstrc=1;lock=0;nstnst=s0;endcase;endprocess;LOCR:process(lock)beginiflock=1andlockeventthenreg12=addata;endif;endprocess;rddata=reg12;clkinc=lock;-(为NOTLOCKJOB

10、MWW)endbehav;5,已知adranm勺端口指述如下ENTTYadramISPORT(data:INSTD_LOGC_VETO?(11DOWNT0);-写/addata,status=status,clk=clk,cs=cs,ce=ce,a0=a0,rc=rc,k12_8=k12_8,clkinc=clkinc,rddata=rds);u2:addr_cntportmap(clkinc=clkinc,cntclr=cntclr,wraddr=wraddr);u3:adramportmap(data=rds,wraddress=wraddr,rdaddress=rdaddr,wren=1,q=rddata);endone;LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYthreeISPORT(clk,d:INSTD

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论