微机原理填空题_第1页
微机原理填空题_第2页
微机原理填空题_第3页
微机原理填空题_第4页
微机原理填空题_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1系统总线由_地址总线_、_数据总线_、_控制总线_三类传输线组成。2微型计算机由_CPU_、_ 存储器_、_输入输出端口_和系统总线组成。3计算机的硬件结构通常由五大部分组成。即运算器,_控制器_,_存储器_,输入设备和输出设备组成。48位二进制整数,其补码所能表示的范围为_-128_,-1的补码为_0FF_H。5一带符号数的8位补码为11110111B,它所表示的真值为_-9_D。6将二进制数101101.101转换为十进制数为_45.625_。7将压缩BCD码01111001转换成二进制数为_79_。8一个完整的微机系统应包括_控制器_和_存储器_两大功能部分。9X、Y的字长均为12位,

2、已知X反A3CH,原码为_H,Y反03CH,则X-Y的补码为_H。10微处理器由_、_和少量寄存器组成。11带符号数在机器中以_码表示,十进制数-78表示为_。12将压缩BCD码01111001转换成十进制数为_。138位二进制补码10110110代表的十进制负数是_。14已知X的补码是11101011B,Y的补码是01001010B,则X-Y的补码是_。15ASCII码由_位二进制数码构成,可为_个字符编码。16在计算机中,用二进制表示实数的方法有两种,分别是_和_。1地址总线,数据总线,控制总线(次序可以是任意的)2中央处理器,存储器,输入/输出接口(次序无关)3控制器,存储器 4 -12

3、8-127,0FFH 5 -9 6 45.625(45.625D) 7 01001111B(01001111或 1001111) 8 硬件系统,软件系统 9 0DC3H,0A01H 10 运算器,控制器 11补码,FFB2H(0FFB2H或0B2H或其他表示方式) 12 79D(79) 13 -74(-74D) 14 10100001(10100001B) 157,128 16定点法 浮点法 1. 8088的内存单元3017H:010BH的物理地址为_。2. 8088 CPU的外部数据线有_条,内部数据线有_条。3. 8086中,RESET的作用是:_。4. 在8088系统中,从偶地址读写两个

4、字时,需要_个总线周期。5. 8086CPU 内部设置有一个_字节的指令队列寄存器。6. 8086上电复位后,其内部(CS)=_,(IP)=_。7. 8086 CPU在内部结构上由_和_组成。8. 在用8086 CPU组成的计算机系统中,当访问偶地址字节时,CPU和存储器通过_数据线交换信息;访问奇地址字节时通过_数据线交换信息。9. 8086 CPU对存储器的最大寻址空间为_;在独立编址时对接口的最大寻址空间是_。10. 8086状态寄存器中,作为控制用的标志位有_个,其中,不可用指令操作的是_。11. 在8086系统中,堆栈是按_方式工作的存储区域,操作地址由_和_提供。1. 3027BH

5、 2. 8,16 3. 使8086进行初始化 4. 4 5. 66. 0FFFFH,0000H 7. 执行部件EU,总线接口部件BIU(次序无关)8. CPU的低8位数据线(AD0-AD7),CPU的高8位数据线(AD8-AD15)9. 1MB(1兆字节),64K(65536) 103,TF11. 先进后出(后进先出),SP,SS(SS,SP)1条件转移指令转移的范围是_。2设当前的(SP)=0100H,执行PUSH AX指令后,(SP)=_H,若改为执行INT 21H指令后,则(SP)=_H。3若当前(SP)=6000H,CPU执行一条IRET指令后,(SP)=_H;而当CPU执行一条段内返

6、回指令RET 6后,(SP)=_H。48086的I/O指令有_和_两种寻址方式。5程序控制类指令的功能是_。6已知(BX)=2000H,(DI)=3000H,(SS)=4000H,(DS)=6000H,(SS)=5000H,66000H单元的内容为28H,则指令MOV AL,BX+DI+1000H的执行结果是_。7在寻址方式中,可作基址寄存器的有_、_。8若(AL)=95H,执行SAR AL,1 后(AL)=_。9MOV AX,BXDI 指令中源操作数的寻址方式为_。10若(CS)=1000H,(DS)=2000H,(SS)=3000H ,(ES)=4000H,(SI)=1000H,(BP)=

7、2000H,则指令MOV AX,BP的功能是将_单元的内容传送给AL,将_单元的内容传送给AH(填写物理地址)。11指令MOV DX,OFFSET BUFFER 的源操作数的寻址方式是:_。12若(AL)=35H,执行ROL AL,1 后,(AL)=_。13指令MOV AX,DI-4中源操作数的寻址方式是_。14累加器专用传送指令IN间接访问I/O端口,端口号地址范围为_。15若(DS)=2000H,(ES)=2100H,(CS)=1500H,(SI)=00A0H,(BX)=0100H, (BP)=0010H,则执行指令LEA AX,BXSI 之后,(AX)=_H,源操作数是_寻址方式。1-1

8、28+127 200FE,00FA 36006H,6008H4直接寻址,寄存器间接寻址(次序可以颠倒) 5改变程序执行的顺序6(AL)=28H (28H送到AL寄存器) 7BX,BP(次序无关)80CAH 9基址加变址寻址方式(基址址寻址方式)1032000H单元的内容,32001H单元的内容 11立即寻址方式 126AH13寄存器相对寻址方式(相对寄存器寻址方式) 140-65535(其他数值表示也可以)1501A0H,基址变址寻址1标号和变量都是存贮单元的符号地址,但其内容不同,标号是_的符号地址,而变量是_的符号地址。2汇编语言源程序结束伪指令是_。3一个程序中,有下列伪指令: ARY

9、DB 25 DUP(3,4,4 DUP(?,1,0) LEN DW $ - ARYLEN单元存储的值是 。4有一个程序片段如下MSG DW 3 DUP(?, 2 DUP (5,4),3)MEN DW $-MSGMOV AX, SEG MENMOV DS, AXMOV AX, MENAX的值最后是 。1指令(程序),操作数 2END 3350 436(或24H)1在微机系统中用高位地址线产生存储器片选(CS)的方法有_、_、_。2某机器中有8KB的ROM,其末地址为0FFFFFH,则其首地址为_。3DRAM靠_存储信息,所以需要定期_。4掉电后信息丢失的存储器是_,掉电后信息不丢失的存储器是_。

10、5半导体存储器分为_、_两大类。前者的特点是_,后者的特点是_。6从内存地址40000H到0BBFFFH,共_KB。7用512×4的RAM芯片组成12K×8的芯片组,需片内地址线_条,片组选择线至少_条。1线选,部分译码,全译码 20FE000H(FE000H) 3电容,刷新4随机读写存储器(RAM),只读存储器(ROM)5只读存储器,随机读写存储器,速度慢但掉电后信息不丢失,速度快但掉电后数据丢失6496 79,241. CPU与内存及IO装置间传送数据的硬件线路通道称为_。2. CPU和外设之间的数据传送方式有_、_、_和_。3. IO接口的编址方式可分为_、_两种方式

11、。4. CPU与I/O之间接口信息通常有三类,它们是_、_、_信息。5. CPU从IO接口的_中获取外部设备的"准备好"、"忙"或"闲"等状态信息。6. 一个典型的接口是由_、_和_三种不同的寄存器构成。7. 主机与外设之间的数据传送控制方式通常有三种,它们是程序控制方式,DMA方式及_,其中_方式的数据传输率最高。1. 总线 2. 无条件传送方式,程序查询传送方式,中断传送方式,DMA传送方式3. IO接口单独编址,与存储器统一编址 4. 数据信息,控制信息,状态信息5. 状态寄存器 6. 数据寄存器,状态寄存器,命令寄存器 7.

12、中断方式,DMA1.一片8255A端口A有3种工作方式,端口B有_种工作方式。2.8255A的三个端口工作在方式0输入方式时,三个端口均_(有/无)锁存能力。3.当从8255A的端口C读出数据时,8255A的几个控制信号*CS,A1,A0,*RD,*WR分别是_,_,_,_,_(*代表低电平有效)。4.8255A的端口A可用程序设置为_、_、_三种工作方式,对C口还有一种特殊使用方式为_。5.当8255A的输入信号 *CS=0、*RD=0、*WR=1且A1=A0=0时,此8255A执行的操作是_。(*表示低电平有效)6.当8255A的输入信号 *CS=0、*RD=1、*WR=0且A1=A0=0

13、时,此8255A执行的操作是_。(*表示低电平有效)7.8255A芯片中的端口B可以有_种工作方式。8.一片8255A芯片内含_个传输数据的8位I/O端口,其中PA口有_种工作方式。12 2. 无 3. 0,1,0,0,1 4.基本输入输出方式(方式0),选通输入输出方式(方式1),双向方式(方式2),按位置0置15.将端口A的数据送到数据线上(意思相近即可)6.接收CPU送来的端口A的数据(意思相近即可) 7. 2 8. 3,31常用来实现RS232C电平与TTL电平相互转换的电路是_。2串行通讯按照时钟同步方式不同,可分为_通讯和_通讯。3串行接口标准RS-232C最简化型的三根线为_;其

14、电气特性逻辑0和1的电平分别为_伏。1. 1488、1489(MAX232) 2. 异步,同步 (次序无关)3.数据发送线Txd,数据接收线Rxd,和地线,逻辑“0” +5V+15V,逻辑“1” -5V15V1. 中断类型码若为58H,它在中断矢量表中的矢量地址为_H,从该地址开始连续四个单元存放的是_。2. 一个中断类型号为01CH的中断处理程序存放在0100H:3800H开始的内存中,中断向量存储在地址为_至_的_个字节中。3. 8088的外部中断分为_和_两大类。4. 若用两片断8259A芯片构成主从级联形式,则这两片8259A芯片最多可直接管理_级外部中断源。5. 若8259A的两个端

15、口地址为20H和21H,则在初始化时,应在写入ICW1_之后,以_地址写入ICW2和ICW4。6. 8259A有两类命令字,分别是_和_。7. 8086系统中,中断服务子程序的入口地址通过_获取,它们之间的关系为_,如果1CH的中断处理子程序从5110:2030H开始,则中断向量被存放在_单元,各单元的内容为_。8. 8259A可采用级联方式工作,在微机系统中最多可接_(具体数字)个从属的8259A。9. 8088 CPU的非屏蔽中断的类型码为_。10. 中断优先级控制主要解决两种问题:_、_。11. 中断向量可以提供_。12. 硬件中断可分为_、_两种。1. 160H-163H,中断服务程序

16、的偏移地址和段地址 2. 00070H,00073H,43. 非屏蔽中断,可屏蔽中断(次序无关) 4. 155. 奇地址(21H) 6. 初始化命令字(ICW),操作命令字(OCW)7. 中断向量表,(中断类型号*4)->IP,(中断类型号*4+2)->CS,70H,72H字单元,(00070H)=2030H,(00072H)=5110H8. 8 9. 210. 多个中断同时发生,中断处理过程中另一更高优先级的中断源提出中断请求11. 中断服务程序入口地址 12. 可屏蔽中断,非屏蔽中断1.8253A工作于“模式0”,设置计数器0的计数常数为0FFEH,进行二进制计数。假设8253A的端口地址为50H56H。MOV AL, ; 8253A初始化OUT , ALMOV AL, ; 设8253A计数初值OUT , ALMOV AL, ;OUT , AL2.某一测控系统要使用一个连

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论