数字电子技术随堂练习答案_第1页
数字电子技术随堂练习答案_第2页
数字电子技术随堂练习答案_第3页
数字电子技术随堂练习答案_第4页
数字电子技术随堂练习答案_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1.  与二进制数111010100.011相应的十六进制数是(  )。  A(1D4. 3)16  B(1D4.6)16  C(724.3)16  D(EA0.6)16 答题:  A.  B.  C.  D. (已提交)2.  与二进制数1101010.01相应的八进制数是(  )。  A(152.2)8  B(152.1)8  C(6A.1)8  D(650.2)8

2、0;答题:  A.  B.  C.  D. (已提交)3.  与二进制数1010001100.11对应的十进制数为(  )。  A(650.3)10  B(640.75)10  C(642.3)10  D(652.75)10 答题:  A.  B.  C.  D. (已提交)4.  与十六进制数2AD.E对应的十进制数为(  )

3、。  A(680.875) 10  B(685.14) 10  C(685.875) 10  D(671.814) 10 答题:  A.  B.  C.  D. (已提交)5.  与十进制数79相应的二进制数是(  )。  A(1001111)2  B(1001110)2  C(1001101)2  D(1001011)2 答题:  A.  B.&

4、#160; C.  D. (已提交)6.  与十进制数101相应的二进制数是(  )。  A(1100001) 2  B(1100100) 2  C(1100101) 2  D(1100111) 2 答题:  A.  B.  C.  D. (已提交)7.  (-1011)2的原码、反码、补码分别是(  )。  A11011、00100、00101  B110

5、11、10100、10101  C01011、00100、00101  D01011、10100、10101 答题:  A.  B.  C.  D. (已提交)8.  采用二进制补码运算,(-1011-1001)的运算结果,其补码、原码分别为(  )。  A101100  010100  B001100  110100  C001100  0110100  D101100  1

6、10100 答题:  A.  B.  C.  D. (已提交)9.  5421BCD码中表示十进制数9的编码为(  )。  A1010  B1001  C1100  D1101 答题:  A.  B.  C.  D. (已提交)10.  8421BCD码中表示十进制数9的编码为(  )。  A1010

7、0; B1001  C1100  D1101 答题:  A.  B.  C.  D. (已提交) 1.  函数式Y=AB´+A´BD+CD´的对偶式为( )A BC D 答题:  A.  B.  C.  D. (已提交)2.  运用反演定理写出函数Y=A´D´+A´B&

8、#180;C+AC´D+CD´的反函数Y´为( )。ABC D 答题:  A.  B.  C.  D. (已提交)3.  函数Y(A,B,C)=A´BC+AC´+B´的最小项之和的形式为( )。ACD 答题:  A.  B.  C.  D. (已提交)4.  函数转换成与非与非式为( )。ABCD 

9、答题:  A.  B.  C.  D. (已提交)5.  函数F=A'B'+AB转换成或非或非式为(  )。  AF=( (AB)'+(A'B')')') '  BF=( (A+B)'+(A'+B')')') '  CF= ( (AB)'+(A'B')')'  DF= ( (A+B)'+(

10、A'+B')')' 答题:  A.  B.  C.  D. (已提交)6.  某逻辑电路的状态表如图2-1所示,其输入变量为A,B,C,输出为F,则F的逻辑式为( )。AF=A'B'C+ABCBF=A'BC'+ABCCF=A'B'C'+ABCDF=AB'C'+ABC图2-1 答题:  A.  B.  C. 

11、; D. (已提交)7.  函数的卡诺图如图2-2所示,其最简“与或”表达式为( )。图2-2ABCD 答题:  A.  B.  C.  D. (已提交)1.  图3-1(a)、(b)、(c)、(d)中74系列TTL门电路的输出状态为低电平的是( )。AY1 BY2 CY3 DY4 (a) (b) (c) (d)图3-1 答题:  A.  B.  C.  D

12、. (已提交)2.  图3-2(a)、(b)、(c)、(d)中74HC系列CMOS门电路的输出状态为低电平的是( )。AY1 BY2 CY3 DY4 (a) (b) (c) (d)图3-2 答题:  A.  B.  C.  D. (已提交)3.  TTL或非门多余的输入端在使用时(  )。  A应该接高电平1  B应该接低电平0  C可以接高电平1也可以接低电平0  D可以与其它有用端并联也可以悬空

13、0;答题:  A.  B.  C.  D. (已提交)4.  CMOS与非门多余的输入端在使用时(  )。  A应该接高电平1  B可以接低电平0也可以接高电平1  C应该接低电平0  D可以与其它有用端并联也可以通过一个51W的电阻接地 答题:  A.  B.  C.  D. (已提交)5.  和CMOS电路相比, TTL电路最突出的优

14、势在于(  )。  A可靠性高  B抗干扰能力强  C速度快  D功耗低 答题:  A.  B.  C.  D. (已提交)6.  和TTL电路相比,CMOS电路最突出的优势在于(  )。  A可靠性高  B抗干扰能力强  C速度快  D功耗低 答题:  A.  B.  C.  D. (已

15、提交)7.  在TTL门电路中,能实现“线与”逻辑功能的门为(  )。  A三态门  BOC门  C与非门  D异或门 答题:  A.  B.  C.  D. (已提交)8.  在CMOS门电路中,三态输出门、OD门、与非门、异或门和非门中,能实现“线与”逻辑功能的门为(  )。  AOD门  B三态门  C或非门  D异或门 答题:  A.

16、60; B.  C.  D. (已提交)9.  门电路中,能实现总线连接方式的门为(  )。  AOD门  BOC门  C或非门  D三态门 答题:  A.  B.  C.  D. (已提交)10.  欲使漏极开路的CMOS 门电路实现“线与”,则其输出端应该(  )。  A并联  B并联且外接上拉电阻和电源  

17、60; C外接上拉电阻和电源但不需并联  D无需并联也无需外接上拉电阻和电源 答题:  A.  B.  C.  D. (已提交)11.  三态输出的门电路其输出端(  )。   A可以并联且实现“线与”  B不能并联也不能实现“线与”    C可以并联但不能实现“线与”  D无需并联但可以实现“线与” 答题:  A.  B.  

18、C.  D. (已提交)12.  图3-3中由74系列TTL与非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为( )。已知与非门的输入电流为IIL= -1.6mA,IIH=40uA。图3-3A3IIH、3IIL B3IIH、6IIL C6IIH、3IIL D6IIH、6IIL 答题:  A.  B.  C.  D. (已提交)13.  图3-4中由74系列TTL或非门组成的电路中,门G输出高电平/低电平时流出其输出端的电流分别为

19、( )。已知或非门的输入电流为IIL= -1.6mA,IIH=40uA。图3-4A3IIH、3IIL B6IIH、6IIL C3IIH、6IIL D6IIH、3IIL 答题:  A.  B.  C.  D. (已提交)14.  某集成电路芯片,查手册知其最大输出低电平VOL(max)=0.5V,最大输入低电平VIL(max)=0.8V,最小输出高电平VOH(min)=2.7V,最小输入高电平VIH(min)=2.0V,则其低电平噪声容限VNL等于(  )。  A0.

20、4V  B0.6V  C0.3V  D1.2V 答题:  A.  B.  C.  D. (已提交)1.  图4-1中Y的逻辑函数式为( )。ABCD图4-1 答题:  A.  B.  C.  D. (已提交)2.  用3线-8线译码器74HC138设计的逻辑电路如图4-2所示,74HC138的功能表如图4-3所示。、则输出Y3、Y2、Y1、Y0的函

21、数式分别为( )。A、B、C、D、 图4-2 图4-3 答题:  A.  B.  C.  D. (已提交)3.  用8选1数据选择器74LS152设计的逻辑电路如图4-4所示,74LS152的功能表如图4-5所示。则其输出F的函数式为( )。A. BC. D 图4-4 图4-5 答题:  A.  B.  C.  D. (已提交)1.  触

22、发器输出的状态取决于(  )。   A. 输入信号  B电路的初始状态    C. 时钟信号  D输入信号和电路的原始状态 答题:  A.  B.  C.  D. (已提交)2.  假设JK触发器的现态Q=0,要求次态Q*=0,则应使(  )。  AJ=×,K=0  BJ=0,K=×    CJ=1,K=× 

23、 DJ=K=1 答题:  A.  B.  C.  D. (已提交)3.  T触发器的功能是(  )。  A翻转、置“0”  B保持、置“1”    C置“1”、置“0”  D翻转、保持 答题:  A.  B.  C.  D. (已提交)4.  在时钟脉冲作用下,图5-1所示电路的功能是( )。图5-1A.&#

24、160; B.  C.  D.  答题:  A.  B.  C.  D. (已提交)5.  逻辑电路如图5-2所示,A=“1”时,脉冲来到后D触发器( )。Q¢图5-2A具有计数器功能 B置“0” C置“1” D保持原状态 答题:  A.  B.  C.  D. (已提交)6.  逻辑电路如图5-3所示,当A

25、=“0”,B=“1”时,CLK脉冲来到后D触发器( )。图5-3A具有计数功能 B保持原状态 C置“0” D置“1” 答题:  A.  B.  C.  D. (已提交)7.  设图5-4所示电路的初态Q1Q2 =00,试问加入3个时钟正脉冲后,电路的状态将变为( )。图5-4A. 0 0 B. 0 1 C. 1 0 D. 1 1 答题:  A.  B.  C.  D. (已提交)1.&#

26、160; 逻辑电路如图6-1所示,该电路的功能为( )。A不能自启动同步五进制加法计数器 B可自启动异步五进制加法计数器C不能自启动异步五进制减法计数器 D可自启动同步五进制减法计数器图6-1 答题:  A.  B.  C.  D. (已提交)2.  由同步十进制计数器74LS160和门电路组成的计数器电路如图6-2所示。74LS160的功能表如图6-3所示。该电路的功能为( )。A8进制减法计数器 B8进制加法计数器C9进制减法计数器 D9进制加法计数器 图6-2 图6-3

27、 答题:  A.  B.  C.  D. (已提交)3.  由同步十六进制计数器74LS161和门电路组成的计数器电路如图6-4所示。74LS161的功能表如图6-5所示。该电路的功能为( )。A11进制加法计数器 B11进制减法计数器C10进制加法计数器 D10进制减法计数器 图6-4 图6-5 答题:  A.  B.  C.  D. (已提交)1.  数据通过(&

28、#160; )存储在存储器中。  A读操作  B启动操作    C写操作  D寻址操作 答题:  A.  B.  C.  D. (已提交)2.  下列说法不正确的是(  )。  A半导体存储器的基本结构都是由地址译码器、存储矩阵和读写控制电路三大部分构成  BROM的主要特点是在工作电源下可以随机地写入或读出数据  C静态RAM存储单元的主体是由一对具有互为反馈的倒相器组成的双稳态电路&

29、#160; D动态RAM存储单元的结构比静态RAM存储单元的结构简单 答题:  A.  B.  C.  D. (已提交)3.  若存储器容量为512K×8位,则地址代码应取(  )位。  A. 17  B. 18  C. 19  D. 20 答题:  A.  B.  C.  D. (已提交)4.  一片256K

30、5;4的ROM,它的存储单元数和数据线数分别为()。A. 个,4条 B. 个, 18条C. 个,4条 D. 个, 18条 答题:  A.  B.  C.  D. (已提交)5.  快闪存储器属于(  )器件。  A掩模ROM  B可擦写ROM  C动态RAM  D静态RAM 答题:  A.  B.  C.  

31、D. (已提交)1.  可编程逻辑器件的基本特征在于(  )。  A通用性强  B其逻辑功能可以由用户编程设定    C可靠性好  D集成度高 答题:  A.  B.  C.  D. (已提交)2.  2、PLD的开发需要有(  )的支持。A硬件和相应的开发软件  B 硬件和专用的编程语言  C开发软件  D专用的编程语言 答题: 

32、60;A.  B.  C.  D. (已提交)3.  3、PAL器件与阵列、或阵列的特点分别为(  )。  A.固定、可编程  B.可编程、可编程  C.固定、固定  D.可编程、固定 答题:  A.  B.  C.  D. (已提交)4.  4、产品研制过程中需要不断修改的中、小规模逻辑电路中选用(  B  )最为合适。  A

33、PAL  BGAL  CEPLD  DFPGA 答题:  A.  B.  C.  D. (已提交)5.  5、通用阵列逻辑GAL器件的通用性,是指其输出电路的工作模式,可通过对(  )进行编程实现。  A输出逻辑宏单元OLMC  B与门阵列  C或门阵列  D与门阵列和或门阵列 答题:  A.  B.  C.  D.&

34、#160;(已提交)6.  6、图8-1所示电路是PAL的一种异或输出结构,其输出Y的最小项之和表达式为( )。 图8-1A.  B. C.  D.  答题:  A.  B.  C.  D. (已提交)1.  自动产生矩形波脉冲信号的是(  )。  A施密特触发器  B单稳态触发器    CT触发器  D多谐振荡器' 答

35、题:  A.  B.  C.  D. (已提交)2.  将三角波变换为矩形波,需选用(  )。  A单稳态触发器  B施密特触发器  C微分电路  D双稳态触发器 答题:  A.  B.  C.  D. (已提交)3.  单稳态触发器输出脉冲的宽度取决于(  )。  A触发脉冲的宽度  B触发脉冲的幅度

36、60;   C电源电压的数值  D电路本身的电阻、电容参数 答题:  A.  B.  C.  D. (已提交)4.  为了提高对称式多谐振荡器振荡频率的稳定性,最有效的方法是(  )。  A提高电阻、电容的精度  B提高电源的稳定度   C接入石英晶体  D保持环境温度不变 答题:  A.  B.  C.  D. (已提交)5.  欲得到一个频率高度稳定的矩形波, 应采用(  )。  A.计数器  B.单稳态触发器  C.石英晶体多谐振荡器  D.施密特触发器 

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论