《数字电路与系统设计》第6章习题答案概要_第1页
《数字电路与系统设计》第6章习题答案概要_第2页
《数字电路与系统设计》第6章习题答案概要_第3页
《数字电路与系统设计》第6章习题答案概要_第4页
《数字电路与系统设计》第6章习题答案概要_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上 e a er a4 10101X /Z0/01/0X /Z 111006.3对下列原始状态表进行化简: (a 解:1列隐含表: 2进行关联比较3列最小化状态表为:a/1b/0bb/0a/0aX =1X =0N (t/Z (tS(t(b 解:2进行关联比较: 3 e:e r a 94 行 试分析题图6.6电路,画出状态转移图并说明有无自启动性。 解:激励方程:略 状态方程:略状态转移表:状态转移图 该电路具有自启动性。6.7 图P6.7为同步加/减可逆二进制计数器,试分析该电路,作出X=0和X=1时的状态转移表。解:题6.7的状态转移表X Q 4nQ 3nQ 2nQ

2、1nQ 4n +1Q 3n +1Q 2n +1Q 1n +1Z 0 0 0 0 0 1 1 1 1 1 0 1 1 1 1 1 1 1 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1 1 1 0 0 0 0 1 1 0 0 1 0 1 1 0 0 1 0 1 1 1 0 1 0 0 0 1 0 1 0 1 0 0 1 0 0 1 0 0 1 1 0 0 0 0 0 1 0 0 0 0 1 1 1 0 0 0 1 1 1 0 1 1 0 0 0 0 1 1 0 0 1 0 1 0 0 0 1 0 1 0 1 0 0 0 0 0 1 0 0 0 0 1 1 0 0 0 0 1

3、1 0 0 1 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 1 0 0 0 1 0 0 1 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 0 0 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 1 0 0 0 0 1 1 0 0 0 1 0 0 1 0 1 1 0 0 1 1 0 1 0 0 1 1 0 1 0 1 0 1 1 0 1 1 0 1 1 1 1 0 0 0 1 1 1 0

4、0 1 1 0 1 0 1 1 1 0 1 1 1 1 0 0 1 1 1 1 0 1 1 1 1 1 11 1116.8分析图6.8电路,画出其全状态转移图并说明能否自启动。CB1J C 11K 1J C 11K 1JC 11KC PQ Q Q 123.docQ 3Q 2Q 1 偏离态能够进入有效循环,因此该电路具有自启动性。 逻辑功能:该电路是一个M=5的异步计数器。6.9用IKFF 设计符合下列条件的同步计数器电路。当X=0时为M=5的加法计数器,其状态为0,1,2,3,4。 .doc解:M=M 1M 2=636.23 试说明图6.23电路的模值为多少,并画出74160(的Q 0、Q 1

5、、Q 2、Q 3端,74160(的Q 0和R D 端的波形,至少画出一个周期。 解:M=150 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 (Q 0 (Q 1 (Q 2 (Q 3 (Q 0 R D6.24 试写出图6.24中各电路的状态编码表及模长。 解:(1异步清0,8421BCD 码 (2异步置9 5421BCD 码 M=5 M=8 Bh 0Ab v a eI w 9P BP P P 解:M 1=6,M 2=8 电路的模长应为6和8的最小公倍数24,即M=24。.doc 6.28写出图6.28的模长及第一个状态和最后一个状态。解:M1=7,M2=8 电路的模长应

6、为7和8的最小公倍数56,即M=56。解:解:Q Q Q Q 326.33 在上题中,若要求其输出为8421BCD 译码显示时,即计数状态为01,02, (1112编码。试再用一片7490和一个JKFF 实现电路。解:12A749Q 10R R S S 0C P C P Q 3Q 2Q 1C 1Q 1J 1K Q RS 11C P&1Q 4Q 3Q 2Q 1Q 06.34 试用一片7490和一片八选一数据选择器74151实现图6.14输出波形Z 。CPZ解: T i tN S i zB749Q 13R R S S 0C P C PQ 2Q 1Q 0 D D D D 013412D 74 D A

7、 A A 2E NY567D D 1V c c Z C P6.35 用DFF 设计移位型序列信号发生器,要求产生的序列信号为(1 (。 解:(1电路图为:1D C 1S 1D C 1S 1D C 1S 1DC 1S C PZ Q 3Q 2Q 1Q 0Q 3 C解:状态编码表为:(其中Q0 因此M=10。6.39试写出图6.39的74194输出端的编码表及数据选择器输出端F 处的序列信号。 解: F 处的序列为:010*。6.40 写出图6.40中74161输出端的状态编码表及74151输出端产生的序列信号。解: F 处的序列信号为:。6.41 试写出图P6.41中74194输出端Q 0处的序列

8、信号。 解:Q 0处的序列信号为:001。6.42 用74194设计序列信号发生器产生序列信号: (,; (,。 解:(1(2题6.42(2电路图 6.43 试用74161、74151及少量与非门实现如下功能:当S=0时,产生序列;当S=1时,产生序列。解: 6.44试用74161、74151及若干与非门设计一电路同时输出两个不同的序列信号:Z 1=和Z 2=。(不另加控制信号 解:题6.44电路图6.45 设计一个小汽车尾灯控制电路。小汽车左、右两侧各有3个尾灯,要求:(1左转弯时,在左转弯开关控制,左侧3个灯按题图P 6.45所示周期性地亮与灭; (2右转弯时,在右转弯开关控制,左侧3个灯按题图P 6.45所示周期性地亮与灭; (3左、右两个开关都作用时,两侧的灯做同样的周期地亮与灭;(4在制动开关(制动器作用时,6个尾灯同时亮。若在转弯情况下制动,则3个转向尾灯正常动作,另一侧3个尾灯则均

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论