大工微机原理复习总结_第1页
大工微机原理复习总结_第2页
大工微机原理复习总结_第3页
大工微机原理复习总结_第4页
大工微机原理复习总结_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第一章 计算机基础知识本章的主要内容为不同进位计数制计数方法、不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图 1 为本章的知识要点图,图 1.2 为计算机系统组成的示意图。本章知识要点数制二进制数(B)八进制数(Q)十六进制数(H)十进制数(D)B)码制带符号数编码奇偶校验码字符编码原码反码补码奇校验码偶校验码ASCII 码BCD 码数字编码规则字母编码规则压缩 BCD 码非压缩 BCD 码计算机系统组成计算机系统组成硬件主机外部设备中央处理器(CPU)半导体存储器控制器运算器ROMRAM输入设备输出设备软件系统

2、软件应用软件操作系统:如 DOS、Windows、Unix、Linux 等其他系统软件用户应用软件其他应用软件各种计算机语言处理软件:如汇编、解释、编译等软件1.微机基本结构是什么?微处理器、微型计算机、微型计算机系统有何区别?微处理器主要指 CPU;微型计算机包括主机和外设,其中主机包括微处理器,主要针对硬件部分;微型计算机系统包括微型计算机和软件系统,能够独立运行。2.用二进制补码表示-41、+74、112?-41 = (11010111)2 +74 = (01001010)2 -112 = ( 10010000 )23.数值转换:114.175= ( ) 2=( )16 11001.10

3、1B= ( )16= ( )10数值转换:114.175= ( 0111 0010. 0011 ) 2=( 72.3 )16 (近似值近似值) 11001.101B= ( 19.A )16= ( 25.625 )10第二章 8086 微处理器本章要从应用角度上理解 8086CPU 的内部组成、编程结构、引脚信号功能、最小工作模式的系统配置、8086 的存储器组织、基本时序等概念。下面这一章知识的结构图。本章知识要点Intel 8086 微处理器时钟发生器(8284)地址锁存器(74LS373、8282)存储器组织存储器逻辑分段存储器分体三总线(DB、AB、CB)时序时钟周期(T 状态)基本读总

4、线周期系统配置(最小模式)8086CPU数据收发器(8286、74LS245)逻辑地址物理地址奇地址存储体(BHE)偶地址存储体(A0)总线周期指令周期基本写总线周期复位操作时序中断响应时序寄存器的复位值选择题1. 通用寄存器是 B 部件A在 CPU 之外存储指令的;B. 在 CPU 之内暂存数据及地址的;C在 CPU 之外存储数据及地址的;D. 在 CPU 之内存储指令的;2. 无论 8086CPU 还是目前更高档的微处理器其内部原理结构中共同具有的基本部件是 D 。A算术逻辑运算单元(ALU);B. 指令指针寄存器和标志寄存器;C通用寄存器组和总线接口单元;D. 以上都对;3. 在 808

5、6/8088 系统下,对当前用户程序的堆栈进行访问,其逻辑地址是由 B 提供的。A. SS 与 BX;B. SS 与 SP;CCS 与 SP;D. DS 与 BP;4. IP 寄存器的用途是 C 。A指向下一个存储单元;B. 指向下一个要读写的数据;C指向下一条要执行的指令;D. 指向下一个堆栈;5. 在 8086/8088 系统中,如果一个程序开始执行前 CS=3A70H,IP=1400H,那么该程序第一个字节的物理地址是 A 。内部组成执行单元 EU(AX、BX、CX、DX、SP、BP、SI、DI、标志寄存器)总线接口单元 BIU(CS、DS、SS、ES、IP)地址/数据控制负责地址 BH

6、E/S7、ALE引脚功能(最小模式)地址/状态数据允许和收发 DEN、DT/R负责读写 RD、WR、M/IO负责中断 INTR、NMI、INTA负责总线 HOLD、HLDA协调 CLK、READY、TEST模式选择 MN/MX=5VA3BB00H;B. 3A701400H;C4E70H;D. 3A724H;6. 一个 4 字节信息 135790ABH 存放在存储器中(如图所示),该信息在存储器中的存放地址为 D 。A1A00:2057H;B. 1A00:2056H;C1A00:2055H;D. 1A00:2054H;7. 8086CPU 的数据寄存器中的寄存器 A 在实际使用中经常被用作累加器

7、。A. AX;B. BX;CCX;D. DX;8. 8086 CPU 在最小模式下 M/IO 高电平且 RD 低电平的可能操作为 A,D 。A. 取指令操作; B. 从外设输入数据; C. 向存储器写数据; D. 从存储器读数据二. 填空题(1) 8086 微处理器中,如果相应的寄存器的内容如下:AX=0000H,BX=0000H,CX=0000H,DX=0000H,SP=FFEEH,BP=0000H,SI=0000H,DI=0000H,DS=0ADDH,ES=0ADDH,SS=0ADDH,CS=0ADDH,IP=0100H。由此可见此时的代码段首地址为 0AED0H,数据段首地址为 0ADD

8、0H,堆栈段首地址为 1ADBEH。(2)根据 8086CPU 最小工作模式系统构成可知:8086CPU 工作在最小系统模式时 MN/MX 应接 +5V ;锁存器(74LS373 或 8282)输出端上的信号线是 20 位的 地址 总线;总线驱动器(74LS245 或 8286)输出端上的信号线是 16 位的 数据 总线。(3)8086CPU 的 RD 引脚上是逻辑 0 意味着 读操作 ,WR 引脚信号指示了8086CPU 的 写 操作。8086CPU 的 地址 总线采用总线(或分时)复用技术。1A00:2054H1A00:2055H1A00:2056H1A00:2057HA B9 05 79

9、 0第三章 8086 的指令系统本章重点是 8086CPU 指令的寻址方式,每条指令的格式、功能及标志的影响;同时还涉及到存储器单元的物理地址计算、标志位填写和堆栈操作。下图为本章知识结构图。1.单项选择题单项选择题应用软件用户应用软件其他应用软件本章知识要点操作数寻址方式立即数寻址、寄存器寻址、存储器寻址.堆栈结构(后进先出)堆栈指针(SP)逻辑地址、物理地址寻址方式指令格式堆栈操作(入栈、出栈)立即数寻址指令功能对标志位影响填写标志位寄存器寻址存储器寻址串操作寻址I/O 端口寻址隐含寻址直接寻址寄存器间接寻址寄存器相对寻址基址变址寻址相对基址变址寻址指令功能数据传送类(通用数据传送指令、堆

10、栈指令、交换指令、I/O 传送指令、换码指令、有效地址传送指令、标志寄存器传送指令)算术运算类指令(加法指令,减法指令, 乘法指令,除法指令,BCD 码调整指令)逻辑类指令(逻辑运算指令、逻辑移位操作指令)串操作类指令(串传送、比较、扫描、串存和取指令)控制转移类指令(条件和无条件转移、子程序调用和返回指令、子程序调用和返回、中断)、)处理器控制类指令(1) 微处理器的主要组成部件是()A. 运算器、存储器和内部总线;B. 运算器、控制器和存储器;C. 存储器接口、I/O 接口和运算器;D.运算器、控制器和寄存器答案:D(2) 下列指令中,CPU 对其执行能够产生控制信号 M/IO=0 和 R

11、D=0 的是()A. MOV 50H,AL B. MOV AL, 50H C. OUT 10H,AL D.IN AL,10H答案:D(3) 8086CPU 组成的 PC 机数据线分别是()A. 8 条单向线 B. 16 条单向线 C. 8 条双向线 D. 16 条双向线答案:D(4) 可用作简单输入接口的电路是()A. 译码器 B. 锁存器 C. 三态缓冲器 D 转换器答案:C(5)当微型计算机执行“MOV BX,2000H”指令时,实质上是 CPU 对内部存储器进行 操作。A.写 B.读 C.调用 D.转移答案:B(6)指令:MOV DX,BX+DI+1200H 中的寻址方式为 A.源操作数

12、:寄存器寻址,目的操作数:相对基址变址寻址 B.源操作数:相对基址变址寻址,目的操作数:寄存器寻址 C.相对基址变址寻址 D.寄存器寻址答案:B(7)设 TABLE 是一个已定义的变量名,指令“MOV AX,TABLE”中源操作数的寻址方式为 。 A.立即寻址 B.寄存器间接寻址 C.寄存器寻址 D.直接寻址答案:D(8)设 AX=3A6FH,CL=4。若要 AX=0F3A6H,应执行指令 。 A.SHR AX,CL B.ROR AX,CL C.RCR AX,CL D.SAR AX,CL答案:B(9) 设 SP=50H, 执行指令 RET 0004H 后,寄存器 SP 的内容是()A. 54H

13、 B. 50H C. 4EH D. 4CH E.58H答案:E2 2、填空题、填空题 (1)8086/8088 的寻址方式表明,汇编语言指令系统的数据基本来自 、 和 、 3 个方面。答案:立即数、寄存器、存储器(2)对存在内存单元中的数据的寻址方式有 、 、 、 、和 。答案:直接寻址,寄存器间接寻址,寄存器相对寻址,基址变址寻址,相对基址变址寻址(3)在对存在内存单元中数据访问时, 就是存储单元的有效地址。答案:段内偏移地址(4)下列指令中源操作数的寻址方式是: MOV BX,1324H; MOV DX,3214H; MOV AX,BX; MOV CX,SI; MOV DX,SI+0100

14、H; MOV AX,SI+BX; MOV AX,DI+BX+50; 答案:直接寻址, 立即寻址, 寄存器寻址, 变址寻址, 变址相对寻址, 基址变址寻址、基址变址相对寻址第四章 汇编语言程序设计本章主要内容是汇编语言类别、伪指令语句格式和作用、基本程序结构、调用程序和被调用程序之间数据传递途径以及汇编源程序上机调试过程。本章重点是阅读程序和编写程序。下边是本章的知识结构图。 若程序的数据段定义如下,写出各指令语句独立执行后的结果。汇编语言语句类别程序基本结构顺序结构本章知识要点实指令语句分支结构循环结构过程(子程序)伪指令语句宏指令语句参数传递途径寄存器约定存储器约定堆栈传递程序开发步骤:编

15、辑汇 编链 接调试运行符号定义伪指令 EQU、=伪指令语句数据定义伪指令 DB、DW、DD段定义伪指令 SEGMENTENDS过程定义伪指令 PROC、ENDP段指派伪指令 ASSUME程序定位伪指令 ORG汇编结束伪指令 END其他伪指令.DSEG SEGMENTDATA1 DB 10H, 20H, 30HDATA2 DW 10 DUP (?)String DB 123DSEG ENDS(1) MOV AL, DATA1(2) MOV BX, offset DATA2(3) LEA SI, StringADD DI,SI解:先取变量 String 的偏移地址送寄存器 SI, 之后将 SI 的

16、内容与 DI 的内容相加并将结果送 DI。指令执行后,SI=0017H, DI=DI+0017H内存中以 str1 和 str2 开始分别存放了两个字符串,结束符为 NULL(ASCII 码为 0) ,将 str2 连接到 str1 后,形成 1 个字符串,并将连接后的字符串 str1 输出到屏幕上;统计 10 个有符号字节数中,大于 0、小于 0、等于 0 的个数,分别存放在NUM1、NUM2、NUM3 三个变量中,并找出最大值、最小值分别存放到MAX、MIN 变量中,再求 10 个数的和,将结果存放到 16 位有符号数 SUM 中。第五章 半导体存储器半导体存储器是用半导体器件作为存储介质

17、的存储器。本章讨论半导体存储器芯片的类型、存储原理、引脚功能、如何与 CPU(或系统总线)连接等问题。本章知识结构图如下。某 8088 系统用 2764ROM 芯片和 6264SRAM 芯片构成 16KB 的内存。其中,ROM 的地址范围为 0FE000H-0FFFFFH, RAM 的地址范围为 0F0000H-0F1FFFH。试利用 74LS138 译码,画出存储器与 CPU 的连接图,并标出总线信号名称。本章知识要点存储器作用存放程序和数据半导体存储器芯片分类主存储器设计RAM只存放二进制数ROMSRAMDRAM掩模 ROMPROMPROMEPROMEEROM存储器芯片存储容量引脚功能计算

18、芯片数地址分配、片选逻辑、控制选择与系统连接全译码部分译码线译码第六章 输入输出接口本章讨论输入/输出接口的基本概念,包括输入/输出接口的作用、内部结构、传送信息的分析、IO 端口编址以及主机通过接口与外设之间数据传送的方式。下边是本章的知识结构图。电路使用,会看,过程IO 接口概念主机通过接口与外设数据传送方式本章知识要点接口作用接口传送信息的种类IO 端口数据传送方式程序控制方式控制信息状态信息数据信息(开关量、脉冲量、数据量、模拟量)IO 端口编址方式单独编址统一编址IO 端口号简单的 I/O 芯片的使用中断控制方式直接存储器存取控制方式(DMA)无条件传送有条件传送(查询)第七章中断与

19、中断控制器本章主要内容:中断的基本概念、CPU 响应中断的条件、中断响应过程、中断服务程序的执行;8086/8088 中断系统;可编程中断控制器 8259A 的引脚功能、编程结构以及工作工程。中断概念本章知识要点实现中断与返回中断请求中断优先级控制软件查询中断源中断源的中断优先级别中断判优中断响应中断服务中断返回中断系统功能实现中断优先级控制中断优先级排队中断嵌套(高级中断请求能中断低级中断服务)硬件查询(菊花链)可编程中断控制器(PIC)8259A 的中断管理方式实现中断与返回中断屏蔽方式优先级设置方式实现中断优先级控制全嵌套方式优先级自动循环方式优先级特殊循环方式特殊全嵌套方式中断结束方式

20、自动 EOI 结束方式普通 EOI 结束方式特殊 EOI 结束方式中断请求引入方式边沿触发方式电平触发方式中断查询方式 在在AT/286以上机器,使用两片以上机器,使用两片8259A级联组成级联组成15个中断申请输入端个中断申请输入端要求:要求:端口地址主片为端口地址主片为20H和和22H,从片为,从片为A0H和和A2H。接收上升沿触发中断请求信号。接收上升沿触发中断请求信号。选择全嵌套方式,优先级排列次序为选择全嵌套方式,优先级排列次序为0级最高,依次为级最高,依次为1级,级,815级,然后是级,然后是37级。级。采用非缓冲方式,主片采用非缓冲方式,主片SP/EN接接+5V,从片,从片SP/EN接地接地设定主片中断类型码为设定主片中断类型码为 08H0FH,从片为,从片为 70H77H控制字 IC

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论