数字IC芯片设计学习教案_第1页
数字IC芯片设计学习教案_第2页
数字IC芯片设计学习教案_第3页
数字IC芯片设计学习教案_第4页
数字IC芯片设计学习教案_第5页
已阅读5页,还剩45页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、会计学1数字数字(shz)IC芯片设计芯片设计第一页,共50页。制定芯片的具体指标用系统建模语言对各个模块描述RTL设计、RTL仿真、硬件原型验证、电路综合版图设计、物理验证、后仿真等第2页/共50页第二页,共50页。制作工艺(gngy)裸片面积封装速度功耗功能描述接口定义第3页/共50页第三页,共50页。数字(shz)前端设计(front-end)以生成可以布局布线的网表(Netlist)为终点。数字后端设计( back-end )以生成可以可以送交(sn jio)foundry进行流片的GDS2文件为终点。术语:tape-out提交最终GDS2文件做加工;Foundry芯片代工厂,如中芯国

2、际。第4页/共50页第四页,共50页。算法(sun f)模型c/matlab codeRTL HDLvhdl/verilogNETLISTverilogStandcelllibraryLAYOUTGDSII对功能,时序,制造参数进行(jnxng)检查TAPE-OUT综合(zngh)工具根据基本单元库的功能-时序模型,将行为级代码翻译成具体的电路实现结构布局布线工具根据基本单元库的时序-几何模型,将电路单元布局布线成为实际电路版图第5页/共50页第五页,共50页。RTL Code风格代码(di m)检查功能仿真逻辑综合成功?综合后仿真成功?STA成功?代码修改约束修改NNNNetlist 后端整

3、个ASIC设计流程都是一个迭代的流程,在任何一步不能满足要求,都需要重复之前步骤,甚至重新设计RTL代码。模拟电路设计的迭代次数甚至更多。第6页/共50页第六页,共50页。但是在国内基本上没有什么市场,偶尔有几家公司用。n启动命令:bg_shell gui&第7页/共50页第七页,共50页。ARPExtrat RCSTA成功(chnggng)?DRC成功?LVS成功?NN后仿真NetlistLayout EditN第8页/共50页第八页,共50页。布局布线(b xin)主要是通过EDA工具来完成的第9页/共50页第九页,共50页。工具APRSynopsysASTROCadenceEnc

4、ounter第10页/共50页第十页,共50页。第11页/共50页第十一页,共50页。第12页/共50页第十二页,共50页。第13页/共50页第十三页,共50页。第14页/共50页第十四页,共50页。第15页/共50页第十五页,共50页。第16页/共50页第十六页,共50页。1、登录服务器,进入终端(zhn dun),输入:encounter ,进入soc encounter第17页/共50页第十七页,共50页。IO(wnjin):bin/accu.io第18页/共50页第十八页,共50页。第19页/共50页第十九页,共50页。第20页/共50页第二十页,共50页。第21页/共50页第二十一页

5、,共50页。core 为10第22页/共50页第二十二页,共50页。第23页/共50页第二十三页,共50页。第24页/共50页第二十四页,共50页。第25页/共50页第二十五页,共50页。第26页/共50页第二十六页,共50页。第27页/共50页第二十七页,共50页。第28页/共50页第二十八页,共50页。第29页/共50页第二十九页,共50页。第30页/共50页第三十页,共50页。时钟(shzhng)树和复位树综合为什么要放在APR时再做呢?时钟(shzhng)树综合的目的:低skew低clock latency第31页/共50页第三十一页,共50页。lDFM:可制造性设计 lDFM步骤在整

6、个布局布线流程以后开始,主要目的是通过一些技术处理防止芯片在物理制造过程中出现问题,造成芯片不能工作(gngzu)。DFM的目的在于提高良率。DFM主要考虑以下效应(xioyng):天线效应(xioyng)Metal liftoff效应(xioyng)Metal over-etching效应(xioyng)第32页/共50页第三十二页,共50页。信号线太长造成(zo chn)由金属线过窄造成(zo chn)由金属过宽造成第33页/共50页第三十三页,共50页。第34页/共50页第三十四页,共50页。第35页/共50页第三十五页,共50页。时钟树(clock tree)当生产工艺小于0.18um

7、时,因为布线而造成的时序差异和延迟常常超过模块中电路设计的差异和延迟。交叉效应(cross talk)天线效应(antenna effect)当布线过长时产生的天线效应会对电路的时序产生影响,解决的办法是插入天线二极管。混合电路设计(mixed-signal design)第36页/共50页第三十六页,共50页。第37页/共50页第三十七页,共50页。第38页/共50页第三十八页,共50页。单击此处添加段落文字(wnz)内容单击此处添加段落文字(wnz)内容单击此处添加段落文字内容单击此处添加段落文字内容第39页/共50页第三十九页,共50页。单击此处添加段落文字内容单击此处添加段落文字内容单

8、击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容第40页/共50页第四十页,共50页。单击此处添加(tin ji)段落文字内容单击此处添加段落(dunlu)文字内容单击此处添加段落文字内容 单击此处添加段落文字内容单击此处添加段落文字内容 单击此处添加段落文字内容第41页/共50页第四十一页,共50页。单击此处添加段落文字(wnz)内容此处添加此处添加(tin ji)内容内容此处添加内容此处添加内容单击此处添加段落文字内容此处添加内容此处添加内容单击此处添加段落文字内容此处添加内容此处添加内容单击此处添加段落文字内容此处添加内容此处添加内容单击此处

9、添加段落文字内容此处添加内容此处添加内容单击此处添加段落文字内容第42页/共50页第四十二页,共50页。单击添加(tin ji)单击添加内容(nirng)文字单击添加单击添加内容文字单击添加单击添加内容文字单击添加单击添加内容文字第43页/共50页第四十三页,共50页。单击此处添加单击此处添加(tin ji)段落文字内容段落文字内容单击此处添加段落单击此处添加段落(dunlu)文字内容文字内容单击此处添加段落单击此处添加段落(dunlu)文字内容文字内容单击此处添加段落单击此处添加段落(dunlu)文字内容文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容单击此处添加段落文字内容第44页/共50页第四十四页,共50页。返回返回(fnhu)第45页/共50页第四十五页,共50页。第46页/共50页第四十六页,共50页。第47页/共

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论