版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、电工电子技术电工电子技术 张立宏张立宏 谭甜源谭甜源 办公地点:办公地点:3 3教教33013301 手手 机:机:1592725685415927256854 E-Mail: E-Mail: QQ: QQ: 8238323582383235 QQ QQ群:群: 213738876213738876第九次作业参考答案回顾TTL门电路门电路共射极放大电路共射极放大电路= =反相器反相器输出级输出级T3、D、T4和和Rc4构构成推拉式的输出级。成推拉式的输出级。用于提高开关速度用于提高开关速度和带负载能力。和带负载能力。中间级中间级T2和电阻和电阻Rc2、Re2组成,从组成,从T2的集电结和发射的
2、集电结和发射极同时输出两个相极同时输出两个相位相反的信号,作位相反的信号,作为为T T3 3和和T T4 4输出级的输出级的驱动信号;驱动信号; Rb1 4k W Rc2 1.6k W Rc4 130 W T4 D T2 T1 + vI T3 + vO 负载 Re2 1K W VCC(5V) 输入级输入级 中间级中间级输出级输出级 输入级输入级T1和电阻和电阻Rb1组成。用于提组成。用于提高电路的开关速度高电路的开关速度回顾TTL门电路门电路TTL与非门电路与非门电路多发射极多发射极BJT T1e e bc eeb cA& BAL=B回顾TTL OC门电路门电路vOHvOL两个与非门分两个与非
3、门分别输出高低电别输出高低电平时,逻辑门平时,逻辑门输出级损坏输出级损坏 VCC(5V) Rb1 4k Rc2 1.6k Rc4 130 T4 A B C T1 T2 D Re2 1k T3 VCC(5V) Rb1 4k Rc2 1.6k Rc4 130 T4 A B C T1 T2 D Re2 1k T3 R4VD1V4R4VD1V4R1R2R3VD4V1V2V3YAUCC5VBCVD2BYCA&C D RP VDD L A B & & E 控制端控制端+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDEE(1)电路图)电路图4 4三态输出三态输出“与非与非”门电门电路路+5
4、VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDEE(2) 工作原理工作原理 控制端控制端E=0时的工作情况:时的工作情况:01截止截止+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDEE 控制端控制端E=1时的工作情况:时的工作情况:01导通导通截止截止截止截止高阻态高阻态1V1V&ABFGEN符号符号输输出出高高阻阻0E= =1E= =ABF= =功能表功能表(3)三态门的符号及功能表)三态门的符号及功能表符号符号输输出出高高阻阻1=E0=EABF =功能表功能表使能端使能端高电平高电平起作用起作用使能端使能端低电平低电平起作用起作用A&BFENG高阻态 1
5、 1)同一条线上分时传送数据,)同一条线上分时传送数据,工作原理:(以两路输入为例)工作原理:(以两路输入为例)2 2)实现数据的双向传输实现数据的双向传输1 工作 Y=A传输结果ENG1 G2EN1 EN2 总线传递Y1路数据Y2路数据0 1 1 0 0A=Y1EN1ENAY11EN2ENBY2总 线ENAG11ENENG2Y工作原理工作高阻态1EN其连线方式称为其连线方式称为“总线结构总线结构” 6.2.2 CMOS6.2.2 CMOS门电路门电路MOS开关及其等效电路开关及其等效电路:MOS管工作在可变电阻区,输出低电平管工作在可变电阻区,输出低电平: : MOS管截止,管截止, 输出高
6、电平输出高电平当当I VT 驱动管为驱动管为NMOS管,负载管为管,负载管为PMOS管,两管栅极相管,两管栅极相联引出输入端联引出输入端A,两管漏极相联引出输出端两管漏极相联引出输出端Y。二者联成二者联成互互补(补( Complementary )对称结构)对称结构。1.CMOS“非非”门门(1)电路结构及特点)电路结构及特点(2)状态组合)状态组合A=0时,时,V2导通,导通,V1截止,截止,Y=1Y与与A满足非逻辑关系。满足非逻辑关系。A=1时,时,V1导通,导通,V2截止,截止,Y=0AY =+UDDAYV2V1 UDD一般选择一般选择2.45V。 电路工作时,两个管子不会同时导通,电路
7、工作时,两个管子不会同时导通,总是总是一个导通,一个截止一个导通,一个截止。V1作为开关管(驱动管),作为开关管(驱动管), V2为为V1的负载,故称负载管。的负载,故称负载管。 2. CMOS“2. CMOS“与非与非”门门1)电路结构及特点)电路结构及特点 电路只有当电路只有当V1与与V2同时导通,同时导通,Y=0,只要有一个截止,则只要有一个截止,则Y=1。用用真值表解释真值表解释ABY = 驱动管驱动管V1、V2串联,负载管串联,负载管V3、V4并联。并联。V1与与V3、V2与与V4分别联成分别联成互补结构,即一个导通,一个截止。互补结构,即一个导通,一个截止。2)逻辑状态)逻辑状态+
8、UDDAYV2V1BV3V4ABY 0 0 0 1 1 0 1 111103 3 CMOS“CMOS“或非或非”门门1)电路结构特点)电路结构特点 驱动管驱动管V1、V2并联,负载管并联,负载管V3、V4串联。串联。V1与与V3、V2与与V4分别联成分别联成互补结构,即一个导通,一个截止。互补结构,即一个导通,一个截止。2)逻辑状态)逻辑状态BAY=ABY 0 0 0 1 1 0 1 11000 电路只有当电路只有当V3与与V4同时导通,同时导通,Y=1,只要有一个截止,则只要有一个截止,则Y=0。用真用真值表解释值表解释+UDDBYV2V1AV3V4基本门电路的功能特点与 门有0出0, 全1
9、出1或 门有1出1, 全0出0与非门有0出1, 全1出0或非门有1出0, 全0出1同或门相同出1异或门相异出1OC门可以线与三态门输出有 0、1、高阻三态6.2.3 6.2.3 闲置端及其处理闲置端及其处理1 1二极管与门及或门电路二极管与门及或门电路有有“0”“0”出出“0”“0”,全,全“1”“1”出出“1”“1”。“与与”门电路门电路“或或”门电路门电路有有“1”“1”出出“1”“1”,全,全“0”“0”出出“0”“0” 下面以二极管组成的下面以二极管组成的 “与与”、“非非” 电路为例电路为例来介绍应用中的闲置端的处理。来介绍应用中的闲置端的处理。VD3VD1VD2RYABCVD3VD
10、1VD2RUCC(5V)YABC2.2.闲置的处理闲置的处理BYCA&BYCA1Y=ABY=A+B 可见,以上选择的逻辑门多了一个输入端没有利用,可见,以上选择的逻辑门多了一个输入端没有利用,故称闲置端,要使它不影响输出与其余输入端的逻辑关系,故称闲置端,要使它不影响输出与其余输入端的逻辑关系,就必须适当的处理。就必须适当的处理。 所谓闲置就是没有利用的端,就其物理过程来讲,所谓闲置就是没有利用的端,就其物理过程来讲,输输入端闲置意味着该支电流为零。入端闲置意味着该支电流为零。1)闲置及其含义)闲置及其含义 不难知道只有在不难知道只有在 “与门与门”的闲置端置的闲置端置“1”或悬空或悬空; “
11、或门或门”的闲置端置的闲置端置“0”或悬空,或悬空,均可使该支路二极管电均可使该支路二极管电流为零。流为零。2)闲置端的处理)闲置端的处理D3D1D2RVCC(5V)YABCD3D1D2RYABC 以上结果表明,以上结果表明,“与门与门”悬空相当于置悬空相当于置“1”; “或门或门”悬空相当于置悬空相当于置“0”。 要使二极管电流为零,则二极管要使二极管电流为零,则二极管必须反偏必须反偏,对,对 “与门与门”和和 “或门或门” 需采用不同的处理方法。需采用不同的处理方法。思考题思考题填空题填空题1. TTL三态门的输出有三种状态:高电平、低电平和三态门的输出有三种状态:高电平、低电平和 状态。
12、状态。 高阻高阻2.如图电路,当如图电路,当C端输入逻辑端输入逻辑“1”时,输出端时,输出端F的状态为的状态为 。 高阻态高阻态6.3 6.3 组合逻辑电路的分析与设计方法组合逻辑电路的分析与设计方法 数字系统中常用的数字部件,就其结构和工作数字系统中常用的数字部件,就其结构和工作原理而言可分为两大类,即原理而言可分为两大类,即组合逻辑组合逻辑电路和电路和时序逻时序逻辑辑电路。电路。 在任何时刻,在任何时刻,输出状态只决定于同一时刻各输入输出状态只决定于同一时刻各输入状态的组合,而与先前(历史)状态无关状态的组合,而与先前(历史)状态无关的逻辑电路的逻辑电路称为组合逻辑电路。称为组合逻辑电路。
13、 已知逻辑图(由逻辑门组成的图)求逻辑功能已知逻辑图(由逻辑门组成的图)求逻辑功能的过程,称电路分析;根据逻辑函数求逻辑电路的的过程,称电路分析;根据逻辑函数求逻辑电路的过程,称电路设计。过程,称电路设计。 已知逻辑图(由逻辑门组成的图)已知逻辑图(由逻辑门组成的图)写出逻辑式写出逻辑式变换或化简(求最小项表达式)变换或化简(求最小项表达式)列逻辑状态表列逻辑状态表分析逻分析逻辑功能。辑功能。6.3.1 6.3.1 组合逻辑电路分析组合逻辑电路分析1 1任务任务 组合逻辑电路分析的目的是确定已知电路的逻辑组合逻辑电路分析的目的是确定已知电路的逻辑功能。其步骤为:功能。其步骤为:2 2举例举例(
14、1 1)逻辑电路)逻辑电路(2 2)写出逻辑式)写出逻辑式ABCY =112AYY =13BYY =14CYY =432YYYY=YABCY1Y2Y3Y4&1111CYBYAY=ABCCBA)(=1YCBA)(=(3 3)求最小项表达式)求最小项表达式(4 4)列逻辑状态表)列逻辑状态表(5 5)分析逻辑功能)分析逻辑功能ABCCBA=)(ABCCBAY=ABCY01010101001100111111000011000000此电路具有此电路具有“判一致判一致”的功能。的功能。ABCCBAY)(= 已知逻辑要求已知逻辑要求列逻辑状态表列逻辑状态表写出逻辑式写出逻辑式根据要根据要求变换或化简求变
15、换或化简画逻辑电路。画逻辑电路。6.3.2 6.3.2 组合逻辑电路综合组合逻辑电路综合(设计)(设计)1 1任务任务组合逻辑电路的设计与分析的过程相反。其步骤为:组合逻辑电路的设计与分析的过程相反。其步骤为: 2 2举例举例( (例例6-15)6-15)(1 1)逻辑问题)逻辑问题(规定变量及状态)(规定变量及状态) (2 2)列状态表(表决电路)列状态表(表决电路)(3)写出逻辑式写出逻辑式ABCY01010101001100111111000011000011ABCCABCBABCAY=(3 3)化简或变换)化简或变换(用与非门)(用与非门)(4 4)画逻辑电路)画逻辑电路Y& &ABC
16、 BCA 三变量卡诺图三变量卡诺图 00 01 11 10 0 1 ACBCABY=由摩根定理化成由摩根定理化成与非式与非式ACBCABY=ABCCABCBABCAY=1111填卡诺图填卡诺图圈卡诺圈圈卡诺圈0 1 11 0 11 1 01 1 10 0 0 0 11+10101010不考虑低位不考虑低位来的进位来的进位半加器实现半加器实现全加器实现全加器实现例例6-16 6-16 设计一位半加器和全加器设计一位半加器和全加器1. 1. 半加器半加器(1 1)确定逻辑框图确定逻辑框图(2 2)列真值表)列真值表(3 3)写出逻辑表达式)写出逻辑表达式(4 4)画逻辑电路及逻辑符号画逻辑电路及逻
17、辑符号CiSiBiAiCiSiBiAiCOiiiiiBABAS=AiBiCiSi00011011ABCi=iiBA =BiCiSiAi=1&001010012. 2. 全加器全加器(1 1)确定逻辑框图确定逻辑框图(2 2)列真值表)列真值表(3 3)写出并化简逻辑表达式)写出并化简逻辑表达式BiCiSiAiCi-11iiiCBAAiBiCi-1CiSi0101010100110011111100000100101101110100iiA B1iiiCBA1iiiCBA1iiiCBA=iC11iiiiA B CC()1iiiiiA BA BC()=iC1iiiABC=()1=iiiiCBAS1
18、iiiCBA1iiiCBA1iiiCBA1=iiiCBA)(1111iiiiiiiiiiiiA B CA B CA B CA B C=1iC+(Ai Bi)1iiiCBA)(1iiiABC=()(4 4)画逻辑电路及逻辑符号画逻辑电路及逻辑符号BiCiSiAiCi-1COCI1=iiiiCBAS)(iiiBAC =1iiiCBA)(CiSiCi-1COBiAiCO11iiiCBA)(1iiiiiCBABA)(1iiiCBA)(iiBA iiBA=1&AiBiCi-1SiCi 逻辑图图2-2-3 全加器的逻辑图和符号&=1串行进位加法器串行进位加法器:把n位全加器串联起来,低位全加器的进位输出连
19、接到相邻的高位全加器的进位输入。 C3 S3 C2 S2 C1 S1 C0 S0C0-1A3 B3 A2 B2 A1 B1 A0 B0COCOCOCOCICICICI:进位信号是由低位向高位逐级传递的,速度不高。以上仅实现一位加法,若有以上仅实现一位加法,若有n n位,则需有位,则需有n n个全加器来实现。个全加器来实现。 全加器全加器SN74LS183的管脚图的管脚图114SN74LS1831an1bn1cn-11cn1sn2cn-12cn2sn2an2bnUccGND6.4 6.4 组合逻辑部件组合逻辑部件6.4.1 6.4.1 编码器编码器6.4.6.4.2 2 译码器译码器6.4.6.
20、4.3 3 数据选择器数据选择器6.4.6.4.4 4 数据分配器数据分配器6.4 6.4 组合逻辑部件组合逻辑部件6.4.1 6.4.1 编码器编码器 具有编码功能的逻辑电路称为具有编码功能的逻辑电路称为编码器编码器。它是一个。它是一个n端输入端输入m端输出的逻辑系统。端输出的逻辑系统。n为被编码信息数,为被编码信息数,m为代码位数。为代码位数。123nm12编编 码码 器器1 1编码器的概念编码器的概念编码:赋予二进制代码特定含义的过程称为编码。编码:赋予二进制代码特定含义的过程称为编码。如:如:8421BCD码中,用码中,用1000表示数字表示数字8如:如:ASCII码中,用码中,用10
21、00001表示字母表示字母A等等能将每一个编码输入信号变换为不同的二进制的代码输出。能将每一个编码输入信号变换为不同的二进制的代码输出。 如如8线线-3线编码器:将线编码器:将8个输入的信号分别编成个输入的信号分别编成 8个个3位二进位二进制数码制数码输出。输出。如如BCD编码器:将编码器:将10个编码输入信号分别编成个编码输入信号分别编成10个个4位码输出。位码输出。编码器的逻辑功能编码器的逻辑功能:2 2编码器的分类编码器的分类 按其允许同时输入的编码信号的多少,编码器分为按其允许同时输入的编码信号的多少,编码器分为普普通通编码器和编码器和优先优先编码器。编码器。普通编码器:任何时候只允许
22、输入一个有效编码信号,否则普通编码器:任何时候只允许输入一个有效编码信号,否则输出就会发生混乱。输出就会发生混乱。优先编码器:允许同时输入两个以上的有效编码信号。当同优先编码器:允许同时输入两个以上的有效编码信号。当同时输入几个有效编码信号时,优先编码器能按预先设定的优时输入几个有效编码信号时,优先编码器能按预先设定的优先级别,只对其中优先权最高的一个进行编码。先级别,只对其中优先权最高的一个进行编码。二进制编码器的结构框图二进制编码器的结构框图1)编码器的工作原理)编码器的工作原理 I0 I1 Yn-1 Y0 Y1 1n2 I二进制二进制 编码器编码器 2n个个 输入输入 n位二进位二进制码
23、输出制码输出 3 3普通二进制编码器的设计普通二进制编码器的设计2)设计实现一个普通)设计实现一个普通8/3编码器编码器(b)列编码表)列编码表(a)确定逻辑框图()确定逻辑框图(代码位数 8/3线)(c)写逻辑表达式写逻辑表达式76542IIIIY =76321IIIIY =75310IIIIY =75310IIIIY=76321IIIIY=76542IIIIY=若要求用与非门实现时,则若要求用与非门实现时,则必须用摩根定理求其与非式。必须用摩根定理求其与非式。 输输 入入 输输 出出I0I1I2I3I4I5I6I7 Y2Y1Y01000000001000000001000000001000
24、000001000000001000000001000000001000011110011001101010101编码器(4)画逻辑图)画逻辑图若用若用“与非与非” 门实门实现现111&7I6I5I4I3I2I1I7I6I5I4I3I2I1I7I1IY1Y0Y276542IIIIY =76321IIIIY =75310IIIIY = 4. 4. 优先编码器优先编码器 优先编码器的提出:优先编码器的提出: 实际应用中,经常有两实际应用中,经常有两个或更多输入编码信号个或更多输入编码信号同时有效。同时有效。 必须根据轻重缓急,规定好这些外设允许操作的先后次必须根据轻重缓急,规定好这些外设允许操作的
25、先后次 序,即优先级别。序,即优先级别。 识别多个编码请求信号的优先级别,并进行相应编码的逻识别多个编码请求信号的优先级别,并进行相应编码的逻辑部件称为优先编码器。辑部件称为优先编码器。E0输出选通端,低电平有效。只有在输出选通端,低电平有效。只有在EI=0且所有输入端都为且所有输入端都为1时,其输出为时,其输出为0,否则输出为,否则输出为1,它可以与同类芯片的,它可以与同类芯片的EI端相端相接,组成更多输入端的编码器。接,组成更多输入端的编码器。4 4优先编码器优先编码器 (1) 7474LS148LS148(8/38/3线)线)1)逻辑符号)逻辑符号GS01234567A0A1A2EIEO
26、74LS1482)功能表)功能表 输输 入入 输输 出出EI0123456 7 A2A1A0GSEO1000000000 x1xxxxxxx0 x1xxxxxx01x1xxxxx011x1xxxx0111x1xxx01111x1xx011111x1x0111111x10111111111000011111100110011110101010111000000001011111111EI使能输入端,低电平有效。使能输入端,低电平有效。GS编码状态标志,低电平有效。编码状态标志,低电平有效。x表示表示“0”或或“1”任任意。意。83 普通编码器不允许同时输入多个编码信号,对于同普通编码器不允许同时
27、输入多个编码信号,对于同时输入多个编码信号的情况,必须使用优先编码器来时输入多个编码信号的情况,必须使用优先编码器来解决对信号编码的问题。在实际应用中,有许多现成解决对信号编码的问题。在实际应用中,有许多现成集成电路产品供选用,无须自己设计,所以这里以集成电路产品供选用,无须自己设计,所以这里以TTLTTL电路中的电路中的7474LS148LS148(8/38/3线)线) 74 74LS147LS147(10/410/4线)优先线)优先编码器为例,介绍优先编码器的特点和使用。编码器为例,介绍优先编码器的特点和使用。思考题思考题用两块用两块8/38/3编码器构成编码器构成16/416/4编码器:
28、编码器: 74LS148(II) I0 I1 I2 I3 I4 I5 I6 I7 Y0 Y1 Y2 EO EI GS 74LS148(I) I0 I1 I2 I3 I4 I5 I6 I7 Y0 Y1 Y2 EO EI GS EI2 EO2 EI1 EO1 A8 A9 A10 A11 A12 A13 A14 A15 A0 A1 A2 A3 A4 A5 A6 A7 L0 L1 GS2 L2 GS GS1 G3 G2 G1 G0 L3 & & & & 10那块芯片的优先级高?那块芯片的优先级高? 对应于每一种输入代码,其输出端为有效电平可以是对应于每一种输入代码,其输出端为有效电平可以是多端也可以是
29、单端,前者为多端选择,后者为单端选择。多端也可以是单端,前者为多端选择,后者为单端选择。6.4.2 6.4.2 译码器译码器 将二进制代码翻译成编码时对应的原意信号的过程,称将二进制代码翻译成编码时对应的原意信号的过程,称译码。完成译码的逻辑电路称为译码器。译码。完成译码的逻辑电路称为译码器。 译码器是多端输入,多端输出译码器是多端输入,多端输出的组合逻辑电路。的组合逻辑电路。 译码器是一个译码器是一个n n端输入、端输入、2 2n n端输出的数字逻辑部件,端输出的数字逻辑部件,其输入是二进制代码。其输入是二进制代码。译码器可按不同的方法分类译码器可按不同的方法分类单端选择单端选择2 2)按功
30、能分)按功能分通用译码器通用译码器代码变换译码代码变换译码变量译码变量译码1 1)按输出有效端子数分)按输出有效端子数分显示译码器(显示译码器(与显示器配套使用)共阳极连接共阳极连接多端选择多端选择1 12 23 32 2n n n n1 12 2译译 码码 器器CMOS共阴极连接共阴极连接1 1变量译码器变量译码器(二进制译码器二进制译码器) 变量译码器有变量译码器有n n个输入端,个输入端,2 2n n个个输出端输出端,其输入是二进制代码,对,其输入是二进制代码,对应于每一种输入代码,只有其中一应于每一种输入代码,只有其中一个输出端为有效电平,其余输出端个输出端为有效电平,其余输出端为非有
31、效电平。为非有效电平。 下面以输出单端选择的下面以输出单端选择的 3 3 :8 8 译码器的设计为例介绍译译码器的设计为例介绍译码器的工作原理及逻辑功能。码器的工作原理及逻辑功能。 输入的代码有时也叫地址码,即每一个输出端有一个对输入的代码有时也叫地址码,即每一个输出端有一个对应的地址码。应的地址码。1 12 23 32 2n n n n1 12 2译译 码码 器器 常用的集成译码器产品有:由常用的集成译码器产品有:由TTLTTL电路构成的电路构成的2 2线线-4-4线译码器线译码器7474LS139LS139、3 3线线-8-8线译码器线译码器7474LS138LS138、4 4线线-16-
32、16线译码器线译码器7474LS154LS154等。等。(1 1)确定逻辑框图)确定逻辑框图(3/8线)(2 2)列状态表)列状态表(输出低电平有效) 逻辑命题:把一组(三位)二进制代码译成对应的逻辑命题:把一组(三位)二进制代码译成对应的(8 8个)输出信号。个)输出信号。 输 入 输 出ABC000011110011001101010101 Y0C CA AB B译译 码码 器器Y2Y3Y7Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 1 1 1 1 1 1 11 1 1 1 1 1 11 1 1 1 1 1 11 1 1 1 1 1 11 1 1 1 1 1 11 1 1 1 1 1
33、11 1 1 1 1 1 11 1 1 1 1 1 1 00000000(3)写逻辑表达式)写逻辑表达式(4)画出逻辑电路图)画出逻辑电路图(输出为低有效 )CBAY =0CBAY =1CBAY =2BCAY =3CBAY =4CBAY =5CABY =6ABCY =7&0Y1Y2Y3Y4Y5Y6Y7YAAA1BBB1CCC1 输 入 输 出ABCY0Y1Y2Y3Y4Y5Y6Y7000011110011001101010101 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1
34、1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 常用的芯片有常用的芯片有CT74LS154(4/16线)译码器、线)译码器、CT74LS138 (3/8线)译码器和线)译码器和CT74LS139(双双2/4线)线)译码器。译码器。2 2集成芯片及应用集成芯片及应用(1) 74LS139译码器译码器2)功能表)功能表 74LS139译码器内部含有两个相同的译码器内部含有两个相同的2/4线译码器,线译码器,其其1/2逻辑图如图示。逻辑图如图示。输 入 输 出GBAY0Y1Y2Y310000 x0011x01011011111011111011111074LS
35、13911623456789101112131415GND1G1A1B01Y11Y21Y31Y2G2A2B02Y12Y22Y32Y+VCC1) 1/2逻辑图逻辑图&1111&1Y0GABY1Y2Y33)引角排列图)引角排列图(2) CT74LS138译码器译码器1)逻辑符号)逻辑符号2)功能表)功能表74LS138ABCY0Y1Y7Y2Y3Y4Y5Y6G2AG1G2B 输 入 输 出G1G2A+ G2BCBAY0Y1Y2Y3Y4Y5Y6Y70 x11111111 x 1 0 0 0 0 0 0 0 0 xx00001111xx00110011xx010101011101111111111011
36、11111111011111111110111111111101111111111011111111110111111111103)Y与与ABC的关系的关系CBAY =0CBAY =1CBAY =2CABY =3CBAY =4CBAY =5BCAY =6ABCY =74)应用)应用 由前面分析可知,二进制译码器能够译出输入变量的由前面分析可知,二进制译码器能够译出输入变量的全部状态,全部状态,换句话说,二进制译码器的每个输出对应一个换句话说,二进制译码器的每个输出对应一个输入变量的最小项。输入变量的最小项。如如74LS138的输出分别为:的输出分别为:74LS138ABCY0Y1Y7Y2Y3Y
37、4Y5Y6G2AG1G2B 根据这一特点,用二进制译码器可以很方便的实现逻辑函根据这一特点,用二进制译码器可以很方便的实现逻辑函数。数。如用如用74LS138实现实现CBAY =0CBAY =1CBAY =2CABY =3CBAY =4CBAY =5BCAY =6ABCY =7XYZZYXZYXZYXF=ZYXZYXZYXXYZZYXF&“1”3. 3. 二二十进制译码器十进制译码器(1 1)逻辑符号)逻辑符号 二二十进制译码器的逻辑功能是把十进制译码器的逻辑功能是把84218421BCDBCD码译码译成成1010个对应的输出信号。个对应的输出信号。(2 2)功能表)功能表序号 输 入 输 出
38、D C B AY0Y1Y2Y3Y4Y5Y6Y7Y8Y9012345678900000000110000111100001100110001010101010 11111111110 111111111101111111111011111111110111111111101111111111011111111110111111111101111111111074LS42ABCY0Y1Y7Y2Y3Y4Y5Y6DY9Y8 在数字系统中经常采用七段显示器显示十进制数,常用的在数字系统中经常采用七段显示器显示十进制数,常用的显示器有显示器有LED(半导体数码管)和半导体数码管)和LCD(液晶显示器)等,
39、液晶显示器)等,它们可以用数字集成电路来驱动。这里以它们可以用数字集成电路来驱动。这里以LED为例介绍显示为例介绍显示原理。原理。4. 4. 七段显示译码器七段显示译码器(1 1)七段数码管)七段数码管1 1)七段数码管结构)七段数码管结构2 2)发光二极管的连接)发光二极管的连接3 3)数码显示原理)数码显示原理gabcdefgabcdefgabcdef0a b c d e f 1b c2a b d e g3a b c d g4b c f g5a c d f g6a c d e f g7a b c8a b c d e f g9a b c d f g共阴极共阴极共阳极共阳极gabcdefgab
40、cdefgabcefgabcefgabcefgabcdefgabcdefgabcdefgabcdefgabcdefRBI灭零输入,低电平有效。用于灭零输入,低电平有效。用于熄灭不希望显示的零。熄灭不希望显示的零。BI/RBO低电平有效,作输入端用时,低电平有效,作输入端用时,灭灯输入;作输出端用时,灭零输出。灭灯输入;作输出端用时,灭零输出。 显示译码器的功能是把显示译码器的功能是把8421BCD码译成七段显示器码译成七段显示器的驱动信号,驱动七段显示器显示出对应的驱动信号,驱动七段显示器显示出对应8421BCD码的码的十进制数码。十进制数码。(2 2)显示译码器)显示译码器1) 74LS47逻辑符号逻辑符号 根据数码管的连接不同,显示译码器也分成两大根据数码管的连接不同,显示译码器也分成两大类,驱动共阳极显示器和驱动共阴极显示器,前者有类,驱动共阳极显示器和驱动共阴极显示器,前者有74LS47、74LS247,后一类有后一类有74LS48、 74LS49、 74LS248、 74LS249等。等。数字功能输入BI/RBO输出字型LTRBIDCBA 灭灯灭试
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 学生回家家反省协议书
- 广告贴玻璃膜合同范本
- 实验室仪器借用协议书
- 工厂维修外架合同范本
- 家用电器购买协议合同
- 打通吊车出租合同范本
- 幼儿园科学教案猫咪大发现(2025-2026学年)
- 高中物理人教版选修同步辅导检测电荷库仑定律省公共课全国赛课获奖教案
- 护士礼仪教案(2025-2026学年)
- 颈部解剖图谱教案
- 线虫病疫木及异常枯死松树处置 投标方案案(技术方案)
- 季度安全工作汇报
- (高清版)DZT 0350-2020 矿产资源规划图示图例
- HGT4134-2022 工业聚乙二醇PEG
- 小学教职工代表大会提案表
- 广西中医药大学赛恩斯新医药学院体育补考申请表
- 公司委托法人收款到个人账户范本
- 2023年上海市春考数学试卷(含答案)
- 《泰坦尼克号》拉片分析
- 2023版押品考试题库必考点含答案
- 北京市西城区2020-2021学年八年级上学期期末考试英语试题
评论
0/150
提交评论