北京科技大学计算机组成原理考研真题答案附后_第1页
北京科技大学计算机组成原理考研真题答案附后_第2页
北京科技大学计算机组成原理考研真题答案附后_第3页
北京科技大学计算机组成原理考研真题答案附后_第4页
北京科技大学计算机组成原理考研真题答案附后_第5页
已阅读5页,还剩29页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、北京科技高校 869 运算机组成原理考研真题答最新资料, WORD 格式,可编辑修改!案附后目 录1北京科技高校运算机组成原理历年考研真题.2022 年北京科技高校 869 运算机组成原理考研真题 . 2022 年北京科技高校 869 运算机组成原理考研真题 . 2江苏高校运算机组成原理历年考研真题.2022 年江苏高校 850 运算机组成原理考研真题 . 2022 年江苏高校 850 运算机组成原理考研真题 3杭州电子科技高校运算机组成原理历年考研真题. .2022 年杭州电子科技高校852 运算机组成原理考研真题. 2022 年杭州电子科技高校852 运算机组成原理考研真题. 2022 年

2、杭州电子科技高校852 运算机组成原理考研真题. 2022 年杭州电子科技高校852 运算机组成原理考研真题. 4广东工业高校运算机组成原理历年考研真题.2022 年广东工业高校 832 运算机组成原理考研真题 . 2022 年广东工业高校 832 运算机组成原理考研真题 . 2022 年广东工业高校 832 运算机组成原理考研真题 . 2022 年广东工业高校 832 运算机组成原理考研真题 . 5沈阳航空航天高校运算机组成原理历年考研真题.2022 年沈阳航空航天高校818 运算机组成原理考研真题. 2022 年沈阳航空航天高校818 运算机组成原理考研真题. 6沈阳工业高校运算机组成原理

3、历年考研真题.2022 年沈阳工业高校 838 运算机组成原理考研真题 . 2022 年沈阳工业高校 838 运算机组成原理考研真题 . 7其他名校运算机组成原理历年考研真题.2022 年华侨高校 848 运算机组成原理考研真题 . 说明: 精选了 17 套名校运算机组成原理历年考研真题;1北京科技高校运算机组成原理历年考研真题 2022 年北京科技高校 869 运算机组成原理考研真题试题编号: 869 试题名称:运算机组成原理(共 9 页)适用专业:运算机科学与技术、软件工程、运算机技术(专业学位)、软件工程 _(专业学位) _ 说明:全部答案必需写在答题纸上,做在试题或草稿纸上无效;一、填

4、空(满分 40 分,每题 2 分)1储备程序原理是指 _,它是 _型运算机体系结构的核心思想;2设浮点数长 16 位,高 8 位是阶码,含 1 位阶符,低 8 位是尾数,含 1 位数符,阶码和尾数均用补码表示,基值(底)为2,尾数为规格化、无隐匿位,机器数为 FC60H 的十进制真值是 _,十进制真值 ll /128 的规格化浮点编码是 _(16 进制助记形式);3已知 x 补=x0. x1x 2. xn,就 - x 补=_;4设机器数长 8 位,定点小数,最高位是符号位,23 的原码是 _,1283564的补码是 _ ;5如浮点数格式中阶码的底肯定,且尾数采纳规格化表示法,就浮点数的表示范畴

5、取决于 _的位数,而精度取决于 _的位数; 6半导体随机读写存 储器包括 _和_,前者的速度比后者快,但集成度不如后者高;7储备系统中, CPU 能直接拜访 _ 和_ ,但不能直接拜访磁盘和光盘;8设主储备器容量为64K 32 位,就 CPU 中用做主存接口的寄存器MAR 的位数是 _,MBR 的位数是 _;9中断周期前的 CPU 工作周期是 _,中断周期后的 CPU 工作周期是 _;10移码表示法主要用于表示 较大小;_,以利于在加减运算的 _操作中比11某机指令字长 24 位,定长操作码,共能完成 129 种操作,采纳单地址格式可直接寻址的范畴是 _,采纳二地址格式指令,可直接寻址范畴是

6、_;12用 74181 和 74182 组成 64 位多重进位运算器,就需 _片 74181 和 _片 74182;13寄存器间接寻址方式中, 操作数存放在 _,寄存器中存放的是 _;14CPU 从_取出一条指令并执行这条指令的时间称为 _;15微程序中的微指令是指 _;16当前正在执行的指令储存在CPU 的_寄存器中,运算结果如溢出、为负、为零等状态标志储存在 CPU 的_寄存器中;17设相对寻址的转移指令占两个字节 码表示的相对位移量,如转移指令地址为 移指令其次字节内容为 _;, 第一字节是操作码,其次字节是用补 200aH ,要求转移到 2022H ,就该转18为运算器构造的简洁性,运

7、算方法中常采纳 _加减法、 _乘除法或补码乘除法;19组合规律掌握器的基本思想是:某一微操作掌握信号是 _译码输出,_信号和各种状态信号的规律函数;20组合规律掌握器所采纳的三级时序是指 二、挑选(满分 30 分,每题 1 分)_、_和脉冲等三级;1一个 8 位的二进制整数,如采纳补码表示,且由3 个“ 1”和 5 个“ 0”组成,就最小值为 _;A-127 B-32 C-125 D-3 2以下数中最大的数是 _;A2 B( 227)8 C( 98)16 D( 152)10 3如浮点数用补码表示,就判定运算结果是否为规格化数的方法是 _;A阶符与数符相同为规格化数 B阶符与数符相异为规格化数

8、C数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数 4假定以下字符码中有奇偶校验位,但没有数据错误,采纳偶校验的字符码 是_;A B C D_;5运算机的储备器采纳分级方式是为了 A削减主机箱的体积 B解决容量、速度、价格三者之间的冲突 C储备大量数据便利 D操作便利 6下面所述不正确选项 _;ARAM 可随机存取信息,掉电后信息丢失 B拜访 RAM 时,拜访时间与单元的物理位置无关 C内存中储备的信息均是不行转变的D随机储备器和只读储备器可统一编址 7某运算机字长 32 位,储备容量为 4MB ,如按半字编址,它的寻址范畴是 _;A4MB3M C2M D

9、1M8在定点二进制运算器中,减法运算一般通过 A原码运算的二进制减法器 B补码运算的二进制减法器 C补码运算的十进制加法器 D补码运算的二进制加法器_来实现;9在向下生成的堆栈中, 假如入栈指令 PUSH X 的操作定义为: SP (SP)+1,M (SP) M (X),就出栈指令 POP X 应定义为 _;ASP(SP)-1 ,M (X)M (SP)BSP(SP)+1,M (X)M (SP)CM (X)M (SP),SP(SP)-1 DM (X)M (SP),SP(SP)+1 10以下四种类型指令中,执行时间最长的是 _;ARR 型 BRS 型 CSS 型 DSR 型 11微程序掌握器中,机

10、器指令与微指令的关系是 _;A每一条机器指令由一条微指令来执行 B每一条机器指令由一段微指令编写的微程序来说明执行 C每一条机器指令组成的程序可由一条微指令来执行D一条微指令由如干条机器指令组成 12从掌握储备器中读取一条微指令并执行相应操作的时间叫 _ ACPU 周期 B微周期C时钟周期 D机器周期 13挂接在总线上的多个部件 _;A只能分时向总线发送数据,并只能分时从总线接收数据B只能分时向总线发送数据,但可同时从总线接收数据 C可同时向总线发送数据,并同时从总线接收数据 D可同时向总线发送数据,但只能分时从总线接收数据 14单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外

11、,另一个常需采纳 _;A堆栈寻址方式 B立刻寻址方式 C隐含寻址方式D间接寻址方式 15同步掌握是 _;A只适用于 CPU 掌握的方式B只适用于外围设备掌握的方式 C由统一时序信号掌握的方式 D全部指令执行时间都相同的方式 16为了便于实现多级中断,储存现场信息最有效的方法是采纳 _;A通用寄存器 B堆栈 C储备器 D外存 17下面浮点运算器的描述中正确的句子是:_;A尾数部件只进行乘法和除法运算 B阶码部件可实现加、减、乘、除四种运算 C阶码部件只进行阶码相加、相减和比较操作D尾数部件只进行乘法和减法运算 18在定点数运算中产生溢出的缘由是 _;A运算过程中最高位产生了进位或借位 B参与运算

12、的操作数超出了机器表示的范畴C寄存器的位数太少,不得不舍弃最低有效位D运算的结果超出了机器的表示范畴 _;19在浮点数加减法的对阶过程中,A将被加(减)数的阶码向加(减)数的阶码看齐 B将加(减)数的阶码向被加(减)数的阶码看齐 C将较大的阶码向较小的阶码看齐 D将较小的阶码向较大的阶码看齐 20四片 74181 和 1 片 74812 器件相协作,具有如下进位传递功能 _;A串行进位 B组内先行进位,组间先行进位 C组内先行进位,组间串行进位 D组内串行进位,组间先行进位 21指令系统采纳不同寻址方式的目的是 _;A实现存贮程序和程序掌握;B缩短指令长度,扩大寻址空间,提高编程敏捷性;C可直

13、接拜访外存;D供应扩展操作码的可能并降低指令译码的难度;22系统总线地址的功能是 _;A挑选主存单元地址 B挑选进行信息传输的设备 C挑选外存地址 D指定主存和 I / O 设备接口电路的地址 23算术右移指令执行的操作是 _;A符号位填 0,并顺次右移 1 位,最低位移至进位标志位B符号位不变,并顺次右移1 位,最低位移至进位标志位C进位标志位移至符号位,顺次右移 1 位,最低位移至进位标志位D符号位填 1,并顺次右移 1 位,最低位移至进位标志位24某寄存器中的值有时是地址,因此只有运算机的 A译码器 B判定程序 C指令 D时序信号_才能识别它;25在虚拟存贮器中,当程序正在执行时,由 _

14、完成地址映射;A程序员 B编译器 C装入程序 D操作系统 26周期挪用方式常用于 _方式的输入 / 输出中 ;ADMA B中断 C程序传送 D通道 27至今为止,运算机中的全部信息仍以二进制方式表示的理由是 _;A节省元件 B运算速度快 C物理器件的性能打算D信息处理便利 28以下表达中正确选项 _;A只有 I/ O 指令可以拜访 I/ O 设备;B在统一编址下,不能直接拜访 I/ O 设备;C拜访储备器的指令肯定不能拜访 I/ O 设备;D在具有特地 I/ O 指令的运算机中, I/ O 设备才可以单独编址;29在各种 I/ O 方式中,中断方式的特点是 _;ACPU 与外设串行工作,传送与

15、主程序串行工作;BCPU 与外设并行工作,传送与主程序串行工作;CCPU 与外设串行工作,传送与主程序并行工作;DCPU 与外设并行工作,传送与主程序并行工作;30某运算机的掌握器采纳微程序掌握方式,微指令中的操作掌握字段采纳分段直接编码法,共有 26 个微命令,构成 4 个互斥类,分别包含 3、5、12 和 6 个微命令,就操作掌握字段至少有 _位;A4 B12 C15 D26 三、简答题(满分 30 分,每题 5 分)1什么是软件与硬件的规律等效性,并举出两个实例;2画出微程序掌握器的构成框图,并说明各部分的功能;3某四位加法器的四位进位信号分别为C4、C3、C2、C1,低位来的信号为C0

16、 ,请分别按下述两种方式写出(1) 串行进位方式C4、C3、C2、C1 的规律表达式;(2) 并行进位方式4当指令系统和数据通路结构确定后,给出组合规律掌握器的设计步骤;比 较组合规律掌握器和微程序掌握器的特点;5以打印机输出为例说明中断的全过程,并比较中断方式和 DMA 方式的特 点;6比较 Cache 和虚拟储备器,说明它们的相像点与不同;四、综合题(共 50 分)1(6 分)(1)定点补码加减运算溢出判定的三种方法是什么?分别列出逻 辑表达式并加以说明;(2)已知机器字长 8 位,x = - 0.0111100,y = +0.1100100,求 x 补,- x 补, y 补,- y 补,

17、x + y = ?,x - y = ?要求给出运算器的运算过程,并用溢 出判别方法判定结果是否溢出;2(4 分)已知 X=0.1010, Y=-0.1101, 用原码一位乘法运算 X* Y=?其中寄存 4 位,要求写出具体运算过程与说明;器、加法器的宽度均为 解: X 原 =_ Y 原 =_ X*Y 原 =_ X* Y =_ 实现的具体过程:C(进位P(部分积Y(除数说明触发器)寄存器)寄存器)3( 6 分)已知 X = -0.01101 01 211,Y = 0.110010 0 2-11(此处数均为二进制);浮点数阶码用 4 位移码,尾数用 8 位补码表示(含符号位),(1)写出 X,Y

18、的浮点数表示(要求格式:(2)运算 X+Y,要求给出运算过程(舍入采纳数符 阶码 尾数);0 舍 1 入法);(3)如何判定浮点补码加减运算是否溢出 .并说明发生溢出时如何处理?并判定上述运算结果是否溢出;4( 7 分)有一个全相联Cache 系统, Cache 由 8 个块构成, CPU 送出的主存地址流序列分别为: 14、18、14、18、8、4、8、10,求(1)每次拜访后, Cache 的地址安排情形;(2)当 Cache 的容量换成 4 个块,地址流为6、15、6、13、11、10、8、7时,求采纳先进先出替换算法的相应地址安排和操作;5(3 分)设指令字长为 16 位, 每个操作数

19、的地址码为 6 位, 指令有零地址、一地址、二地址 3 种格式;(1)设指令系统的操作码长度和位置固定,如零地址指令有 M 种,一地址指令有 N 种,就二地址指令最多有几种?(2)采纳扩展操作码技术,二地址指令最多有几种?(3)采纳扩展操作码技术,如二地址指令有P 条,零地址指令有Q 条,就一地址指令最多有几种?6( 6 分)设某机储备字长、指令字长和机器字长均相等,该机的指令格式如下:5 3 8 OP M A 其中, A 为形式地址,补码表示(包括一位符号位);M 为寻址方式,M =0立刻寻址;M =1直接寻址(此时 A 视为无符号数);M =2间接寻址(此时 A 视为无符号数);M =3变

20、址寻址( A 为位移量,变址寄存器为 Rx);M =4 相对寻址;求:( 1)该指令格式能定义多少种不同的操作?立刻寻址操作数的范畴是多少?(2)写出各种寻址方式( M =1、2、3、4)运算有效地址的表达式;(3)当 M =1、2、4 时,能拜访的最大主存空间为多少机器字 . 7(8 分)某半导体储备器容量4K 8 位;其中固化区 2K 8 位(低地址),用 1K 8 位的 EPROM 芯片组成;随机读写区 2K 8 位(高地址),由 2K 4 位 的 SRAM 芯片组成;地址总线 A11 A 0,双向数据总线 D 7 D 0,R W 掌握读写;试问:(1)数据缓冲寄存器多少位?地址寄存器多

21、少位?(2)二种芯片各需多少片?求每片芯片的片选规律式与地址安排完成下表;(3)设计并完成该储备器规律图, 注明芯片与地址总线、 数据总线和 R W 信 号线的联结,并实现片选规律;芯片芯片芯片芯片片选规律地址范畴编号类型容量地址表达式1 EPROM1KA 9A 0CS1= 2 CS2= 3 CS3= 4 CS4= 规律图:D7D 4D3D 0地址A A8( 10 分)某运算机的数据通路如下图所示,其中M 主存, MBR 主存数据寄存器,MAR 主存地址寄存器, R0R3通用寄存器,IR指令寄存器,PC程序计数器(具有自增才能),C、D暂存器, ALU算术规律单元,移位器 左移、右移、直通传送

22、;全部双向箭头表示信息可以双向传送;请按数据通路图画出以下指令的指令周期流程图:(1)MOV R1,- (R2),指令功能是( R2)-1 R2,( R2) R1;(2)ADD(R1),( R2)+,指令功能是( R1)+( R2)( R1),(R2)+1R2;移位器+1 IR +1 R0MBR ALU PC R1M A B C R2D R3MAR 2022 年北京科技高校 869 运算机组成原理考研真题 试题编号: 869 试题名称:运算机组成原理 _(共 9 页)适用专业:运算机科学与技术、软件工程、运算机技术(专业学位)_、软件工程 _(专业学位) _ 说明: 全部答案必需写在答题纸上,

23、做在试题或草稿纸上无效;一、挑选(满分 20 分,每题 1 分)1运算机中采纳补码运算的目的是为了()A与手工运算方式保持一样 B提高运算速度 C简化运算机的设计 D提高运算的精度 2以下表达中,不正确选项()A串行加法器位数越多加法时间越长 B超前进位加法器位数越多高位电路越复杂 C串行加法器比超前进位加法器的加法时间长的缘由是串行加法器进位串行 传递D串行加法器比超前进位加法器的加法时间长的缘由是串行加法器高位电路 复杂 3IEEE754 的浮点数 C1E00000hex 代表的真实数值是( )A-7.0 B-28.0 C-14.0 D14.0 4关于海明校验码的说法中,正确选项()A只能

24、检测出一位出错 B能检测出两位同时出错 C不能指出哪一位出错 D能订正两位错误 5以下几种储备器中,存取速度最快的是()ACache B寄存器C内存 D闪存6关于 DRAM刷新的说法中,错误选项()A刷新是通过对储备单元进行“ 读但不输出数据” 的操作来实现的 B刷新时指对 DRAM 中的储备电容重新充电 C由于 DRAM 内部设有特地的刷新电路,所以访存期间答应刷新 D刷新是按行进行的7在程序的执行过程中, Cache 与主存的地址映射是由()A操作系统来治理的 B硬件自动完成的 C硬件和软件共同完成的 D编译器和程序员调度的8当拜访 Cache 系统失效时,通常不仅主存向CPU 传送信息,

25、同时仍需要将信息写入 Cache ,在此过程中传送和写入的信息数据宽度各为()A字,块 B字,字 C块,页 D块,块 9关于 Cache 的说法中,正确选项()ACache 的容量与主存容量的差距越大越好 B采纳直接映像时, Cache 无需考虑替换问题 C采纳直接映像时,一般用最近最少使用替换算法D假如采纳最优替换算法,就Cache 的命中率可达到 100% 10储备中,信息按对齐方式储备(整数边界方式储备)的含义是()A信息的字节长度必需是整数 B信息单元的字节长度必需是整数 C信息单元的储备地址必需是整数 D信息单元的储备地址是其节长度的整数倍 11虚拟储备器中关于页表、快表和慢表表达中

26、正确选项()A快表与慢表都储备在主存中,但快表比慢表容量小 B快表采纳了优化搜寻算法,因此查找速度快C快表采纳高速储备器件组成,按查找内容拜访,因此比慢表查找速度快 D快表比慢表命中率高,可以得到更多的搜寻结果 12虚拟储备器不能解决的问题是()A储备系统成本高 B编程空间受限 C拜访速度慢 D程序空间到物理空间的转换 13如指令中地址码给出的是操作数有效地址,这种寻址方式为()A立刻寻址 B直接寻址 C间接寻址 D相对寻址 14运算机指令中要用到的操作数一般可来自()部件A通用寄存器 B内存储备单元 C外设接口中的寄存器 D以上三种均可以 15CPU 功能不包括()A执行指令 B执行子程序调

27、用 C执行 DMA 操作 D检测并响应中断16在运算机中,存放微指令的掌握储备器隶属于()A外存 B高速缓存 C内存 DCPU 17在一个微指令周期中()A只能执行一个微操作 B能次序执行多个微操作 C能并行执行多个互斥微操作D能并行执行多个相容微操作18以下说法正确选项()A取指周期肯定等于机器周期B指令字长等于储备字长的前提下,取指周期等于机器周期C指令字长等于机器字长的前提下,取指周期等于机器周期D取指周期与机器周期没有必定的联系19采纳 DMA 方式传送数据时,每传送一个数据就要占用一个()A指令周期B中断周期C储备周期D节拍周期20对于单重中断处理过程,说法不正确选项()A中断恳求是

28、中断源发出并送给 CPU 的掌握信号BCPU 在每个机器周期后要检查是否有中断恳求C开中断是为了 CPU 能相应嵌套的中断恳求D在进入中断设备服务程序之前不需要开中断二、填空(满分 40 分,每题 2 分)1某机器字长 32 位,其中一位符号位,定点小数补码最大数 _最小数为_ 2如定点整数 64 位,含一位符号位,补码表示,就所能表示的肯定值最大的负数为 _ H 按字节地址由小到大的储备序列为 _ 4某储备系统中, 主存容量是 Cache 容量的 1024 倍,Cache 被分为 8 个块,当主存地址和 Cache 地址采纳直接映像方式时, 地址映射表的大小为 _ (假设不考虑一样爱护位)5

29、一个带有 Cache 的运算机系统中, Cache 的容量为 256 KB ,主存的容量为 1024 MB ,就 Cache - 主存层次的等效容量为 _ 6在页面尺寸为 4KB 的页式储备治理中,页表中的内容依次是 2、5、6、8、7、11,就物理地址 32773 对应的规律地址为 _ 7设相对寻址的转移指令占两个字节第一字节是操作码,其次字节是用补码表示的相对位移量,如转移指令地址为 指令其次字节内容为 _2022H ,要求转移到 2022H ,就该转移8一个五级流水线处理器,连续向此流水线输入 100 条指令,如不考虑冲突情形,在第 78 个时钟周期终止时,共执行完的指令条数为 _条9设

30、指令字长 16 位,采纳扩展操作码,操作数地址需 4 位,该指令系统已有三地址指令 X 条,二地址指令 Y 条,无零地址指令,就一地址指令最多 _ 10假设某运算机共有 256 个微命令,假如采纳字段直接编码法,如 4 位为一个段,共需 _ 段,操作掌握字段需 _位11提高加法器运算速度的关键是 _ 12减法可以和加法使用同一部件的关键是 _ 13在指令格式设计中,采纳扩展操作码技术的目的是:_ 14在浮点数表示方法中,阶码表示 _ 越大;_, 阶码位数越多,该浮点数表示的15采纳数据校验码的目的是 _;16常用的数据校验码有奇偶校验码、_和_ 17影响流水线性能的主要因素有 _ 18中断响应

31、过程中,爱护程序计数器PC 的作用是 _ 19构成掌握信号序列的最小单位是 _ 20在机器码中,零的表示唯独的码是_ 和_ 三、简答题(满分 30 分,每题 6 分)1溢出检测是处理器设计必需考虑的问题,请简述加 测方法,并给出示意电路图;2简述加法运算器中快速进位链的作用及其实现原理/ 减法运算器的溢出检3简述局部性原理,并给出一个程序执行中符合某种局部性原理的例子;4简述层次储备系统中快表的组成及作用 5简述中断屏蔽字的作用四、综合题(共 40 分)1已知 X= 0.0110001 2 11 , Y= 0.1100110 2-10 (此处数均为二进制);浮点数阶码用 4 位移码,尾数用 8

32、 位补码表示(含符号位)(8 分)(1)写出 X,Y 的浮点数表示(要求格式:数符 阶码 尾数)(1)运算 X+Y要求给出运算过程(舍入采纳0 舍 1 入法),并判定是否溢出2请写出“1 位 Booth 乘法”6 x 7 = 42 的具体执行过程;其中乘法器宽度为 4 位,要求根据:执行周期、被乘数、部分积格式写出执行过程 ; 并画出电路示意图( 8 分)3有一个全相联 Cache 系统,Cache由 4 个块构成, CPU 送出的主存地址流序列为: 2,12,9,12,2,8,7,5 分别给出先进先出替换算法和最近最少使 用替换算法的相应地址安排和操作;(8 分)先进先出替换算法 最近最少使

33、用替换算法4设有一台运算机,其指令长度为16 位,指令格式如下:该指令的功能是( R) (R)OP(M / D)其中 OP 为操作码,占 5 位;第一操作数 R 为寄存器直接寻址,其次操作数 由 M 和 D 共同打算寻址方式( M 为寻址方式, D 为形式地址)且规定如下:M 000,为立刻寻址, D 为立刻数;M 001,为相对寻址, D 为位移量;M 010,为基址寻址, D 为位移量;M 011,为寄存器间接寻址, D 为寄存器号;假定要执行的指令为加法指令(02,该指令执行前储备器内容如图ADD ),存放在 002022 单元中, D 的值为 1 所示;通用寄存器组、变址寄存器和基址寄存器内容如图 2 所示;问:当 M 分别为以下几种情形时,该指令执行后,结果是 什么?(要求写出运算过程)(8 分)(1)当 M 000 时,结果是什么?放在哪个寄存器中?(2)当 M 001 时,结果是什么?放在哪个寄存器中?(3)当 M 010 时,结果是什么?放在哪个寄存器中?(4)当 M 011 时,结果是什么?放在哪个

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论