存储系统课件_第1页
存储系统课件_第2页
存储系统课件_第3页
存储系统课件_第4页
存储系统课件_第5页
已阅读5页,还剩70页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第5章存储系统1本章主要内容 微型机的存储系统、分类及其特点 半导体存储芯片的外部特性及其与系统 的连接 存储器扩展技术 高速缓存25.1 概 述内容:微型机的存储系统半导体存储器的基本概念存储器的分类及其特点两类半导体存储器的主要区别3微型机的存储系统将两个或两个以上速度、容量和价格各不相同的存储器用硬件、软件或软硬件相结合的方法组织起来 这样就构成了计算机的存储系统。系统的存储速度接近最快的存储器,容量接近最大的存储器。4存储器的层次结构微机拥有不同类型的存储部件由上至下容量越来越大,但速度越来越慢寄存器堆高速缓存主存储器联机外存储器脱机外存储器快慢小大容量速度CPU内核6两大类内存、外存

2、内存存放当前运行的程序和数据。特点:快,容量小,随机存取,CPU可直接访问。通常由半导体存储器构成RAM、ROM外存存放非当前使用的程序和数据。特点:慢,容量大,顺序存取/块存取。需调入内存后CPU才能访问。通常由磁、光存储器构成,也可以由半导体存储器构成磁盘、磁带、CD-ROM、DVD-ROM、固态盘7内存储器的分类内存储器随机存取存储器(RAM)Random Access Memory只读存储器(ROM)Read Only Memory9随机存取存储器(RAM)RAM静态存储器(SRAM)Static RAM动态存储器(DRAM)Dynamic RAM10只读存储器(ROM)只读存储器掩模

3、ROM一次性可写ROMEPROMEEPROM11存储器的主要技术指标存储容量:存储单元个数M每单元位数N存取时间:从启动读(写)操作到操作完成的时间存取周期:两次独立的存储器操作所需间隔的最小时间平均故障间隔时间MTBF(可靠性)功耗:动态功耗、静态功耗125.2 随机存取存储器要求掌握:SRAM与DRAM的主要特点几种常用存储器芯片及其与系统的连接存储器扩展技术13一、静态存储器SRAM特点:用双稳态触发器存储信息。速度快(5ns),不需刷新,外围电路比较简单,但集成度低(存储容量小,约1Mbit/片),功耗大。在PC机中,SRAM被广泛地用作高速缓冲存储器Cache。对容量为M*N的SRA

4、M芯片,其地址线数=2M;数据线数=N。反之,若SRAM芯片的地址线数为K,则可以推断其单元数为2K个。 14SRAM 6264芯片6264外部引线图逻辑符号:6264D7-D0A12-A0OEWECS1CS2166264芯片的主要引线地址线: A0A12数据线: D0 D7输出允许信号:OE写允许信号: WE选片信号: CS1、CS2176264芯片与系统的连接D0D7A0A12WEOECS1CS2A0A12MEMWMEMR译码电路高位地址信号D0D7 19译码电路将输入的一组二进制编码变换为一个特定的控制信号,即: 将输入的一组高位地址信号通过变换,产生一个有效的控制信号,用于选中某一个存

5、储器芯片,从而确定该存储器芯片在内存中的地址范围。20全地址译码用全部的高位地址信号作为译码信号,使得存储器芯片的每一个单元都占据一个唯一的内存地址。存储器芯片译码器低位地址高位地址全部地址片选信号21全地址译码例6264芯片的地址范围:F0000HF1FFFH11110000000 11110001111A19A18A17A16A15A14A13&1#CS1A12A0D7D0高位地址线全部参加译码6264A12-A0D7-D0#OE#WE22部分地址译码用部分高位地址信号(而不是全部)作为译码信号,使得被选中得存储器芯片占有几组不同的地址范围。下例使用高5位地址作为译码信号,从而使被选中芯片

6、的每个单元都占有两个地址,即这两个地址都指向同一个单元。23部分地址译码例同一物理存储器占用两组地址: F0000HF1FFFH B0000HB1FFFH A18不参与译码A19A17A16A15A14A13&1到6264CS12474LS138的真值表:(注意:输出低电平有效)可以看出,当译码允许信号有效时,Yi是输入A、B、C的函数,即 Y=f(A,B,C)11111111X X X 其 他 值011111111 1 1 1 0 0101111111 1 0 1 0 0110111111 0 1 1 0 0111011111 0 0 1 0 0111101110 1 1 1 0 01111

7、10110 1 0 1 0 0111111010 0 1 1 0 0111111100 0 0 1 0 0Y7Y6Y5Y4Y3Y2Y1Y0C B AG1 G2A G2B26应用举例(续):D0D7A0A12WEOECS1CS2A0A12MEMWMEMRD0D7G1G2AG2BCBA&A19A14A13A17A16A15+5VY0下图中A18不参与译码,故6264的地址范围为:38000H39FFFH78000H79FFFH 626427常见DRAM的种类:SDRAM(Synchronous DRAM)它在1个CPU时钟周期内可完成数据的访问和刷新,即可与CPU的时钟同步工作。SDRAM的工作频

8、率目前最大可达150MHz,存取时间约为510ns,最大数据率为150MB/s,是当前微机中流行的标准内存类型。RDRAM(Rambus DRAM)是由Rambus公司所开发的高速DRAM。其最大数据率可达1.6GB/s。DDR DRAM(Double Data Rate DRAM)是对SDRAM的改进,它在时钟的上升沿和下降沿都可以传送数据,其数据率可达200-800 MB/s。主要应用在主板和高速显示卡上。RAM的3个特性:1)可读可写,非破坏性读出,写入时覆盖原内容。2)随机存取,存取任一单元所需的时间相同。3)易失性(或挥发性)。当断电后,存储器中的内容立即消失。29典型DRAM芯片2

9、164A2164A:64K1采用行地址和列地址来确定一个单元;行列地址分时传送, 共用一组地址线;地址线的数量仅 为同等容量SRAM 芯片的一半。行地址10001 0 0 0列地址30主要引线RAS:行地址选通信号,用于锁存行地址;CAS:列地址选通信号。 地址总线上先送上行地址,后送上列地址,它们分别在RAS和CAS有效期间被锁存在地址锁存器中。 DIN: 数据输入DOUT:数据输出WE=0 数据写入WE=1 数据读出WE:写允许信号31工作原理三种操作: 数据读出 数据写入 刷新 参见工作时序图(教材p208-p209)32刷新将存放于每位中的信息读出再照原样写入原单元的过程刷新刷新的时序

10、图332164A在系统中的连接 见教材p210图5-1834三、存储器扩展技术位扩展扩展每个存储单元的位数字扩展扩展存储单元的个数字位扩展二者的综合用多片存储芯片构成一个需要的内存空间,它们在整个内存中占据不同的地址范围,任一时刻仅有一片(或一组)被选中。35位扩展存储器的存储容量等于: 单元数每单元的位数当构成内存的存储器芯片的字长小于内存单元的字长时,就要进行位扩展,使每个单元的字长满足要求。字节数字长36位扩展例用8片2164A芯片构成64KB存储器。2164A: 64K x 1,需8片构成64K x 8(64KB)LS138A8A192164A2164A2164ADBABD0D1D7A

11、0A7译码输出读写信号A0A19D0D7A0A7A0A737位扩展方法: 将每片的地址线、控制线并联,数据线分别引出。位扩展特点: 存储器的单元数不变,位数增加。38字扩展地址空间的扩展。芯片每个单元中的字长满足,但单元数不满足。扩展原则:每个芯片的地址线、数据线、控制线并联,仅片选端分别引出,以实现每个芯片占据不同的地址范围。39字扩展例用两片64K8位的SRAM芯片构成容量为128KB的存储器40字位扩展根据内存容量及芯片容量确定所需存储芯片数;进行位扩展以满足字长要求;进行字扩展以满足容量要求。若已有存储芯片的容量为LK,要构成容量为M N的存储器,需要的芯片数为: (M / L) (N

12、 / K)41字位扩展例用4K1位的芯片组成16KB的存储器。扩成4KB 8片再扩成16KB 4*8=32片地址线需14根(A0-A13),其中12根(A0-A11)用于片内寻址,2根(A12,A13)用于片选译码。连接图。 注意:以上的例子中所需的地址线数并未从系统整体上考虑。在实际系统中,总线中的地址线数往往要多于所需的地址线数,这时除片内寻址的低位地址线(即片内地址线)外,剩余的高位地址线一般都要用于片选译码。 428088系统中存储器的连接使用方法存储器与8088系统总线的连接的要点是:存储器的地址范围?根据要求的地址范围可确定用哪几根地址线进行片选,哪几根地址线做片内寻址以及如何进行

13、片选译码。系统总线上与存储器有关的信号线有哪些?熟悉与存储器有关的总线信号和存储芯片引脚的功能。译码电路的构成(译码器的连接方法)系统地址空间一般比存储芯片的容量大(即总线中的地址线数多于存储芯片的地址线数),物理内存实际只占用系统地址空间的一小块区域。把物理内存分配到系统地址空间的哪一块区域,取决于如何进行地址译码。438088系统中存储器连接涉及到的总线信号包括:地址线A19-A0数据线D7-D0存储器读信号MEMR#存储器写信号MEMW#需要考虑的存储芯片引脚地址线An-1-A0:接地址总线的An-1-A0数据线D7-D0:接数据总线的D7-D0片选信号CS#(CE#) (可能有多根):

14、接地址译码器的片选输出输出允许OE#(有时也称为读出允许) :接MEMR#写入允许WE#:接MEMW#44*补充:8086的16位存储器接口数据总线为16位,但存储器按字节进行编址用两个8位的存储体(BANK)构成16位BANK1奇数地址BANK0偶数地址D15-D0D7-D0D15-D8A19-A0译码器控制信号体选信号和读写控制如何产生?如何连接?45*8086的16位存储器接口读写数据有以下几种情况:读写从偶数地址开始的16位的数据读写从奇数地址开始的16位的数据读写从偶数地址开始的8位的数据读写从奇地址开始的8位的数据8086读写16位数据的特点:读16位数据时会读两次,每次8位。读高

15、字节时BHE=0,A0=1;读低字节时BHE=1,A0=0每次只使用数据线的一半:D15-D8 或 D7-D0写16位数据时一次写入。BHE和A0同时为0同时使用全部数据线D15D046*8086的16位存储器接口两种译码方法独立的存储体译码器每个存储体用一个译码器;缺点:电路复杂,使用器件多。独立的存储体写选通译码器共用,但为每个存储体产生独立的写控制信号但无需为每个存储体产生独立的读信号,因为8086每次仅读1字节。对于字,8086会连续读2次。电路简单,节省器件。471)独立的存储体译码器D15-D9D8-D0高位存储体(奇数地址)低位存储体(偶数地址)A16-A1A15-A0A15-A

16、0D7-D0D7-D064KB8片64KB8片CS#Y0#Y7#Y0#Y7#CBAA19A18A17CBAA19A18A17CS#G1G2A#G2B#G1G2A#G2B#OE#WE#OE#WE#MEMR#MEMW#BHE#A0VccVcc注意这些信号线的连接方法MEMW#信号同时有效,但只有一个存储体被选中读16位数据时每个体被选中几次?482)独立的存储体写选通D15-D9D8-D0高位存储体(奇数地址)低位存储体(偶数地址)A16-A1A15-A0A15-A0D7-D0D7-D064KB8片64KB8片CS#Y0#Y7#CBAA19A18A17CS#G1G2A#G2B#OE#WE#OE#W

17、E#MEMR#BHE#A0VccGNDMEMW#11每个存储体用不同的读控制信号读16位数据时每个体被选中几次?495.3 只读存储器(ROM)掩模ROM一次性可写ROM可读写ROM分 类EPROM(紫外线擦除)EEPROM(电擦除)50一、EPROM特点:可多次编程写入;掉电后内容不丢失;内容的擦除需用紫外线擦除器。51EPROM 27648K8bit芯片,其引脚与SRAM 6264完全兼容地址信号:A0 A12数据信号:D0 D7输出信号:OE片选信号:CE编程脉冲输入:PGM522764的工作方式数据读出编程写入擦除标准编程方式快速编程方式编程写入的特点:每出现一个编程负脉冲就写入一个字

18、节数据工作方式53二、EEPROM( E2PROM )特点:可在线编程写入;掉电后内容不丢失;电可擦除。54典型E2PROM芯片98C64A8K8bit芯片13根地址线(A0 A12)8位数据线(D0 D7)输出允许信号(OE)写允许信号(WE)选片信号(CE)状态输出端(READY/BUSY)55工作方式数据读出编程写入擦除字节写入:每一次BUSY正脉冲写 入一个字节自动页写入:每一次BUSY正脉写 入一页(1 32字节)字节擦除:一次擦除一个字节片擦除:一次擦除整片56E2PROM的应用可通过编写程序实现对芯片的读写,但 每写入一个字节都需判断READY/BUSY 端的状态,仅当该端为高电

19、平时才可写 入下一个字节。57四、闪速E2PROM特点: 通过向内部控制寄存器写入命令的方法来控制芯片的工作方式,而非用引脚的信号来控制芯片的工作。应用 BIOS,便携式闪存硬盘58工作方式数据读出编程写入 擦 除读单元内容读内部状态寄存器内容读芯片的厂家及器件标记数据写入,写软件保护字节擦除,块擦除,片擦除擦除挂起595.4 高速缓存(Cache)了解:Cache的基本概念;基本工作原理;命中率;Cache的分级体系结构601)为什么需要高速缓存?CPU工作速度与内存工作速度不匹配例如,800MHz的PIII CPU的一条指令执行时间约为1.25ns,而133MHz的SDRAM存取时间为7.

20、5ns,即83%的时间CPU都处于等待状态,运行效率极低。解决:CPU插入等待周期降低了运行速度;采用高速RAM成本太高;在CPU和RAM之间插入高速缓存成本上升不多、但速度可大幅度提高。612)工作原理基于程序执行的两个特征:程序访问的局部性:过程、循环、子程序。数据存取的局部性:数据相对集中存储。存储器的访问相对集中的特点使得我们可以把频繁访问的指令、数据存放在速度非常高(与CPU速度相当)的SRAM高速缓存CACHE中。需要时就可以快速地取出。62DBCPUCache控制部件CacheRAMAB送主存地址检索(用主存地址作为关键字,查找CAM)前提:每次访问的主存地址都保留在CAM内。C

21、AMContent Access Memory命中则发出读 Cache命令, 从Cache取数据不命中则发出读RAM命令, 从RAM取数据Cache的工作原理图示63取指令、数据时先到CACHE中查找:找到(称为命中)直接取出使用;没找到到RAM中取,并同时存放到CACHE中,以备下次使用。只要命中率相当高,就可以大大提高CPU的运行效率,减少等待。现代计算机中CACHE的命中率都在90%以上。命中率影响系统的平均存取速度 系统的平均存取速度 Cache存取速度命中率+RAM存取速度不命中率64例如:RAM的存取时间为8ns,CACHE的存取时间为1ns,CACHE的命中率为90%。则存储器整

22、体访问时间由没有CACHE的8ns减少为:1ns90% + 8ns10% = 1.7ns 速度提高了近4倍。在一定的范围内,Cache越大,命中率就越高,但相应成本也相应提高Cache与内存的空间比一般为112865*Cache系统有三个需要解决的主要问题:主存Cache地址变换解决:把Cache与主存都分成大小相同的页(若主存容量为2n,Cache容量为2m,页的大小为2p(即页内地址有p位),则主存的页号共有(n-p)位,Cache页号共有(m-p)位)这样,主存Cache地址变换,就是如何把主存页映射到Cache页上(即只映射页号)。全相连映射主存任意页可映射到Cache的任意页。这需要有一个很大的页号映射表(共有2m-p项),放在CAM存储器中。昂贵,但冲突小。直接映射主存页号B与Cache页号b满足关系:b=B mod 2m-p例如:主存0、4、8、12,页映射到Cache的0页,主存1、5、9、13,映射到Cache的1页,依此类推。不需要页号映射表,但冲突概率高。组相连映射把页分组,然后结合上面两种方法:组间直接映射,组内全映射。66不命中时如何替换Cache内容有以下几种替换算法:随机替换先进先出FIFO最近最少使用LRU(Least Recently Used)最久没有使用LFU(L

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论