十六进制7段数码显示译码器设计实验报告_第1页
十六进制7段数码显示译码器设计实验报告_第2页
十六进制7段数码显示译码器设计实验报告_第3页
十六进制7段数码显示译码器设计实验报告_第4页
十六进制7段数码显示译码器设计实验报告_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

-.z.实验名称:十六进制7段数码显示译码器设计实验目的:设计七段显示译码器学习VerilogHDL文本文件进展逻辑设计输入;学习设计仿真工具的使用方法;工作原理:7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是二进制的,所以输出表达都是十六进制的,为了满足十六进制数的译码显示,最方便的方法就是利用译码程序在FPGA/CPLD中来实现。例如6-18作为7段译码器,输出信号LED7S的7位分别接图6-17数码管的7个段,高位在左,低位在右。例如当LED7S输出为"1101101〞时,数码管的7个段g,f,e,d,c,b,a分别接1,1,0,1,1,0,1;接有高电平的段发亮,于是数码管显示"5〞。注意,这里没有考虑表示小数点的发光管,如果要考虑,需要增加段h,例6-18中的LED7S:OUTSTD_LOGIC_VECTOR(6DOWNTO0)应改为…(7DOWNTO0)。实验内容1:将设计好的VHDL译码器程序在QuartusII上进展编辑、编译、综合、适配、仿真,给出其所有信号的时序仿真波形。实验步骤:步骤1:新建一个文件夹击翻开vhdl文件;步骤2:编写源程序并保存步骤3:新建一个工程及进展工程设置步骤4:调试程序至无误;步骤5:接着新建一个VECTORWAVEFOM文件及展出仿真波形设置步骤6:输入数据并输出结果〔时序仿真图〕步骤7:设置好这个模式步骤8:生成RTL原理图步骤9:引脚锁定及源代码LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYDECL7SISPORT(A:INSTD_LOGIC_VECTOR(3DOWNTO0);LED7S:OUTSTD_LOGIC_VECTOR(6DOWNTO0));END;ARCHITECTUREoneOFDECL7SISBEGINPROCESS(A)BEGINCASEAISWHEN"0000"=>LED7S<="0111111";WHEN"0001"=>LED7S<="0000110";WHEN"0010"=>LED7S<="1011011";WHEN"0011"=>LED7S<="1001111";WHEN"0100"=>LED7S<="1100110";WHEN"0101"=>LED7S<="1101101";WHEN"0110"=>LED7S<="1111101";WHEN"0111"=>LED7S<="0000111";WHEN"1000"=>LED7S<="1111111";WHEN"1001"=>LED7S<="1101111";WHEN"1010"=>LED7S<="1110111";WHEN"1011"=>LED7S<="1111100";WHEN"1100"=>LED7S<="0111001";WHEN"1101"=>LED7S<="1011110";WHEN"1110"=>LED7S<="1111001";WHEN"1111"=>LED7S<="1110001";WHENOTHERS=>NULL;ENDCASE;ENDPROCESS;END;实验内容二:1、硬件测试。程序不一样,其他步骤一样操作LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYCNT4BISPORT(CLK,RST,ENA:INSTD_LOGIC;OUTY:OUTSTD_LOGIC_VECTOR(3DOWNTO0);COUT:OUTSTD_LOGIC);ENDCNT4B;ARCHITECTUREbehavOFCNT4BISBEGINPROCESS(CLK,RST,ENA)VARIABLEQ:STD_LOGIC_VECTOR(3DOWNTO0);BEGINIFRST='0'THENQ:=(OTHERS=>'0');ELSIFCLK'EVENTANDCLK='1'THENIFENA='1'THENQ:=Q+1;ENDIF;ENDIF;IFQ="1111"THENCOUT<='1';ELSECOUT<='0';ENDIF;OUTY<=Q;ENDPROCESS;ENDbehav;2、时序仿真波形:3、RTL原理图:实验内容三:1、源代码:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYadderISPORT(clock0,rst0,ena0:INSTD_LOGIC;led:OUTSTD_LOGIC_VECTOR(6DOWNTO0);cout0:OUTSTD_LOGIC);ENDENTITYadder;ARCHITECTUREad1OFadderISCOMPONENTCNT4BPORT(CLK,RST,ENA:INSTD_LOGIC;OUTY:OUTSTD_LOGIC_VECTOR(3DOWNTO0);COUT:OUTSTD_LOGIC);ENDCOMPONENT;COMPONENTDECL7SPORT(A:INSTD_LOGIC_VECTOR(3DOWNTO0);q:OUTSTD_LOGIC_VECTOR(6DOWNTO0));ENDCOMPONENT;SIGNALtmp:STD_LOGIC_VECTOR(3DOWNTO0);BEGINu1:CNT4BPORTMAP(CLK=>clock0,RST=>rst0,ENA=>ena0,OUTY=>tmp,COUT=>cout0);u2:DECL7SPORTMAP(A=>tmp,q=>led);ENDARCHITECTUREad1;2、时序仿真波形:3、RTL原理图:〔计数器和译码器连接电路的顶层文件原理图〕注意:运用实验三,调用实验一和实验二的RTl原理图得计数器和译码器连接电路的顶层文件原理图在引脚锁定及硬件测试。建议选GW48系统的实验电路模式6(参考附录图F-6〕,用数码8显示译码输出(PIO46~PIO40),键8、键7、键6和键5四位控制输入,硬件验证译码器的工作性能。提示1:目标器件选择MA*7000S系列的EPM7128SLC84-15。提示2:引脚锁定除了参考第5章第2节内容外,具体引脚编号选定应参考"实验附注资料附注3:万能接插口与构造图信号/与芯片引脚对照表〞的"EPM7128S-PL84〞栏目。提示3:选实验电路模式6,参考"实验附注资料附注2:实验电路构造图〞的"附图2-8实验电路构造图NO.6〞栏目。实验心得及个人心得:通过本次实验,对QuartusII有了进一步的学习和认识,对Verilog也有了深入了解。学会了7段数码显示译码器的Verilog硬件设计,学习了VHDL的CASE语句应用及多层次设计方法。在设计顶层文件时,最有深刻体会,自己在不知道弄错了多少次和请教过别人屡次,在终于知道顶层文件怎样生成的所以我们应该学会认真分析程序,弄清实验原理,做实验时耐心、认真,遇到问题争取自己解决。认真总结实验,分析波形,完成实验报告。特别经过一个学期的学习,我并不说我完全懂得EDA技术,我知道在程序方面还有很多要学习的,对于EDA,我都还懂得一些必要

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论