数字电子技术试题及_第1页
数字电子技术试题及_第2页
数字电子技术试题及_第3页
数字电子技术试题及_第4页
数字电子技术试题及_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术试题及数字电子技术试题及27/27数字电子技术试题及数字电子技术基础试题(一)一、填空题:(每空1分,共10分)1.10=()2=()16。2.逻辑函数L=+A+B+C+D=。3.三态门输出的三种状态分别为:、和。4.主从型JK触发器的特点方程=。5.用4个触发器能够储藏位二进制数。6.储藏容量为4K×8位的RAM储藏器,其地址线为条、数据线为条。二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。图12.以下几种TTL电路中,输出端可实现线与功能的电路是()。A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其节余输入正直确的办理方法是()。A、经过大电阻接地(>BΩ、)悬空C、经过小电阻接地(<1KDΩ、)经过电阻接VCC4.图2所示电路为由555准时器组成的()。A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。图2A、计数器B、寄存器C、译码器D、触发器6.以下几种A/D变换器中,变换速度最快的是()。图2A、并行A/D变换器B、计数型A/D变换器C、逐次渐进型A/D变换器D、双积分A/D变换器7.某电路的输入波形uI和输出波形uO如图3所示,则该电路为()。图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A变换器9、已知逻辑函数与其相等的函数为()。A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多能够有()个数据信号输出。A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)、用代数法化简为最简与或式Y=A+、用卡诺图法化简为最简或与式Y=+C+AD,拘束条件:AC+ACD+AB=0四、解析以下电路。(每题6分,共12分)1、写出如图4所示电路的真值表及最简逻辑表达式。图42、写出如图5所示电路的最简逻辑表达式。图5五、判断如图6所示电路的逻辑功能。若已知uB=-20V,设二极管为理想二极管,试依照uA输入波形,画出u0的输出波形(8分)t图6六、用如图7所示的8选1数据选择器CT74LS151实现以下函数。(8分)Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)图7七、用4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态变换图。(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。(10分)图8八、电路如图9所示,试写出电路的激励方程,状态转移方程,求出Z1、Z2、Z3的输出逻辑表达式,并画出在CP脉冲作用下,Q0、Q1、Z1、Z2、Z3的输出波形。(设Q0、Q1的初态为0。)(12分)数字电子技术基础试题(一)参照答案一、填空题:1.10=()2=()16。。3.高电平、低电平和高阻态。4.。5.四。、8二、选择题:三、逻辑函数化简、Y=A+B、用卡诺图圈0的方法可得:Y=(+D)(A+)(+)四、1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。2、B=1,Y=A,B=0Y呈高阻态。五、u0=uA·uB,输出波形u0如图10所示:图10六、如图11所示:D图11七、接线如图12所示:图12全状态变换图如图13所示:(a)(b)图13八、,,波形如图14所示:数字电子技术基础试题(二)一、填空题:(每空1分,共10分)1.八进制数)8的等值二进制数为()2;十进制数98的8421BCD码为()8421BCD。2.TTL与非门的节余输入端悬空时,相当于输入电平。3.图15所示电路中的最简逻辑表达式为。图15一个JK触发器有个稳态,它可储藏位二进制数。若将一个正弦波电压信号变换成同一频率的矩形波,应采用电路。6.常用逻辑门电路的真值表如表1所示,则F1、F2、F3分别属于何种常用逻辑门。表1ABF1F2F300110010111001111101F1;F2;F3。二、选择题:(选择一个正确答案填入括号内,每题3分,共30分)1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()A、m1与m3B、m4与m6C、m5与m13D、m2与m82、L=AB+C的对偶式为:()A、A+BC;B、(A+B)C;C、A+B+C;D、ABC;3、半加器和的输出端与输入端的逻辑关系是()A、与非B、或非C、与或非D、异或4、TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。5、属于组合逻辑电路的部件是()。A、编码器B、寄存器C、触发器D、计数器6.储藏容量为8K×8位的ROM储藏器,其地址线为()条。A、8B、12C、13D、14A、B、C、D、8、T触发器中,当T=1时,触发器实现()功能。A、置1B、置0C、计数D、保持9、指出以下电路中能够把串行数据变成并行数据的电路应该是()。A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器10、只能按地址读出信息,而不能够写入信息的储藏器为()。A、RAMB、ROMC、PROMD、EPROM三、将以下函数化简为最简与或表达式(本题10分)(代数法)2、F2(A,B,C,D)=∑m(0,1,2,4,5,9)+∑d(7,8,10,11,12,13)(卡诺图法)四、解析如图16所示电路,写出其真值表和最简表达式。(10分)五、试设计一个码检验电路,当输入的四位二进制数A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图)(10分)六、解析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态变换图,说明电路的种类,并鉴识是同步还是异步电路(10分)七、试说明如图18所示的用555准时器组成的电路功能,求出UT+、UT-和UT,并画出其输出波形。(10分)图18八、如图19所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态变换图。(10分)图19数字电子技术基础试题(二)参照答案一、填空题:高AB两,一多谐振荡器同或,与非门,或门二、选择题:1.三、1.2.四、1.2.,,,五、六、同步六进制计数器,状态变换图见图20。图20七、,,,波形如图21所示图21八、八进制计数器电路如图22所示。数字电子技术试题(三)及答案.一.选择题(18分)1.以下式子中不正确的选项是()a.1A=Ab.A+A=Ac.ABAB.1+A=12.已知YABBAB以下结果中正确的选项是()a.Y=Ab.Y=Bc.Y=A+Bd.YAB3.TTL反相器输入为低电平时其静态输入电流为()a.-3mAb.+5mAc.-1mAd.-7mA4.以下说法不正确的选项是()a.集电极开路的门称为OC门.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接能够实现正逻辑的线或运算利用三态门电路可实现双向传输5.以下错误的选项是()a.数字比较器能够比较数字大小.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器.编码器可分为一般全加器和优先编码器6.以下描述不正确的选项是()a.触发器拥有两种状态,当Q=1时触发器处于1态.时序电路必然存在状态循环.异步时序电路的响应速度要比同步时序电路的响应速度慢.边沿触发器拥有前沿触发和后沿触发两种方式,能有效战胜同步触发器的空翻现象7.电路以以下列图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110”b.“100”c.“010”d.“000”8、以下描述不正确的选项是().时序逻辑电路某一时辰的电路状态取决于电路进入该时辰前所处的状态。.寄存器只能储藏小量数据,储藏器可储藏大量数据。.主从JK触发器主触发器拥有一次翻转性.上面描述最少有一个不正确9.以下描述不正确的选项是()a.EEPROM拥有数据长远保存的功能且比EPROM使用方便.集成二—十进制计数器和集成二进制计数器均可方便扩展。.将移位寄存器首尾相连可组成环形计数器.上面描述最少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串前进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路拥有两个稳态且每个稳态需要相应的输入条件保持。()7.当时序逻辑电路存在无效循环时该电路不能够自启动()8.RS触发器、JK触发器均拥有状态翻转功能()9.D/A的含义是模数变换()10.组成一个7进制计数器需要3个触发器()三.计算题(5分)以下列图电路在Vi=和Vi=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。四.解析题(24分)1.解析以下列图电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。.解析下面的电路并回答以下问题1)写出电路激励方程、状态方程、输出方程2)画出电路的有效状态图3)当X=1时,该电路拥有什么逻辑功能五.应用题(43分).用卡诺图化简以下逻辑函数①Y

ABC

ABD

ACD

CD

ABC

ACD②Y

CDA

B

ABC

ACD,给定拘束条件为

AB+CD=02.有一水箱,由大、小两台水泵

ML和

MS供水,以下列图。水箱中设置了

3个水位检测元件

A、B、C。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停止工作;水位低于

C点而高于

B点时

MS单独工作;水位低于

B点而高于

A点时

ML单独工作;水位低于

A点时

ML和MS同时工作。试用

74LS138

加上合适的逻辑门电路控制两台水泵的运行。74LS138的逻辑功能表输入输出S1A2A1A00XXXX11111111X1XXX11111111100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111103.74LS161逻辑符74LS161功能表CRLDCTPCTTCPD0D1D2Q0Q1Q2Q3D3“0101”“D0D1D2D3”为“全1”,LD=0,请画状态变换关系2)请用复位法设计一个六进制记数器(可附加必要的门电路).解析右侧的电路并回答以下问题1)该电路为单稳态触发器还是无稳2)当R=1k、C=20uF时,请计算器而言计算脉宽,对无稳态触发器而言计算A卷答案一.选择题(18分)1.c2.c3.c4.c5.b6.A7.B8.A9.B二.判断题(10分)

号及功能表以下1)假定161当前状态Q3Q2Q1Q0为出在两个CP↑作用下的态触发器电路的相关参数(对单稳态触发周期)。1.(√)2.(×)3.(×)4.(√)5.(√)6.(√)7.(√)8.(×)9.(×)10.(√)三.计算题解:(1)Vi0.3V时,三极管截止,工作在截止区,Vo5V;(2)Vi5V时,三极管导通,工作在饱和区,VoVce(max)0V四、解析题1.①YAD②YBADAC2、(1)Qn+11=XQ2Qn+12=Q1Q2Y=XQ1Q22)3)当X=1时,该电路为三进制计数器五:应用题1.解:(1)由图能够写出表达式:(2)真值表以下:ABCABACBCY2Y1000000000001000101010000101011001010100000001101010110110100110111111011判断逻辑功能:Y2Y1表示输入‘1’的个数。2.解:(1)输入A、B、C按题中设定,并设输出ML=1时,开小水泵ML=0时,关小水泵MS=1时,开大水泵MS=1时,关大水泵;(2)依照题意列出真值表:ABCMLMS0000000101010××01110100××101××110××111113)由真值表化简整理获取:4)令A=A,B=B,C=C,画出电路图:(1)“0101”“1111”“1111”(2)“0110”时复位4、(1)单稳态(2)20mS数字电子技术基础试题(四)一、选择题(每题2分,共26分)1.将代码8421变换为二进制数()。A、(01000011)2B、(01010011)2C、()2D、()22.函数FABAB的对偶式为()。A、(AB)?(AB)B、AB?AB;C、AB?ABD、(AB)(AB)3.有符号位二进制数的原码为(11101),则对应的十进制为()。A、-29B、+29C、-13D、+134.逻辑函数YACABDBCD(EF)的最简的与或式()。A、AC+BD;B、ACABDC、AC+BD、A+BD5.逻辑函数的F=ABABBC的标准与或式为()。A、(2,3,4,5,7)B、(1,2,3,4,6)C、(0,1,2,3,5)D、(3,4,5,6,7)6.逻辑函数Y(A,B,C)=(0,2,4,5)的最简与或非式为()。A、ACABB、ABACC、ACABD、ABACBC7.逻辑函数Y(A,B,C,D)=(1,2,4,5,6,9)其拘束条件为AB+AC=0则最简与或式为()。A、BCCDCDB、BCCDACD;C、ACDCDCDD、ABBDAC8.以下列图为TTL逻辑门,其输出Y为()。A、0B、1C、ABD、A?B9.以下列图为OD门组成的线与电路其输出Y为()。A、1B、0C、BD、A?B10.以下列图中触发器的次态方程Qn+1为()。A、AB、0C、QnD、Qn11.RS触发器要求状态由0→1其输入信号为()。A、RS=01B、RS=×1C、RS=×0D、RS=1012.电源电压为+12V的555准时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT为()。A、4VB、6VC、8VD、12V13.为了将三角波换为同频率的矩形波,应采用()。A、施密特触发器B、单稳态触发器C、多谐振器D、计数器二、判断题(每题1分,共10分)()1.OC门的输出端可并联使用。()2.当TTL门输出电流IOH=,IOL=16mA,IIH=40μA,IIL=1mA时N=16。()3.N进制计数器能够实现N分频。()4.组合逻辑电路在任意时辰的输出不但与该时辰的输入相关,,还与电路原来的状态相关。()5.单稳态触发器暂稳态保持时间的长短取决于外界触发脉冲的频率和幅度。()6.在逻辑电路中三极管即可工作在放大,饱和、截止状态。()7.逻辑函数Y=ABACBD满足必然条件时存在两处竞争—冒险。()8.寄存器、编码器、译存器、加法器都是组合电路逻辑部件。()9.二进制数(101110)B变换成8421BCD码为(01000110)8421。()10.逻辑函数Y(ABC)=m(0,2,4)时即:Y(ABC)=m(1,3,5,6,7)。三、解析题(共20分).试解析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完满的状态变换图(按Q3Q2Q1排列)。(6分)2.解析以下列图由74160组成的计数器为几进制计数器,画出有效状态变换图。(4分)31(6分).解析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。4.解析以下74LS153D0D1D2D3辑函数式。(4分)1数据选择器组成电路的输出逻CEPET7416LDCPFD1CPQ0Q1Q2四、设计题(共26Q3R分)AA1Y&1.用74LS160D0D1D2D300~48RD完成)。(8分)及少量的与非门组成能显示的计数器(使用BD01D2D3D0D1D2D3要求:2.试用图示D3

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论