期末数电复习资料答案_第1页
期末数电复习资料答案_第2页
期末数电复习资料答案_第3页
期末数电复习资料答案_第4页
期末数电复习资料答案_第5页
已阅读5页,还剩33页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

期末数电复习资料答案期末数电复习资料答案期末数电复习资料答案资料仅供参考文件编号:2022年4月期末数电复习资料答案版本号:A修改号:1页次:1.0审核:批准:发布日期:一.数字电路复习提纲数字电子技术概述数字信号、数字电路是什么?一个脉冲的主要参数?掌握二极管导通、截止条件,二极管作开关用时,什么时候相当开关闭合、什么时候相当开关断开。掌握三极管截止、饱和、放大条件,三极管作开关用时,什么时候相当开关闭合、什么时候相当开关断开。MOS管导通、截止条件,作开关什么时候相当开关闭合、断开。熟练掌握十进制数、二进制数、十六进制数相互如何转换。十进制数如何用8421BCD码、5421码、余3码表示?

格雷码,奇偶校验码有什么特点?第二章基本逻辑门电路1.熟练掌握与门、或门、非门、与或非门、异或门、同或门的逻辑表达式、逻辑符号、逻辑功能。2.了解正逻辑,负逻辑概念。第三章集成逻辑门电路1.理解TTL电路主要参数,VH、VL、VON、VOFF、VNL、VNH、IIL、IIH、NO、tpd、Ron、Roff。2.熟练掌握OC门电路结构特点、符号、逻辑功能。使用时必须外接什么?OC门输出端并联实现线与逻辑功能。3熟练掌握.三态门电路结构特点、符号、逻辑功能。4.TTL门电路电源电压5±0.5V,与非门、或非门多余输入端如何处理,悬空相当输入端接1还是0。5.了解CMOS门电路特点、符号、逻辑功能,使用时注意事项。第四章逻辑函数及其化简了解逻辑代数八个基本定律,4个常用公式?

了解逻辑函数5种表示方法?

能用代数法化简逻辑函数。熟练掌握用卡诺图法化简逻辑函数。第五章组合逻辑电路熟练掌握根据逻辑图写出表达式熟练掌握组合逻辑设计(根据功能设定输入输出变量---列出真值表---写出逻辑表达式---逻辑化简---画出逻辑图)掌握全加器、译码器、编码器、数据选择器、数据比较器功能、根据集成芯片功能能正确使用。第六章触发器1.熟练掌握RS、D、JK、T触发器逻辑功能及触发方式、符号2.掌握时钟触发器的直接置位和直接复位功能第七章时序逻辑电路熟练掌握时序逻辑电路分析熟练掌握分别用CD4510、CD4520、74LS161构成任意进制计数器理解74LS194的功能,并且能扩展应用二.数电复习题(一).选择题1.TTL门电路如图1所示。(a)TTL门电路(a)TTL门电路图1(1).选择输出逻辑表达式Y1=(B),Y2=(A),Y3=(D),Y4=(C),Y5=(E)。,2.TTL与门、与非门多余输入端接(A、B、D)(多选题)A(电源),B(标准高电平),C(地),D(与其它输入端并接)3.TTL或门、或非门多余输入端接(B、C、D)(多选题)A(电源),B(标准低电平),C(地),D与其它输入端并接4.在下列TTL电路中,输出的电路为(A、B、C)(多选题)(A)(B)(C)(D)(A)(B)(C)(D)图25.在图3中输出Y为(B)A、(AB+CD),B、()C、((A+B)(C+D)),D、图3图3图4图46.在图4中输出Y为(A)A、(),B、(),C、(),D、7.将十进制数51.625转换为二进制数是(D)A、(100111.001),B、(110001.001),C、(100110.101),D、(110011.101)8.将二进制数1110111.0110101转换为十六进制数是(D)A、(71.F1),B、(73.6E),C、(80.F1),D、(77.6A)9.已知某电路的真值表如下,该电路的逻辑表达式为(C)。A.B.C.D.ABCYABCY0000100000111011010011010111111110.CMOS数字集成电路与TTL数字集成电路相比突出的优点是(A、C、D)。(多选题)A.功耗低B.高速度C.高抗干扰能力D.电源范围宽11.8选一数据选择器,其地址输入至少应有(3)。A.2B.3C.4D.812.编码器编码输出位数为4位,则最多可对(16)个输入信号编码。A.4B.8C.16D.32(二).判断题1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表(√)2.与非门的多余输入端允许接地(ⅹ)3.使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V(√)4.正逻辑高电平为“1”则低电平为“0”,负逻辑高电平为“0”则低电平为“1”5.逻辑电路中的与门和或门是相对的,即正逻辑与门就是负逻辑或门,正逻辑或门就是负逻辑与门(√)6.若两函数具有相同的真值表,则两个逻辑函数必定相等(√)7.若两函数具有不同形式的逻辑表达式,则两个逻辑函数必定不相等(ⅹ)8.逻辑函数两次求反,则为原逻辑函数(√)9.逻辑函数=(√)10.逻辑函数(√)11.逻辑函数AA=A2,A+A=2A(ⅹ)12.两输入四与非门集成块74LS00与7400逻辑功能不完全相同(ⅹ)13.三态门的三种工作状态,高电平,低电平,高阻抗(ⅹ)14.一般TTL门输出端可以直接并接,实现线与(ⅹ)15.TTL门电路输入端悬空相当于输入高电平(√)16.逻辑函数,在B=C=1时,可能产生竞争冒险现象(√)17.逻辑函数,在B=C=0时,不存在竞争冒险现象(ⅹ)18.组合逻辑电路中具有记忆功能的逻辑部件。(ⅹ)19.译码是编码的逆过程(√)20.共阴极数码管应选用有效输出为高电平的显示译码来驱动(√)21时序逻辑电路按其触发有否统一时钟控制可分为同步时序逻辑电路和异步时序逻辑电路。(√)22、一个触发器可以寄存二位二进制代码。(ⅹ)23、上升沿触发方式的触发器没有空翻现象(√)。24、一般CMOS电路电源电压只允许5V。(ⅹ)25、同步计数器的计数速度比异步计数器速度快。(√)26、十进制数(5)10比十六进制数(5)16小。(ⅹ)27、构成组合逻辑电路的基本单元是门电路,构成时序逻辑电路的基本单元是触发器。(√)28、74LS283芯片的工作电压是5V。(√)29、余3BCD码是一种有权BCD码。(ⅹ)30、集电极开路门的英文缩写为OC门。(√)31、十进数5的8421BCD码是1010(ⅹ)32、逻辑函数的表示方法主要有逻辑表达式、逻辑图、真值表、卡诺图、波形图。(√)(三)、用化简下列函数为最简与或表达式。1.Y1=AB+ABD+C+BC+2.Y2(A,B,C,D)=∑m(2,3,6,7,10,11,)//∑(0,1,4,8,9)解:,ABCL00000010010001101001101111011110(四)组合逻辑电路1.电路如图所示:写出L1、L2、L3、L4逻辑表达式;写出L5(化为最简)、L6、L逻辑表达式;填写下表所示的逻辑真值表解:(1)L1=A+B。L2=BC。L3=。L4=。(2)L5=。L6=。L=。(3)真值表。2).如图所示电路,74LS283为四位全加器,74LS85为四位数值比较器。拨动逻辑开关K1-K8,试分析在下列五种情况下,S4、S3、S2、S1的输出及LED1、LED2、LED3、LED4发光情况。1.k8、k7、k6、k5=0010k4、k3、k2、k1=0001时,S4、S3、S2、S1的输出是0011,___LED1___发亮。2.k8、k7、k6、k5=1110k4、k3、k2、k1=1111时,S4、S3、S2、S1的输出是1101,_LED2、_LED4__发亮。3).二进制同步计数器CD4520与四位数值比较器74LS85构成电路如图所示,在如图CR及8个CP作用后,试问发光二极管那个亮?

解:LDE1亮输入输出CPCRCT功能↑LH加计数LL↓加计数↓L×保持×L↑↑LLHL↓×H×全部为L输入输出CPCRCT功能↑LH加计数LL↓加计数↓L×保持×L↑↑LLHL↓×H×全部为L4).编码器、译码器、显示器综合实验原理图如下图所示,1.当74LS147的输入101010001信号为时,试问DCBA信号是什么,数码管显示数字是什么

2.如果CD5411的D端接错为“0”,则拨输入信号从000000000~111111111,数码管显示数字只能是那些。74LS147十线---四线的高位优先编码器74LS04六反相器CD4511七段显示译码\驱动器LC5011共阴极数码管解:1。1000,8。0、1、、2、3、4、5、6、75).设计一组合逻辑电路,它的输入输出之间的逻辑关系由下表给出,表中未列出的变量变量组合在工作过程中不出现,要求画出:1).用与非门实现的逻辑电路图;2).用74LS151集成电路实现的逻辑电路图;3).用74LS138集成电路实现的逻辑电路图。6).设计符合下列要求的电路,保密锁上有三把钥匙A、B、C,当三把钥匙同时插入或A、B同时插入或A、C同时插入时,保密锁被打开,而当不符合上述组合状态时,将使电铃发出报警响声。设计此保密锁的逻辑电路。要求:1.进行逻辑变量设定;2.写出最简“与或”表达式;3画出逻辑电路图。解:1.设保密箱三把钥匙A、B、C为输入变量,钥匙插入为”1”,取出为”0保密箱能否被打开为输出变量F,打开为”1”,不能打开为”02.真值F=AC+AB(五)时序逻辑电路1).设D触发器初态Qn=0,在CP、D信号作用下,画出触发器Q的工作波形。2).设JK触发器初态Qn=0,在CP、J、K信号作用下,画出触发器Q的工作波形。3).D触发器组成的逻辑电路如图所示,(1)试画出6个CP作用下的Q0、Q1的波形,(2)说明电路功能。解:4进制加计数器4).JK触发器组成的逻辑电路如图所示,设各触发器的初态均为“0”,试画出在8个CP脉冲作用下Q1、Q2端输出波形,并说明Q1、Q2分别是几分频?

答:4进制减计数器,Q1、Q2分频是2分频、4分频5)、试分别采用“反馈复位法”和“反馈预置法”,用74LS161构成8进制计数器,要求:按自然态输出。6)、分析如图所示的时序逻辑电路。1.写出各触发器的的状态方程及输出方程;2

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论