版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
实验三用状态机实现序列检测器的设计实验三用状态机实现序列检测器的设计上网查询资料,复习《数字电子技术》教材,理解有限状态机的概念。有限状态机的状态图的画法及其含义。上网查询资料,复习《数字电子技术》教材,理解有限状态机的概任务分析本次实验的核心是:应用有限状态机设计思路,检测输入的串行数据是否是”11100101”。根据下载电路板的资源,拟用SW3---SW0,J4接口的E8,F8,C7,D7作为系统输入(系统由此需要设计一个8bits并行数据转串行的模块)一个7段数码显示译码器作为检测结果的输出显示,如果串行序列为”11100101”,显示a,否则显示b(系统需要设计一个7段数码显示译码器模块)为了显示可控,清晰,拟用V16,D18实现时钟,复位信号的输入。任务分析本次实验的核心是:应用有限状态机设计思路,检测输入的本实验由顶层文件、串行检测、并行数据转串行、数码管显示四个模块组成设计参考顶层模块并转串模块串行检测模块数码管显示模块并行8bits数据clk串行数据4bits数据reset7bits数据本实验由顶层文件、串行检测、并行数据转串行、数码管显示四个模系统任务要求系统主要包括3个模块:1)并行数据转串行数据模块(xulie.v)2)串行检测模块(schk.v)3)数码管显示模块(decled7s.v)由于需要用按键V16作为时钟输入,按键D18作为系统复位输入,所以需调用实验二中应用的消抖模块,对两个按键输入信号进行消抖。系统任务要求系统主要包括3个模块:系统任务要求并行数据转串行数据模块(xulie.v),串行检测模块(schk.v)均采用有限状态机的描述方式。并行数据转串行数据模块(xulie.v)功能描述:可以异步复位,可以在时钟控制下,将并行输入数据din[7:0],按照din[7],din[6],din[5],din[4],din[3],din[2],din[1],din[0]的顺序输出至串行检测模块的输入端口din。根据设计要求,先画出并行数据转串行数据模块的状态转移图,并写出HDL代码。比较实验指导书提供并行数据转串行数据模块的参考代码,总结有限状态机的HDL设计方法。系统任务要求并行数据转串行数据模块(xulie.v),串行检系统任务要求串行检测模块(schk.v)输入信号:DIN-----1bit的串行输入数据
CLK-----同步输入时钟
CLR------异步清零信号,当CLR=1,系统输出置0,否则,系统正常工作输出信号:AB--------4bits数据,如果系统检测到“11100101”这8bit的输入,AB=4’b1010,否则,AB=4’b1011.系统任务要求串行检测模块(schk.v)系统任务要求串行检测模块(schk.v)画出串行检测模块(schk.v)的状态转移图,并自行设计HDL源代码。用VerilogHDL设计数码管驱动电路、系统顶层电路。系统任务要求串行检测模块(schk.v)1、构建一个工程名为XULIEQI的工程1、构建一个工程名为XULIEQI的工程由File->NewProjectWizard,弹出对话框,设置文件夹目录,Project名称。注意,1)不能将文件夹放置与软件安装目录下,应放在DATA盘上2)要求以自己的学号作为文件夹名3)顶层模块的类型选为HDL由File->NewProjectWizard,弹出对话正确选择器件和EDA工具,本次实验仍采用ISE自带的综合、仿真工具,按next,继续正确选择器件和EDA工具,本次实验仍采用ISE自带的综合、仿建立工程后,开始分别设计1)并行数据转串行数据模块(xulie.v)2)串行检测模块(schk.v)3)数码管显示模块(decled7s.v)建立工程后,开始分别设计设计输入选择VerilogModule,并输入合法文件名设计输入选择VerilogModule,并输入合法文件名设计输入在文本编辑窗口输入代码设计输入在文本编辑窗口输入代码设计处理设计处理环节进行综合、功能仿真、时序仿真等处理设计处理设计处理环节进行综合、功能仿真、时序仿真等处理设计处理在sources窗口选中待综合模块cnt10,在process窗口双击Synthesize-XST综合完后可以双击Synthesize-XST下的ViewRTLSchematic,得到综合后的电路图。1、综合:设计处理在sources窗口选中待综合模块cnt10,在pr功能仿真1)建立仿真激励文件功能仿真1)建立仿真激励文件功能仿真考虑完备性测试和减短仿真耗时,将时钟周期改为100ns,测试文件时间长度2000ns功能仿真考虑完备性测试和减短仿真耗时,将时钟周期改为100n2、仿照schk的设计方法,再分别设计xulie和decled7s两个verilogHDL模块,并分别进行功能仿真和时序仿真,对仿真结果进行分析。注:编写数码管显示程序(decl7s.v)来显示A或B状态。已知数码管为共阴级连接。输入(4bits)输出(7bits)显示内容4’b10107’b1110111a4’b10117’b1111100b4’b00007’b10000000提示:可以在default分支选用显示“0”。2、仿照schk的设计方法,再分别设计xulie和decle3、按照前述子模块的相同的设计步骤完成,创建顶层文件,并进行综合,功能仿真,时序仿真,验证程序后,下载。连接输入信号到FPGA,改变拨动开关和按键,观察结果3、按照前述子模块的相同的设计步骤完成,创建顶层文件,并进行实验三用状态机实现序列检测器的设计实验三用状态机实现序列检测器的设计上网查询资料,复习《数字电子技术》教材,理解有限状态机的概念。有限状态机的状态图的画法及其含义。上网查询资料,复习《数字电子技术》教材,理解有限状态机的概任务分析本次实验的核心是:应用有限状态机设计思路,检测输入的串行数据是否是”11100101”。根据下载电路板的资源,拟用SW3---SW0,J4接口的E8,F8,C7,D7作为系统输入(系统由此需要设计一个8bits并行数据转串行的模块)一个7段数码显示译码器作为检测结果的输出显示,如果串行序列为”11100101”,显示a,否则显示b(系统需要设计一个7段数码显示译码器模块)为了显示可控,清晰,拟用V16,D18实现时钟,复位信号的输入。任务分析本次实验的核心是:应用有限状态机设计思路,检测输入的本实验由顶层文件、串行检测、并行数据转串行、数码管显示四个模块组成设计参考顶层模块并转串模块串行检测模块数码管显示模块并行8bits数据clk串行数据4bits数据reset7bits数据本实验由顶层文件、串行检测、并行数据转串行、数码管显示四个模系统任务要求系统主要包括3个模块:1)并行数据转串行数据模块(xulie.v)2)串行检测模块(schk.v)3)数码管显示模块(decled7s.v)由于需要用按键V16作为时钟输入,按键D18作为系统复位输入,所以需调用实验二中应用的消抖模块,对两个按键输入信号进行消抖。系统任务要求系统主要包括3个模块:系统任务要求并行数据转串行数据模块(xulie.v),串行检测模块(schk.v)均采用有限状态机的描述方式。并行数据转串行数据模块(xulie.v)功能描述:可以异步复位,可以在时钟控制下,将并行输入数据din[7:0],按照din[7],din[6],din[5],din[4],din[3],din[2],din[1],din[0]的顺序输出至串行检测模块的输入端口din。根据设计要求,先画出并行数据转串行数据模块的状态转移图,并写出HDL代码。比较实验指导书提供并行数据转串行数据模块的参考代码,总结有限状态机的HDL设计方法。系统任务要求并行数据转串行数据模块(xulie.v),串行检系统任务要求串行检测模块(schk.v)输入信号:DIN-----1bit的串行输入数据
CLK-----同步输入时钟
CLR------异步清零信号,当CLR=1,系统输出置0,否则,系统正常工作输出信号:AB--------4bits数据,如果系统检测到“11100101”这8bit的输入,AB=4’b1010,否则,AB=4’b1011.系统任务要求串行检测模块(schk.v)系统任务要求串行检测模块(schk.v)画出串行检测模块(schk.v)的状态转移图,并自行设计HDL源代码。用VerilogHDL设计数码管驱动电路、系统顶层电路。系统任务要求串行检测模块(schk.v)1、构建一个工程名为XULIEQI的工程1、构建一个工程名为XULIEQI的工程由File->NewProjectWizard,弹出对话框,设置文件夹目录,Project名称。注意,1)不能将文件夹放置与软件安装目录下,应放在DATA盘上2)要求以自己的学号作为文件夹名3)顶层模块的类型选为HDL由File->NewProjectWizard,弹出对话正确选择器件和EDA工具,本次实验仍采用ISE自带的综合、仿真工具,按next,继续正确选择器件和EDA工具,本次实验仍采用ISE自带的综合、仿建立工程后,开始分别设计1)并行数据转串行数据模块(xulie.v)2)串行检测模块(schk.v)3)数码管显示模块(decled7s.v)建立工程后,开始分别设计设计输入选择VerilogModule,并输入合法文件名设计输入选择VerilogModule,并输入合法文件名设计输入在文本编辑窗口输入代码设计输入在文本编辑窗口输入代码设计处理设计处理环节进行综合、功能仿真、时序仿真等处理设计处理设计处理环节进行综合、功能仿真、时序仿真等处理设计处理在sources窗口选中待综合模块cnt10,在process窗口双击Synthesize-XST综合完后可以双击Synthesize-XST下的ViewRTLSchematic,得到综合后的电路图。1、综合:设计处理在sources窗口选中待综合模块cnt10,在pr功能仿真1)建立仿真激励文件功能仿真1)建立仿真激励文件功能仿真考虑完备性测试和减短仿真耗时,将时钟周期改为100ns,测试文件时间长度2000ns功能仿真考虑完备性测试和减短仿真耗时,将时钟周期改为100n2、仿照schk的设计方法,再分别设计xulie和decled7s两个verilogHDL模块,并分别进行功能仿真和时序仿真,对仿真结果进行分析。注:编写数码管显示程序(decl7s.v)来显示A或B状态。已知数码管为共阴级连接。输入(
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2026年广西广电网络科技发展有限公司河池分公司招聘6人备考题库完整答案详解
- 2026年乐从西村幼儿园教师招聘备考题库及完整答案详解一套
- 2026年天津市北辰区妇幼保健计划生育服务中心公开招聘高层次专业技术人员备考题库及答案详解一套
- 2026年劳务派遣人员招聘(派遣至浙江大学电气工程学院孟萃教授团队)备考题库附答案详解
- 2026年东莞市望牛墩镇纪检监察办公开招聘纪检审计员(专业技术人才聘员)的备考题库含答案详解
- 2026年宜都市高新技术投资开发集团有限责任公司公开招聘(第三批)备考题库有答案详解
- 2026年佛山市大沥镇海北第一幼儿园招聘备考题库及一套参考答案详解
- 2026年上海宋庆龄学校附属徐汇实验小学教师招聘备考题库及一套完整答案详解
- 2026年丰泽区崇德实验幼儿园招聘代课老师、生活老师备考题库参考答案详解
- 2026年中共安仁县委统战部县内公开选聘全额事业编制工作人员备考题库及完整答案详解一套
- 教师三笔字培训课件
- 中国医药行业中间体出口全景分析:破解政策难题深挖全球红利
- 河南省百师联盟2025-2026学年高一上12月联考英语试卷(含解析含听力原文及音频)
- 污水管道更换工程施工方案
- 租户加装充电桩免责补充合同(房东版)
- 甘肃省天水市2024-2025学年九年级上学期期末考试物理试题(含答案)
- 2025年佛山市均安镇专职消防队招聘消防员5人备考题库及1套参考答案详解
- 2026年海南卫生健康职业学院单招职业技能考试题库参考答案详解
- 法制副校长课件
- 水利安全生产六项机制实施方案
- 2025年信阳淮滨县司法局招聘合同制社区矫正社会工作者12名笔试考试参考试题及答案解析
评论
0/150
提交评论