数字电路与逻辑设计习题学生常见问题答疑_第1页
数字电路与逻辑设计习题学生常见问题答疑_第2页
数字电路与逻辑设计习题学生常见问题答疑_第3页
数字电路与逻辑设计习题学生常见问题答疑_第4页
数字电路与逻辑设计习题学生常见问题答疑_第5页
已阅读5页,还剩16页未读 继续免费阅读

数字电路与逻辑设计习题学生常见问题答疑.docx 免费下载

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

经典word整理文档,仅参考,双击此处可删除页眉页脚。本资料属于网络整理,如有侵权,请联系删除,谢谢!VV0101QJQKQQn1nnn和和00端00和n2用CC1.十进制数53转换成八进制数应为(BA.64B.65C.66D.1101012.将十进制数(18)转换成八进制数是(B10A.203.十进制数53转换成八进制数应为(DA.62B.63C.64D.65B.22C.21D.234.当逻辑函数有n个变量时,共有(D)种取值组合。B.C.n2D.2n5.为了避免干扰,MOS与门的多余输入端不能(A)处理。A.n2nA.悬空6.以下电路中可以实现“线与”功能的有(CA.TTL与非门B.TTL或非门C.OC门B.接低电平C.与有用输入端并接D.以上都不正确D.TTL异或门7.用6264型RAM构成一个32K8位的存储器,需要(D)根地址线。A.12B.13C.14D.158.同步时序电路和异步时序电路比较,其差异在于后者(BA.没有触发器B.没有统一的时钟脉冲控制D.输出只与内部状态有关C.没有稳定状态9.用6264型RAM构成32K32位的存储器,需要(D)片进行扩展。A.4B.8C.14D.1610.逻辑函数FA(AB)=(DA.B.AC.ABD.BAB11.函数的反函数为(CFABCABCDA.F(ABC)(ABCD)B.F(ABC)(ABCD)D.FABCABCD12.在图1所示的TTL电路中,输出应为(图1(0,3,4,7,8,11,14,15)14.用异或门实现反相功能,多余输入端应接(A.地B.高电平C.低电平15.同ABC相等的逻辑函数表达式是(D图217.下面可以实现线与的是(BA.TTL门B.OC门C.三态门D.以上都不可以18.用6264型RAM构成一个16K8位的存储器,需要(AA.14B.13C.12D.11)根地址线。19、三变量函数F(A,B,C)=A+BC的最小项表示中不含下列哪项(AA.m2B.m5C.m3D.m7A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线21、16个触发器构成计数器,该计数器可能的最大计数模值是(DA.1622、一个64选1的数据选择器有(A)个选择控制信号输入端。A.6B.16C.32D.6423、函数F(AB)的结果是(CB.32C.162D.216A.ABB.ABC.ABD.ABA.高速COMSB.低功耗肖特基C.低速肖特基D.低密度高速25、下列等式不正确的是(CA.ABC;C.(AB)AB;B.(A+B)(A+C)=A+BCD.26.用或非门构成钟控R-S触发器发生竞争现象时,输入端的变化是(AA、00→11B、01→10C、11→00D、10→0127.对n个变量,最小项的个数为(CB.2n1221D.A.nC.nn28.使用TTL集成门电路时,为实现总线系统应该选用(B)门电路。A.集电极开路TTL与非门C.TTL或非门B.三态输出门D.OD门29.芯片74LS00中,LS表示(B)COMS30.将一个JK触发器转变成TC)JT1JTJTJKT1KTTKKA.31.对于含有约束项的逻辑函数,用卡诺图化简时,任意项(C)处理。A.必须当作0B.必须当作1B.C.D.C.方便化简时当作1,不方便化简时当作0D.以上都不正确32.用全加器将8421BCD码转换成余3BCD码时,其中固定的一个输入端应接(AA.0011B.1100C1.(0111)=(7)。8421BCD102.已知F(AB)CD,则其对偶函数为F*(AB)(CD)。3.当逻辑函数有n个变量时,共有2;种取值组合。n4.为了避免干扰,MOS门的多余输入端不能悬空处理。5.在单稳态触发器、多谐振荡器、施密特触发器中具有两个稳态的电路是施密特触发器。6.已知一个四变量的逻辑函数的标准最小项表示为F(a,b,c,d)=,以,那么用最小项标准表示F*及F。7.如果用J-K触发器来实现T触发器功能,则T,J,K三者关系为;如果要用J-K触发器来实现D触发器功能,则D,J,K三者关系为K。8.要构成17进制计数器最少需要5个触发器。9.TTL与门多余输入端应该接或门多余输入端应该接低电平(0)。11.数字电路按照功能可以分为组合逻辑电路和时序逻辑电路。12.时钟触发器根据时钟控制信号有效时机的不同,可以把触发控制的方式分为两大类,即电平触发控制方式和边沿触发控制方式。13.直接写出下列函数的反演式和对偶式:(AC)()(+B)(+C)F14.在单稳态触发器、多谐振荡器、施密特触发器中具有两个稳态的电路是施密特触发器,具有两个暂态的电路是多谐振荡器。1.分析图3所示电路的逻辑功能,其中,电路有3个输入变量A,B,C和1个控制变量M。图3解:DM,DDDM,DDM,DM,D101234567当M=0时实现“意见一致”功能,即状态一致时输出为1;当M=1时实现“多数表决”功能,即输出与A,B,C中多数的状态一致。2.分析图4所示电路的逻辑功能,写出QQQQ的状态转移表(设初始置入的数据为3210图4解:置入的数据DQ,DQ,D1,D0,Q。1322310电路实现模9的计数分频。3.分析图5所示电路的逻辑功能,其中,74LS283是四位二进制加法器,为控制变量。k图5k0时,BkB0B(i03),C0iiii一组数是AAAA,另一组数是BBBB,电路实现两组数的加法功能。32103210(2)当k1时,BkB1Bi0,C1iiii一组数是AAAA,另一组数是BBBB取反加1,电路实现两组数的减法功能。321032104.写出图6所示电路的驱动方程、状态转移方程、输出方程和状态转移表,并分析其逻辑功能(设初始状态为000)。图6nnnn态转移方程和输出方程nnnnnnnnn1321212312332nn235.写出图Q的波形(设初始状态Q0n1=DA(a)图7解:Q[AQ]CPn6.分析如图8由3线-8线译码器74LS138构成的电路,写出输出S和C的逻辑函数表达i图87.如图9所示由两片CT74161构成的计数器,试分析输出端Y的脉冲频率与CP脉冲频率的比值是多少?(本小题10分)12图98.写出图10所示电路的驱动方程、状态转移方程和状态转移表,并分析其逻辑功能。图10nnnnnn1321nnnnn212312n332电路为模7异步计数器,具有自启动功能。QQQQ132功能:模为7的计数器。解:CT74160是十进制计数器,共有10个计数状态。实现模8计数要跳过2个状态,因此数据输入端接0010,满值输出取反作为置入控制信号状态转移方程和输出方程Qn1QQQn23Qn1QQ13nn32132121131nnnnnnnn3313222312DQnnnnnnn33132223124.设计用3亮变灭或者由灭变亮。(1)既有原变量又有反变量输入的情况下,用与非门实现。(2)用一片四选一的数据选择器和必要的门电路实现。解:(1)真值表C01010101F011010010123F(,,C,D)(3,4,6,7,11,12,13)YA1EN012345676.根据74LS16074LS160(1)写出S的二

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论