福师1103考试批次《计算机组成原理》复习题_第1页
福师1103考试批次《计算机组成原理》复习题_第2页
福师1103考试批次《计算机组成原理》复习题_第3页
福师1103考试批次《计算机组成原理》复习题_第4页
福师1103考试批次《计算机组成原理》复习题_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

福师1103考试批次《计算机组成原理》复习题一一、单项选择题〔每题220〕1、CRT的区分率为1024×1024像数,像数的颜色数为256,则刷存储器容量是〔 〕A.512KB B.1MB C.256MB D.8MB2、将有关数据加以分类、统计、分析,以取得有价值的信息,我们称其为〔 。A.数据处理 B.关心设计C.实时掌握 D.数值计算计算机的运算器一般通过总线构造来组织,在下面的总线构造运算器中,单总线构造的操作速度最慢,而〔 〕的操作速度最快。A.双总线构造 B.多总线构造C.单总线构造D.三总线构造4、虚拟存储器是建立在多层次存储构造上,用来解决〔 〕的问题。存储 B.外存 C.主存容量缺乏 存容量缺乏5、浮点数的表示范围和精度取决于〔 〕A.阶码的位数和尾数的位数阶码的位数和尾数承受的编码D.阶码承受的编码和尾数的位数某单片机的系统程序,不允许用户在执行时转变,则可以选用〔 〕作为存储芯片。SRAMcache关心存储器闪速存储器设变址存放器为X,形式地址为D〔X〕表示存放器X的内容,这种寻址方式的有效地址为〔 。EA=(X)+(D)B.EA=((X)+(D))C.EA=(X)+DD.EA=((X)+D)下述I/O掌握方式中,主要由程序实现的是〔 。PPU(外围处理机)方式通道方式中断方式DMA系统总线中地址线的功能是〔 。用于选择主存单元地址用于选择进展信息传输的设备用于指定主存和I/O设备接口电路的地址用于选择外存地址多处理机实现〔 〕级的并行。指令任务或过程作业或程序指令内部二、改错题〔针对各小题的题意,改正其结论中错误或补充其缺乏。每题2分,共10分〕1、微程序掌握器相比,组合规律掌握器的速度较慢。场保护操作。3PC4、定点表示法,小数点在数中的位置是固定的;浮点表示法,小数点在数中的位置是浮动的。三、名词解释〔420〕1、ALU2、RISC3、DMA4、Cache5、指令周期四、简答题〔每题520〕1、简述运算器的功能。2、简述主存和辅存的区分。3、存储器容量为3264m8,用穿插方式进展组织。存储周期T200ns,数64τ=50ns。问该存储器的带宽是多少?五、计算题〔10〕8〔1A=19/32,B=-17/128,A-B六、设计题〔1020〕11641516案。64K40直接、马上、变址,相对四种寻址方式设计指令格式。福师1103考试批次《计算机组成原理》复习题一参考答案一、单项选择题12345678910BABCADCCCC主观题答案仅供参考二、对错题1、错误。微程序掌握器速度较慢2、错误。必需进展现场保护操作。3PC4、正确。大,而尾数占用的位数削减,必定会削减数的有效数位,即影响数的精度。三、名词解释1、ALU与、或、非、异或等规律操作,以及移位、比较和传送等操作,亦称算术规律部件〔ALU。2、RISC精简指令集计算机〕是一种执行较少类型计算机指令的微处理器3、DMA配卡或从一段内存到另一段内存。DMACPU。4、CacheCPUCPU5、指令周期四、简答题1、运算器:计算机中执行各种算术和规律运算操作的部件。运算器的根本操作包括加、减、乘、〔ALU结果数据通常送回存储器,或临时存放在运算器中。2、主存存放计算机运行期间的大量程序和数据,存取速度较快,存储容量不大。辅存存放系统程序和大型数据文件及数据库,存储容量大,位本钱低,但速度较慢。3、连续读出m=8个字的信息量是:q=64×8=5128t=T+〔m1〕τ=200+7×505.5×10-7s穿插存储器的带宽是:W=q/t=512/〔5.5×10-7s〕≈93×107位/s4内存读出指令流流向掌握器〔指令存放器。从内存读出数据流流向运算器〔通用存放器。五、计算题A=19/32=〔0.1001100〕2 B=-17/128=〔-0.0010001〕2[A]补=0.1001100[B]补=1.1101111[-B]补=0.0010001[A-B]补=0.1001100+0.00100010.1011101——无溢出A-B=〔0.1011101〕2=93/128六、设计题1、(16-4×3)=44对于单地址指令,操作码长度为(16-4)=1243220至此,均可到达要求。62664M模式〔X〕2OPXOPXDX=00直接寻址方式E=DX=01马上寻址方式DX=10变址寻址方式E=〔RX〕+D〔64M〕X=11相对寻址方式E=〔PC〕+D〔64M〕RX32,PC32D福师1103考试批次《计算机组成原理》复习题二一、单项选择题〔每题220〕1、将有关数据加以分类、统计、分析,以取得有价值的信息,我们称其为〔 。A.数据处理 B.关心设计 C.实时掌握 D.数值计算2、虚拟存储器是建立在多层次存储构造上,用来解决〔 〕的问题。A.存储 B.外存 C.主存容量缺乏 存容量缺乏3、微程序放在〔 〕中。A.RAM B.掌握存储器 C.指令存放器 存储器4.以下数中最小的数是〔 。A.〔50〕8 B〔100010〕BCD C.625〕16 D〔100101〕2多处理机的体系构造属于〔 〕计算机。A.SISD B.MIMD C.SIMD D.MISD。A.+〔1–2-32〕 B. +〔1–2-31〕C. 2-32 D. 2-31存储器是计算机系统中的记忆设备,它主要用来〔 。存放数据 B.存放程序 C.存放数据和程序D.存放微程序CPU中的译码器主要用于〔 。地址译码;B.选择多路数据至ALU;C.数据译码。D.指令译码;在以下描述的流水CPU根本概念中,正确的表述是〔 。流水CPU是以空间并行性为原理构造的处理器CPUCPU流水CPU是以时间并行性为原理构造的处理器CPURISC高速特性适合于型高速硬盘和多媒体数据传送,的数据传送率不行以是〔 。兆位/秒 B.200兆位/秒 C.300兆位/秒D.400兆位/秒二、改错题〔针对各小题的题意,改正其结论中错误或补充其缺乏。每题2分,共10分〕6、加法器是构成运算器的根本部件,为提高运算速度,运算器一般承受串行加法器。六进制数。3、于浮点数,当字长肯定时,分给阶码的位数越少,则表示数的范围越大。4BCD5、算机只能处理数字信息。三、名词解释〔每题420〕1、溢出2、相联存储器3、局部性4、存储器5、垂直型微指令四、简答题〔520〕1CPU62、何谓“总线仲裁”?一般承受何种策略进展仲裁,简要说明它们的应用环境。3CRT五、计算题〔10〕1、x=-0.01111,y=+0.11001,x-xy-y,x+y=?,x–y=?六、设计题〔1020〕116K*8DRAM64K*32画出该存储器的组成规律框图。s,CPU1μs合理?两次刷的最大时间间隔是多少?对全部存储单元刷一遍所需的实际刷时间是多少?12345678910CCBABBCDCC节拍脉冲:T1=200ns,T2=400ns,T3=200ns,试画出时序产生器规律图。福师1103考试批次《计算机组成原理》复习题二参考答案

2、假设在一个CPU周期中一、单项选择题主观题答案仅供参考二、改错题72、错。需要将二进制四位一组转为十六进制数。3、错误。当机器字长肯定时,分给阶码的位数越多,尾数占用的位数就越少,则数的表示范围越大,而尾数占用的位数削减,必定会削减数的有效数位,即影响数的精度。4410~910个数码,简称BCD码,有权值。5、错误。计算机可以处理各种信息。三、名词解释1、当运算结果超出机器数所能表示的范围时,称为溢出。2、相联存储器:一种按内容访问的存储器cache中查找数据。3、访存局部性:CPU的访存规律,对存储空间的90%10%的区域中,而另外10%的访90%的区域中。4、虚拟存储器:在内存和外存间建立的层次体系,使得程序能够像访问主存储器一样访问外存储器,主要用于解决计算机中主存储器的容量问题。5垂直型微指令:一种微指令类型,设置微操作码字码,承受微操作码编码法,由微操作码规定微指令的功能。四、简答题1、CPU指令存放器I:用来保存当前正在执行的一条指令。程序计数器PC:用来确定下一条指令的地址。地址存放器A:用来保存当前CPU所访问的内存单元的地址。缓冲存放器D:<1>作为CPU和内存、外部设备之间信息传送的中转站。<2>补偿CPU和内存、外围设备之间在操作速度上的差异。<3>在单累加器构造的运算器中,缓冲存放器还可兼作为操作数存放器。通用存放器A:当运算器的算术规律单元AL〕执行全部算术和规律运算时,为ALU工作区。状态条件存放器:保存由算术指令和规律指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和系统工作状态等信息,以便使CPU和系统能准时了解机器运行状态和程序运行状态。2CPU模块外,I/O功择其中一个主设备作为总线的下一次主方。一般来说,承受优先级或公正策略进展仲裁。在多处理器系统中对CPU模块的总线恳求承受公正原则处理,而对I/O模块的总线恳求承受优先级策略。3、区分率是指显示器所能表示的像素个数。像素越密,区分率越高,图像越清楚。区分率取决于显像管荧光粉的粒度、荧光屏的尺寸和CRT电子束的聚焦力量。同时刷存储器要有与显示像素数相对应的存储空间,用来同。灰度级越多,图像层次越清楚逼真。4、(1)在CPU内部设置的中断屏蔽触发器必需是开放的。(2)外设有中断恳求时,中断恳求触发器必需处于“1”状态,保持中断恳求信号。(3)外设〔接口〕1CPU(4)当上述三个条件具备时,CPU五、计算题[x]补=1.11111-x=0.01111[y]补=0.11001-y=1.11001x+y=0.11000x–y=-11000六、设计题1〔1〕64K×32位存储器需存储芯片数为N=〔64K/16K〕×〔32位/8位〕=16〔片〕416K×32位的存储区,有A13-A0作为片内地址,用A15A142:4译码器产生片选信号。图略〔2〕依题意,承受异步刷方式较合理,可满足CPU1μS内至少访问内存一次的要求。设16K×8位存储芯片的阵列构造为128行×128列,按行刷,刷周期T=2ms,则两次刷的最大时间间隔为 tmax=15.5-0.5=15(μS)对全部存储单元刷一遍所需时间为tRtR=0.5×128=64 (μS)2、福师1103考试批次《计算机组成原理》复习题三一、单项选择题〔每题220〕在主存和CPU之间增加cache存储器的目的是〔 。解决CPU和主存之间的速度匹配问题增加内存容量,同时加快存取速度提高内存牢靠性增加内存容量2、微型计算机的分类通常以微处理器的〔 〕来划分。A.芯片名 B.存放器数目 C.字长 格3、以下数中最大的是〔 。B〔227〕8C〔96〕16D〔143〕1048〔一位符号位-27,存放器内为〔 。A〔27〕16B〔9B〕16C〔E5〕16D〔5A〕165、计算机的存储器系统是指〔 。C.主存储器D.主存储器和外存储器6、算术/规律运算单元74181ALU可完成〔 。A.16种算术运算功能B.16种规律运算功能C.1616D.47、某机字长32位,存储容量1MB,假设按字编址,它的寻址范围是〔 。A.1MBB.512KBC.256KD.256KB8、常用的虚拟存储系统由〔 〕两级存储器组成。A.主存—辅存B.快存—主存C.快存—辅存9、变址寻址方式中,操作数的有效地址等于〔 A.基值存放器内容加上形式地址B.堆栈指示器内容加上形式地址C.变址存放器内容加上形式地址D.程序计数器内容加上形式地址10、在虚拟存储器中,当程序正在执行时,由〔 〕完成地址映射。A.程序员B.编译器二、改错题〔针对各小题的题意,改正其结论中错误或补充其缺乏。每题2分,共10分〕1.任意进制数转换成十进制数就是按权展的开多项式之和。23T完整操作的最小时间单位。12345678910ACBCDCCACD因此又叫做二级译码。

4、在指令流水操作可以分为D和DCPUCLK三、名词解释〔每题420〕1、溢出2、多体穿插存储器3、虚拟存储器4、写回法5、微程序四、简答题〔520〕1、试比较基址寻址和变址寻址。2、请说明程序查询方式与中断方式各自的特点。3、提高存储器速度可承受哪些措施,请说出至少五种措施。五、计算题〔10〕8〔1A=11/64,B=-15/32,A+B六、设计题〔1020〕110MHz52256K*16SRAM1024K*32SRAMCS有效时,该片选中。当W/R=1W/R=0福师1103考试批次《计算机组成原理》复习题三参考答案一、单项选择题主观题答案仅供参考二、改错题1、正确。2、正确。3、正确。4、在指令流水线技术中,译码操作可以分为D2、D2个阶段,但这不是二级译码。5、正确。三、名词解释1、当运算结果超出机器数所能表示的范围时,称为溢出。2、多体穿插存储器:由多个相互独立、容量一样的存储体构成的存储器,每个存储体独立工作,读写操作重叠进展。3、虚拟

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论