MOOC 数字电子技术基础-北京交通大学 中国大学慕课答案_第1页
MOOC 数字电子技术基础-北京交通大学 中国大学慕课答案_第2页
MOOC 数字电子技术基础-北京交通大学 中国大学慕课答案_第3页
MOOC 数字电子技术基础-北京交通大学 中国大学慕课答案_第4页
MOOC 数字电子技术基础-北京交通大学 中国大学慕课答案_第5页
已阅读5页,还剩27页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOOC数字电子技术基础-北京交通大学中国大学慕课答案第1章作业第1章测验1、问题:余3码是码,减3后是码,然后加上后六种状态是码。选项:A、余3,8421,5421BCDB、8421,有权,无权C、循环,2421BCD,有权D、无权,8421BCD,8421正确答案:【无权,8421BCD,8421】2、问题:对于题图1.2所示的波形,A、B为输入,F为输出,其反映的逻辑关系是选项:A、与非关系B、异或关系C、同或关系D、或关系E、无法判断正确答案:【异或关系#无法判断】3、问题:选项:A、0,0,0B、1,1,0C、不唯一,0,1D、如此运算逻辑概念错误,1,1正确答案:【1,1,0】4、问题:已知逻辑函数F=A(B+DC),选出下列可以肯定使F=1的状态是。选项:A、A=0,BC=0,D=0B、A=0,BD=0,C=0C、AB=1,C=0,D=0D、AC=1,B=0正确答案:【AB=1,C=0,D=0】5、问题:某一逻辑函数真值确定后,下面描述该函数功能的方法中,具有唯一性的是。选项:A、逻辑函数的最简与或式B、逻辑函数的最小项之和表达式C、逻辑函数的最简或与式D、逻辑函数的最大项之和表达式正确答案:【逻辑函数的最小项之和表达式】6、问题:卡诺图中的逻辑相邻或对称相邻具有码特征,其数值不同只是在位上差位。选项:A、余3码,2B、8421码,3C、循环码,2D、格雷码,1正确答案:【格雷码,1】7、问题:选项:A、同或B、与C、或D、异或正确答案:【同或】8、问题:信号A和0异或相当于门,信号A和1异或相当于门。(作答请以顿号“、”间隔)选项:A、与门、或门B、缓冲门、非门C、或门、非门D、缓冲门、与门正确答案:【缓冲门、非门】9、问题:选项:A、×、m、×、×、×、MB、×、×、m、×、×、MC、×、M、m、×、×、×D、×、m、×、×、M、×正确答案:【×、m、×、×、M、×】10、问题:在题图1.7所示的卡诺图中,化简后的逻辑函数是选项:A、B、C、D、正确答案:【#】11、问题:最小项ABCD的逻辑相邻项是。选项:A、B、C、D、正确答案:【##】12、填空题:任意项和约束项有微小的区别,区别在于任意项值随便,约束项值不允许。约束项和任意项统称为。(作答请以顿号“、”间隔)正确答案:【无关项】第2章作业第2章测验1、问题:ECL逻辑门电路电压摆率为选项:A、0.8VB、3.3VC、5VD、30V正确答案:【0.8V】2、问题:TTL电路时间延迟的主要原因是由载流子的聚集和消散引起的,CMOS反相器产生传输延迟的主要原因是由于集成电路。选项:A、反相器B、内部电阻和容性负载C、电阻D、电源正确答案:【内部电阻和容性负载】3、问题:CMOS非门是由一个NMOS和一个PMOS组成,其栅极相连作为输入,漏极相连作为输出,NMOS源极需接电平,PMOS源极接电平。选项:A、高、低B、高、高C、低、高D、低、低正确答案:【低、高】4、问题:双极型TTL两种载流子工作的电流控制器件在抗幅射能力方面比单极型CMOS一种载流子工作的电压控制器件。因为射线辐射对浓度影响不大。选项:A、弱、多子B、强、少子C、弱、少子D、强、多子正确答案:【弱、多子】5、问题:双极型CMOS电路实现逻辑功能采用器件,驱动输出级采用射极跟随输出电路。选项:A、NMOS;TTLB、CMOS;混合C、CMOS;TTLD、TTL;混合正确答案:【CMOS;TTL】6、问题:增加去耦合滤波电容为了消除,每一个芯片的电源与地之间接一个0.01uF~0.1uF的电容器滤除。选项:A、直流;正弦波B、尖峰电流;开关噪声C、尖峰电流;直流D、开关噪声;直流正确答案:【尖峰电流;开关噪声】7、问题:TTL电路驱动CMOS电路,仅考虑。选项:A、电压匹配B、电流匹配C、功率匹配D、频率匹配正确答案:【电压匹配】8、问题:由NMOS增强型管制成的有源负载。选项:A、栅极和电源连接在一起;B、是两端元件;C、栅极和源极连接在一起;D、是三端元件。正确答案:【栅极和电源连接在一起;#是两端元件;】9、问题:典型TTL非门中的T1什么时候处于倒置状态?选项:A、输入接高电平;B、输入接低电平;C、前级输出高电平。D、前级输出低电平。正确答案:【输入接高电平;#前级输出高电平。】10、问题:I2L的主要性能可选以下哪些?选项:A、抗干扰能力强;B、功耗低;C、结构简单;D、6次光刻,4次扩散。正确答案:【功耗低;#结构简单;】11、问题:CMOS逻辑门有静态功耗和动态功耗能之分选项:A、动态功耗是输入信号和输出信号以一定频率切换时的功耗。B、动态功耗是输出高电平的时候;C、动态功耗是输出低电平的时候;D、静态功耗是输出电平不变的时候。正确答案:【动态功耗是输入信号和输出信号以一定频率切换时的功耗。#静态功耗是输出电平不变的时候。】12、问题:CMOS的基本单元是CMOS反相器和CMOS传输门。选项:A、正确B、错误正确答案:【正确】第3章作业第3章测验1、问题:一组合电路输入信号的变化顺序有以下三种情况,当时,将可能出现竞争冒险。选项:A、00→01→11→10B、00→01→10→11C、00→10→11→01D、00→10→11→00正确答案:【00→01→10→11】2、问题:串行加法器进位信号采用传递,而并行加法器的进位信号采用传递。选项:A、超前,逐位B、逐位,超前C、逐位,逐位D、超前,超前正确答案:【逐位,超前】3、问题:选项:A、110B、011C、101D、111正确答案:【110】4、问题:一个十六路数据选择器,其地址输入端有个。选项:A、16B、8C、2D、4正确答案:【4】5、问题:采用4位比较器7485对两个四位二进制数进行比较时,先比较位。选项:A、最低B、次高C、次低D、最高正确答案:【最高】6、问题:4线-10线译码器中输出状态只有F2=0,其余输出端均为1,则它的的输入状态应取选项:A、0011B、1000C、0010D、1001正确答案:【0010】7、问题:在下列逻辑电路中,是组合逻辑电路的有___________。选项:A、译码器B、编码器C、全加器D、具有反馈性能的寄存器正确答案:【译码器#编码器#全加器】8、问题:门电路的延时时间是产生组合逻辑电路竞争与冒险的唯一原因。选项:A、正确B、错误正确答案:【错误】9、问题:数据分配器的结构与数据选择器相反,它是一种1路输入,多路输出的逻辑电路。从哪一路输出取决于地址控制端。选项:A、正确B、错误正确答案:【正确】10、问题:使能端的作用是克服竞争冒险和功能扩展。选项:A、正确B、错误正确答案:【正确】11、填空题:清除竞争冒险的常用方法有(1)电路输出端加;(2)输入加;(3)增加。(作答请用顿号“、”间隔)正确答案:【电容、选通脉冲、冗余项】12、填空题:一个有使能端的译码器作数据分配器时,将数据输入端信号连接在。正确答案:【使能端】第4章作业第4章测验1、问题:具有约束条件的触发器有。选项:A、主从RS触发器B、由主从RS触发器组成D触发器C、主从JK触发器D、由主从JK触发器组成D触发器正确答案:【主从RS触发器】2、问题:主从RS触发器不能完全克服多次翻转的原因是。选项:A、主从RS触发器的主触发器工作原理和同步RS触发器相同B、主从RS触发器的从触发器工作原理和同步RS触发器相同C、输入信号R不稳定D、异步复位或置位不考虑时钟的到来就将输出清零或置1正确答案:【主从RS触发器的主触发器工作原理和同步RS触发器相同】3、问题:主从触发器的时钟在高电平时,将输入信号传递到。在低电平时,将信号传递到。(A)从触发器输出(B)主触发器输出(C)JK触发器输出(D)D触发器输出选项:A、B、AB、B、CC、D、AD、B、D正确答案:【B、A】4、问题:选项:A、AB、BC、CD、D正确答案:【A】5、问题:抗干扰能力最弱的触发器是。选项:A、主从RS触发器B、维持阻塞RS触发器C、主从JK触发器D、主从JK触发器组成D触发器正确答案:【主从RS触发器】6、问题:维持阻塞RS触发器利用,在时钟CP的边沿传递数据,传输延迟D触发器利用,在时钟CP的边沿传递数据。(A)门的延时(B)维持阻塞线(C)脉冲的低电平(D)高电平或低电平选项:A、B、CB、B、AC、C、AD、B、D正确答案:【B、A】7、问题:分析传输延迟JK触发器之后,发现CP在高电平时,输出状态。CP在低电平时,输出状态。(A)不变(B)为0(C)为1(D)改变选项:A、A、CB、B、AC、A、AD、A、D正确答案:【A、A】8、问题:在时钟CP有效的情况下,触发器输出的新状态等于输入信号的是触发器。选项:A、DB、JKC、RSD、T正确答案:【T】9、问题:指出下列哪种电路结构的触发器可以构成移位寄存器,哪些不能构成移位寄存器。如果能够,请在()内画√,否则画×。(A)RS锁存器()(B)同步RS触发器()(C)主从JK触发器()(D)维持阻塞触发器()(E)用CMOS传输门组成的边沿触发器()选项:A、×、√、√、√、×B、×、√、×、√、√C、×、√、√、×、√D、×、√、√、√、√正确答案:【×、√、√、√、√】10、问题:主从RS触发器通过逻辑功能转换为D触发器,D触发器输出状态改变需要时钟的触发方式为。选项:A、上升边沿B、高电平C、低电平D、一个脉冲E、下降边沿正确答案:【一个脉冲】11、问题:具有一次翻转特性的触发器有。选项:A、主从RS触发器B、由主从RS触发器组成D触发器C、主从JK触发器D、由主从JK触发器组成D触发器正确答案:【主从JK触发器#由主从JK触发器组成D触发器】12、问题:没有空翻现象的触发器有。选项:A、主从RS触发器B、维持阻塞RS触发器C、维持阻塞D触发器D、传输延迟JK边沿触发器正确答案:【维持阻塞RS触发器#维持阻塞D触发器#传输延迟JK边沿触发器】13、填空题:正确答案:【计数】14、填空题:正确答案:【0】第5章作业第5章测验1、问题:时序电路在输入有限个CP时钟后,则进入有效循环,称电路。选项:A、自启动B、同步时序C、异步时序D、摩尔电路正确答案:【自启动】2、问题:判断对错:只要没有输入信号的电路就可以判断是摩尔电路();只要有输入信号的电路就可以判断不是摩尔电路()。选项:A、对、错B、错、对C、不确定、对D、错、不确定正确答案:【对、错】3、问题:设计时序电路时,采用格雷码分配相邻状态的目的是,时序电路逻辑抽象和组合电路逻辑抽象的主要区别是。选项:A、简洁、自启动B、避免竞争与冒险、状态转换C、状态转换、自启动D、避免竞争与冒险、无区别正确答案:【避免竞争与冒险、状态转换】4、问题:有A,B,C,D,E,F六个状态,A和C,D和F,E和B,F和C分别等价,则全部最大等价类为。选项:A、[A,C,F][D,F,C][B,E]B、[A,C,D,F]C、[B,E]D、[A,C,D,F][B,E]正确答案:【[A,C,D,F][B,E]】5、问题:某时序电路的外输入为X,输出为F,状态Q1Q0排序,其状态转换表如题表5所示,则该电路的逻辑功能是。选项:A、模3加/减计数器B、模4加法计数器C、模4减法计数器D、模4加/减计数器正确答案:【模3加/减计数器】6、问题:一般情况下,寄存器与移位寄存器优先级别最高的是。选项:A、保持B、复位C、置位D、右移正确答案:【复位】7、问题:一个5位扭环形移位寄存器的模是。选项:A、5B、8C、10D、15正确答案:【10】8、问题:移位寄存器的输出反馈到串行数据输入端组成了移位寄存器。选项:A、环形B、分频C、扭环形D、双向正确答案:【环形】9、问题:移位寄存器的输出非端反馈到串行数据输入端组成了移位寄存器。选项:A、环形B、分频C、扭环形D、序列正确答案:【扭环形】10、问题:集成计数器74161和74163的区别是。选项:A、预置B、8421码C、复位D、置9正确答案:【复位】11、问题:集成计数器74290的功能优先级别最高的是。选项:A、异步置9B、异步复位C、8421BCD码计数D、8421码计数正确答案:【异步置9】12、问题:可以进行移位操作的电路有。选项:A、同步时序电路B、异步时序电路C、带同步预置的同步时序电路D、具有异步复位功能的异步时序电路正确答案:【同步时序电路#带同步预置的同步时序电路】第6章作业第6章测验1、问题:判断对错:(1)组合逻辑的PLD不仅基于与、或两级形式,而且基于查找表结构。()(2)FPGA存储单元是基于浮栅编程技术。()(3)FLASH存储器掉电之后信息丢失。()选项:A、F,F,FB、T,F,FC、F,T,FD、F,F,T正确答案:【F,F,F】2、问题:FLASH编程单元向浮栅注入电子时,产生,释放电子时,产生。选项:A、隧道效应,雪崩击穿B、雪崩击穿,隧道效应C、齐纳击穿,雪崩击穿D、电容效应,隧道效应E、齐纳击穿,隧道效应正确答案:【雪崩击穿,隧道效应】3、问题:PROM与阵列需要,PLA是根据需要产生,从而减小了阵列的规模。选项:A、编程,最小项B、编程,最简与或式C、全译码,乘积项D、最简与或式,全译码E、全译码,最小项正确答案:【全译码,乘积项】4、问题:当今可编程集成电路技术,可以使FPGA的密度EPLD的密度。选项:A、大于B、等于C、小于D、小于等于正确答案:【大于】5、问题:判断对错:(1)DRAM存储的信息掉电不丢失。()(2)DRAM不用刷新电路,存储的信息不丢失。()(3)SSRAM不用刷新电路,存储的信息不丢失。()(4)ROM存储的信息掉电不丢失。()选项:A、F,T,F,TB、F,F,T,TC、T,F,T,TD、T,T,F,T正确答案:【F,F,T,T】6、问题:SRAM静态是用MOS管构成的锁存器存储信息,相对于动态RAM所用MOS管。选项:A、速度快B、功耗小C、集成度高D、功耗大正确答案:【功耗大】7、问题:DSRAM栅极电容需要定期地充电刷新的原因是,每次刷新为一的存储单元刷新。(A)电容丢失电荷(B)锁存器掉电信息丢失(C)行(D)列选项:A、A,CB、A,DC、B,CD、B,D正确答案:【A,C】8、问题:用16K×1的动态随机存储器RAM2116扩展为存储容量32K×16的存储器需要多少片RAM2116。选项:A、32B、64C、128D、256正确答案:【32】9、问题:只读存储器和随机存储器的主要区别是在正常工作电压的情况下,只能。断电后,存储的数据。(A)写入数据(B)不会丢失(C)读出数据(D)丢失选项:A、A,BB、C,BC、A,DD、C,D正确答案:【C,B】10、问题:只读存储器向存储单元写入数据时,需要加入。选项:A、使能片选信号B、存储电荷C、选通地址D、高电压正确答案:【高电压】11、问题:将8K×4存储容量的只读存储器扩展为32K×8的只读存储器,需要片存储器。选项:A、2B、8C、4D、16正确答案:【8】12、问题:衡量存储器性能的重要指标是和。选项:A、存取速度B、存储容量C、集成度D、功耗正确答案:【存取速度#存储容量】13、问题:随机存储器主要由、和三部分构成。选项:A、存储矩阵B、地址译码器(行、列地址译码器)C、读/写控制电路D、I/O端口正确答案:【存储矩阵#地址译码器(行、列地址译码器)#读/写控制电路】14、填空题:二元寻址分和。一元寻址经过译码后字线,占用芯片面积。因此在存储量比较大时,二元寻址是比较经济的寻址方式。正确答案:【行地址译码器,列地址译码器,较多,较大】第7章作业第7章测验1、问题:8位D/A转换电路输入数字量全为高电平时,输出模拟电压为5V。若输入数字量只有最高位为高电平,则输出电压为V。选项:A、2.5B、2.8C、3D、4正确答案:【2.5】2、问题:倒T电阻网络D/A转换电路与权电阻网络D/A转换电路相比,克服的缺点,提高了。(A)转换速度(B)阻值离散(C)输出电压(D)转换精度选项:A、A,DB、B,DC、A,CD、B,C正确答案:【B,D】3、问题:采样-保持电路的采样周期为T,采样时间为tw。要求电容C上的采样电压uC维持时间为。选项:A、TB、twC、T-twD、越长越好正确答案:【T-tw】4、问题:下面A/D转换电路通常不需要在输入端引入采样—保持电路。选项:A、逐次比较B、V-TC、V-FD、并行比较正确答案:【并行比较】5、问题:速度最快的A/D转换电路是A/D转换电路。选项:A、并行比较B、串行比较C、双积分D、逐次比较正确答案:【并行比较】6、问题:逐次比较A/D转换电路转换的时间主要与和转换后的有关。(A)时钟频率(B)数字量的位数(C)采样时间(D)D/A的转换时间选项:A、A,BB、C,BC、D,AD、D,B正确答案:【A,B】7、问题:双积分A/D转换电路对RC元件的稳定性要求。产生的误差主要为。(A)低(B)高(C)量化误差(C)非量化误差选项:A、A,CB、B,DC、A,DD、B,C正确答案:【A,C】8、问题:双积分A/D转换电路的缺点是。选项:A、转换时间不固定B、转换速度较慢C、元件稳定性要求较高D、抗干扰能力弱正确答案:【转换速度较慢】9、问题:D/A转换电路按半导体器件区分,有和。选项:A、单极型CMOSB、双极型TTLC、单极型ECLD、单极型NMOS正确答案:【单极型CMOS#双极型TTL】10、问题:权电阻D/A转换器中的解码网络所用的阻值范围很大,会产生较大的误差。选项:A、电流B、速度C、精度D、建立时间正确答案:【电流#精度】11、问题:衡量A/D转换电路的主要技术指标是和。选项:A、偏移误差B、转换精度C、转换速度D、分辨时间正确答案:【转换精度#转换速度】12、问题:逐次比较型A/D转换电路加入固定负电压补偿电压电路的目的是。选项:A、减小量化误差B、减小偏移误差C、提高精度D、提高速度正确答案:【减小量化误差#提高精度】第8章作业第8章测验1、问题:集成555电路在CO端不使用时,比较器Cl的基准电压为,C2的基准电压为。(A)2UDD/3(B)UDD/3(C)UDD(D)UDD/2选项:A、A、BB、A、CC、B、CD、C、D正确答案:【A、B】2、问题:集成555电路在控制电压端CO处加控制电压UCO,则C1和C2的基准电压将分别变为。(A)2UCO/3(B)UCO/3(C)UCO(D)UCO/2选项:A、A、BB、A、DC、B、CD、C、D正确答案:【C、D】3、问题:施密特触发器属于型电路。选项:A、电平触发B、边沿触发C、脉冲触发D、锁存器正确答案:【电平触发】4、问题:选项:A、B、C、D、正确答案:【】5、问题:施密特触发器用于整形时,输入信号的幅度应。选项:A、B、C、D、正确答案:【】6、问题:可将变化缓慢的输入信号变换为矩形脉冲信号。选项:A、单稳态电路B、施密特触发器C、触发器D、锁存器正确答案:【施密特触发器】7、问题:单稳态电路从稳态翻转到暂稳态取决于,从暂稳态翻转到稳态取决于。(A)脉冲宽度(B)R和C(C)阈值电压(D)输入脉冲信号选项:A、D、BB、D、AC、C、BD、A、B正确答案:【D、B】8、问题:单稳态电路可应用于以下哪种情况。选项:A、加法器B、定时电路C、振荡器D、移位寄存器正确答案:【定时电路】9、问题:将一脉冲宽度为5ms方波信号变换为相同周期的脉冲宽度为7ms矩形脉冲,可采用。选项:A、施密特触发器B、单稳态触发器C、五进制计数器D、移位寄存器正确答案:【单稳态触发器】10、问题:可将脉冲高电平宽度不等的脉冲信号变换成脉冲高电平宽度相等脉冲信号。选项:A、施密特触发器B、多谐振荡器C、单稳态电路D、锁存器正确答案:【单稳态电路】11、问题:是单稳态电路输出脉冲宽度。选项:A、暂稳态时间的0.7倍B、稳态时间C、稳态时间的0.7倍D、暂稳态时间正确答案:【暂稳态时间】12、问题:单稳态触发器和多谐振荡器中的暂稳态时间与成正比。选项:A、脉冲宽度B、R和CC、阈值电压D、输入脉冲信号正确答案:【R和C】13、问题:用石英晶体多谐振荡器代替对称多谐振荡器中的一个电容,另一个电容之值应。选项:A、加大B、减小C、不变D、也换成石英晶体谐振器正确答案:【加大】14、问题:欲获得频率稳定度高的脉冲信号,应采用。选项:A、单稳态电路B、集成555C、对称多谐振荡器D、石英晶体振荡器正确答案:【石英晶体振荡器】15、问题:欲使集成555电路组成的振荡器停止振荡,应按处理。选项:A、复位端接高电平B、复位端接低电平C、CO接高电平D、CO悬空正确答案:【复位端接低电平】16、问题:为使集成555电路输出OUT为低电平,应满足条件。选项:A、B、C、D、正确答案:【#】17、问题:集成555电路在输出OUT前端设置了缓冲器G2的主要原因是。选项:A、提高高电平B、减低低电平C、提高驱动负载能力D、放电端(D)电平和输出端(OUT)保持一致正确答案:【提高驱动负载能力#放电端(D)电平和输出端(OUT)保持一致】18、问题:用运算放大器组成的施密特触发器利用了特性。选项:A、正反馈B、线性C、负反馈D、输出正饱和值与负饱和值正确答案:【正反馈#输出正饱和值与负饱和值】19、问题:施密特触发器主要作用是、、等。选项:A、信号整形B、波形变换C、提高驱动负载能力D、幅度鉴别正确答案:【信号整形#波形变换#幅度鉴别】20、问题:触发脉冲信号作用于可重复触发单稳态电路时,且暂稳态的时间大于触发脉冲信号的周期,则单稳态电路的输出则是一信号。选项:A、倍周期B、正弦C、高电平D、低电平正确答案:【高电平#低电平】21、问题:多谐振荡器的电路结构可归纳为和两部分。选项:A、正反馈的延时环节B、单稳态触发器C、施密特触发器D、开关器件正确答案:【正反馈的延时环节#开关器件】期末试题1、问题:PROM是与阵列固定、或阵列编程的器件,输出在或阵列,其组成电路输出是。选项:A、只与当前外输入有关B、只与原来有关C、与当前输入和原状态都有关D、与输入无关正确答案:【只与当前外输入有关】2、问题:两个四位二进制数相加,最高位相加时相当于相加。选项:A、一位半加器B、一位全加器C、计数器D、加法器正确答案:【一位全加器】3、问题:FPGA芯片掉电信息丢失,原因是编程单元采用的是。选项:A、浮栅MOS器件B、熔丝C、反熔丝D、触发器正确答案:【触发器】4、问题:随机存储器中的8位地址译码器采用二维(4,4)地址译码,字线共根字线。选项:A、2B、240C、256D、16正确答案:【16】5、问题:一时序电路中有D触发器,其驱动端的驱动方程可能是。选项:A、Qn⊕Qn+1B、Qn+Qn+1C、1D、全有可能正确答案:【全有可能】6、问题:集成555电路在控制电压端CO处加控制电压UCO,则集成555内部比较器C1的基准电压是。选项:A、2UCO/3B、UCO/3C、UCOD、UCO/2正确答案:【UCO】7、问题:有A,B,C,D,E,F六个状态,A和C,D和F,E和B,F和C分别等价,则全部最大等价类为。选项:A、[A,C,F][D,F,C][B,E]B、[A,C,D,F]C、[B,E]D、[A,C,D,F][B,E]正确答案:【[A,C,D,F][B,E]】8、问题:5421BCD码共有状态。选项:A、8B、16C、12D、10正确答案:【10】9、问题:选项:A、B、对C、不应该用输出逻辑F分析D、吸收率分析得出结论正确答案:【不应该用输出逻辑F分析】10、问题:两个普通TTL门线与是的。选项:A、有条件B、可以C、不可以D、加一个UDD正确答案:【不可以】11、问题:CMOS驱动TTL电路时,需要考虑。选项:A、电压匹配B、电流匹配C、电容负载D、电阻匹配正确答案:【电流匹配】12、问题:以下几种电路中,那种电路抗干扰能力最弱。。选项:A、TTLB、ECLC、I2LD、CMOS正确答案:【I2L】13、问题:IIH拉电流是前级驱动门截止时,IIH后级门T1的发射级。选项:A、流入B、流出C、绕过D、(A)和(B)正确答案:【流入】14、问题:图1电路中,信号A低电平(0V)从X点到Z点传输过程中,有较大的干扰或噪声叠加到Z点,但还维持在CMOS非门截止的电压,请问输出F是。选项:A、UDDB、0VC、5VD、8V正确答案:【0V】15、问题:在图2电路中,保证电路执行非门操作,输入信号A为逻辑低电平“0”,输出F为逻辑“1”时,信号B、D应该是。选项:A、1、0B、0、0C、0、1D、1、1正确答案:【1、0】16、问题:下面四个编码中,哪个抗干扰能力最强。选项:A、1000→0100→0010→0001→1000B、0000→0001→0011→0111→1111→1110→1100→1000→0000C、00

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论