实验八 组合逻辑电路1_第1页
实验八 组合逻辑电路1_第2页
实验八 组合逻辑电路1_第3页
实验八 组合逻辑电路1_第4页
实验八 组合逻辑电路1_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验八组合逻辑电路

一、实验目的

1.加深理解组合逻辑电路的分析和设计方法。

2.

掌握译码器、编码器的功能及在组合逻辑电路设计中的应用。

3.熟悉数码驱动器和七段共阴显示器的应用。

二.实验原理下图1为编码译码显示电路,该电路可实现将输入的0~9十个信号通过编码器编码、反相器反相、译码器译码后在七段数码管上显示出相应信号对应的十进制数字。图1编码译码显示电路1.编码器

在数字电路中,通常将具有特定含义的信息(数字或符号)编成相应的若干位二进制代码的过程,称为编码。实现编码功能的电路称为编码器。编码器的特点是当多个输入端的其中一个为有效电平时,编码器的输出端并行输出相应的多位二进制代码。按照被编码信号的不同特点和要求,有二进制编码器、BCD码编码器、优先编码器之分。本实验采用优先编码器74LS147,其引脚排列如图2所示。其功能表见表1。图274LS147的逻辑符号和引脚图表274LS147功能表2.译码器把具有特定含义的二进制代码“翻译”成数字或字符的过程称为译码,实现译码操作的电路称为译码器。根据功能可分为:二进制译码器、BCD码译码器和显示译码器。本实验采用显示译码器74LS48。它用于驱动数码管,将二进制代码表示的数字、符号用人们习惯的形式直观地显示出来。显示译码器有两种:(1)输出为低电平有效,和共阳极数码管搭配,如:74LS47;(2)输出为高电平有效,和共阴极数码管搭配,如:74LS48、CD4511(CMOS器件,其高电平输出电流较大)。74LS48的引脚排列如图3所示。其功能表见表2。图374LS48逻辑符号和引脚图表274LS48功能表十进制数输入BI/RBO输出LTRBIDCBAabcdefg012345678911111111111×××××××××000000010010001101000101011001111000100111111111111111110011000011011011111001011001110110110011111111000011111111111011消隐脉冲消隐灯测试×10×0×××××0000××××001000000000000001111111数码管一般由七段发光的字段组合而成。发光字段实际上是一种特殊的发光二极管,数码管分为共阴极和共阳极两种,如图4所示。(a)共阳极(b)共阴极(c)外引线排列图图4两种七段数码管3.数码管4、集成反相器74LS04图3.274LS04引脚排列及逻辑符号三、实验内容表3编码及译码显示实验结果

参考电路图1,用编码器、译码器和共阴极数码显示器组成一个8路输入的优先编码电路。分别对十进制数0~9进行编码,观察数码管的显示情况。按照表3所示要求进行实验,填写并分析实验结果。编码器输入编码器输出反相器输出74LS48输出(a~g)数码管显示值“3”端加入低电平“6”端加入低电平所有输入端加入低电平所有输入端加入高电平四、思考题1.使用编码器74LS147时,如何对十进制数0进行编码?2.编码器74LS147各编码输入端中,优先级最高和最低的输入端分别是哪个?3.使用显示译码器74LS48时,要使其正常译码,3个控制端(使能端)如何加电平?其中控制端3脚LT接低电平时的作用是什么?五、实验报告要求

1.叙述所有实验内

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论