版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字电子技术(山东联盟)-知到答案、智慧树答案第一章单元测试1、问题:十进制数25对应的八进制数为()。选项:B:31C:19答案:【31】2、问题:八进制数34.5对应的二进制数为()。选项:C:100010.1答案:【】3、问题:与十进制数53.5等值的8421BCD码为()。选项:答案:【】4、问题:与十进制数(12.5)10等值的二进制数为()。选项:B:C.5D:10010.0101答案:【】5、问题:与八进制数(47.3)8等值的二进制数为()。选项:答案:【】6、问题:不同的数码只能用来表示数量的不同大小。选项:A:错B:对答案:【错】7、问题:带有符号位的二进制负数的补码与原码相同。选项:A:错B:对答案:【错】8、问题:格雷码具有任何相邻码只有一位码元不同的特性。选项:A:对B:错答案:【对】9、问题:正数的反码是将符号位保持不变,其它各位都取反。选项:A:错B:对答案:【错】10、问题:将8421BCD码加得到余3码,所以余3码也是一种恒权码。选项:A:错B:对答案:【错】第二章单元测试1、问题:当逻辑函数有n个变量时,共有()个变量取值组合?选项:A:2nB:C:nD:答案:【】2、问题:逻辑函数F=A+B'+CD'的反函数F'=()。选项:A:AB'(C+D')B:AB'(C'+D)C:A'BC'+DD:A'B(C'+D)答案:【A'B(C'+D)】3、问题:用卡诺图化简下列逻辑函数,最简表达式为()。选项:A:F(A,B,C,D)=A′B′+AC′+C′D+B′D′B:F(A,B,C,D)=A′B+AC′+C′D+B′D′C:F(A,B,C,D)=A′B′+AC′+C′D+B′D答案:【F(A,B,C,D)=A′B′+AC′+C′D+B′D′】41、问题:已知逻辑函数的真值表表所示,列出该函数的最小项表达式()。1100010111101111100000010010001选项:A:F=A'BC+AB'C+ABC'+ABCB:F=A'B'C+AB'C+ABC'+ABCC:F=A'B'C'+AB'C+ABC'+ABCD:F=A'BC+A'BC'+ABC'+ABC答案:【F=A'BC+AB'C+ABC'+ABC】5、问题:求一个逻辑函数F的对偶式,可将F中的()。选项:A:原变量换成反变量,反变量换成原变量B:变量不变C:“·”换成“+”,“+”换成“·”D:常数中“0”换成“1”,“1”换成“0”答案:【变量不变;“·”换成“+”,“+”换成“·”;常数中“0”换成“1”,“1”换成“0”】6、问题:逻辑代数的三个重要规则是()。选项:A:反演规则B:摩根定理C:对偶规则D:代入规则答案:【反演规则;对偶规则;代入规则】7、问题:逻辑代数最基本的逻辑关系有()三种。选项:A:非运算B:或运算C:与运算D:异或运算答案:【非运算;或运算;与运算】8、问题:逻辑函数最小项的性质有()。选项:A:所有最小项的和为1B:只有对应的变量取值使得最小项的值为0C:任意两个最小项的积为0D:只有对应的变量取值使得最小项的值为1答案:【所有最小项的和为1;任意两个最小项的积为0;只有对应的变量取值使得最小项的值为1】9、问题:若两个函数具有相同的真值表,则两个逻辑函数必然相等。选项:A:错B:对答案:【对】10、问题:逻辑上相邻的八个最小项合并,可以消去三个因子。选项:A:对B:错答案:【对】第三章单元测试1、问题:以下电路中常用于总线应用的有()。选项:A:三态门B:漏极开路门C:CMOS与非门D:OC门答案:【三态门】2、问题:CMOS门电路输入端与地之间接10kΩ负载时,输入端相当于()。选项:A:不确定B:低电平C:高电平答案:【低电平】3、问题:以下电路中可以实现“线与”功能的有()。选项:A:漏极开路门B:集电极开路门C:与非门D:三态输出门答案:【漏极开路门;集电极开路门】4、问题:三态门输出高阻状态时,以下()是正确的说法。选项:A:相当于悬空B:测量电阻指针不动C:电压不高不低D:用电压表测量指针不动答案:【相当于悬空;测量电阻指针不动;用电压表测量指针不动】5、问题:CMOS与非门电路多余的输入端可以()。选项:A:悬空B:接低电平C:接高电平D:与有用的输入端并接答案:【接高电平;与有用的输入端并接】6、问题:CMOS反相器的电压传输特性曲线分为()三个区。选项:A:截止区B:转折区C:线性区D:饱和区答案:【截止区;转折区;饱和区】7、问题:TTL或非门的多余输入端可以接低电平。选项:A:错B:对答案:【对】8、问题:普通的TTL与非门的输出端不可以并联在一起,否则可能会损坏器件。选项:A:错B:对答案:【对】9、问题:CMOS非门与TTL非门的转折电压是相同的。选项:A:错B:对答案:【错】10、问题:对于两个输入端的TTL与非门,一个输入端接0.2V的电压,用万用表测得另一个输入端到地的电压为()。选项:A:1.4VB:0.2VC:0.7VD:3.4V答案:【0.2V】第四章单元测试1、问题:一个八选一的数据选择器,其地址输入(选择控制输入)端有()个。选项:A:2B:4C:3D:8答案:【3】2、问题:若在编码器中有100个编码对象,则要求输出二进制代码位数为()位。选项:A:7B:8C:6D:10答案:【7】3、问题:用3线——8线译码器74LS138扩展成5线——32线的译码器,需要()片74LS138。选项:A:6B:4C:5D:3答案:【4】4、问题:写出如题图所示电路输出信号的逻辑表达式,说明其功能()。选项:A:F=A'B'+AB,实现同或运算B:F=A'B+AB',实现异或运算答案:【F=A'B'+AB,实现同或运算】5、问题:函数F=A'C+AB,当变量的取值为()时,将出现竞争冒险现象。选项:A:B=1,C=1B:A=1,B=1C:A=1,C=1D:A=0,B=0答案:【B=1,C=1】6、问题:优先编码器的编码信号是相互排斥的,允许多个编码信号同时有效。选项:A:对B:错答案:【对】7、问题:组合逻辑电路中产生竞争冒险的主要原因是输入端受到尖峰信号的干扰。选项:A:错B:对答案:【错】8、问题:在组合逻辑电路中,任意时刻的输出只取决于该时刻的输入,与电路原来的状态无关。选项:A:错B:对答案:【对】9、问题:全加器与半加器都是实现一位二进制数的加法运算,所以功能是相同的。选项:A:错B:对答案:【错】10、问题:设计一个具有三个输入逻辑变量的逻辑函数,可以选择()数据选择器。选项:A:八选一B:四选一C:十六选一答案:【八选一;四选一】第五章单元测试1、问题:SR锁存器输入端处的小圆圈表示()。选项:A:低电平有效B:低电平无效C:不允许有输入低电平D:不允许有输入信号答案:【低电平有效】2、问题:JK触发器的特性方程为()。选项:A:Q*=JQ+K'Q'B:Q*=DC:Q*=S+R'QD:Q*=JQ'+K'Q答案:【Q*=JQ'+K'Q】3、问题:已知R'、S'是与非门构成的SR锁存器的输入端,则约束条件为()。选项:A:R'+S'=0B:R+S=1C:RS=1D:R'+S'=1答案:【R'+S'=1】4、问题:对于JK触发器,若J=K=1,则可完成()触发器的逻辑功能。选项:A:TB:SRC:T'D:D答案:【T'】5、问题:下列属于脉冲触发方式的动作特点的是()。选项:A:触发器的状态仅取决于CLK边沿时刻输入的逻辑状态;B:在CLK=1的全部时间里输入信号都将对主触发器起控制作用。C:从触发器的状态在一个CLK的变化周期里只能改变一次。D:触发器的翻转分两步动作答案:【在CLK=1的全部时间里输入信号都将对主触发器起控制作用。;从触发器的状态在一个CLK的变化周期里只能改变一次。;触发器的翻转分两步动作】6、问题:触发器是具有记忆功能的逻辑单元。选项:A:错B:对答案:【对】7、问题:触发器的触发方式和逻辑功能之间并无固定的对应关系。选项:A:错B:对答案:【对】8、问题:边沿D触发器优点是既不会空翻,也没有一次变化的问题。选项:A:错B:对答案:【对】9、问题:在一个CLK的周期里,主从SR触发器和主从JK触发器的输出状态只可能改变一次。选项:A:对B:错答案:【对】10、问题:凡是电平触发的SR触发器,只有在CLK为高电平时,S和R信号才起作用。选项:A:错B:对答案:【错】第六章单元测试1、问题:8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中选项:A:1B:2C:4D:8答案:【8】2、问题:同步计数器和异步计数器比较,同步计数器的显著优点是()。选项:A:工作速度高B:触发器利用率高C:电路简单D:不受时钟CP控制答案:【工作速度高】3、问题:下列关于同步二进制计数器74LS161和同步十进制计数器74LS160的关系叙述正确的是()。选项:A:74LS160与74LS161的功能表不同,且计数长度不同B:74LS160与74LS161的功能表相同,且计数长度相同C:74LS160与74LS161的功能表相同,但计数长度不同D:74LS160与74LS161的功能表相同,但计数长度不同。答案:【74LS160与74LS161的功能表相同,但计数长度不同】4、问题:下列方程组属于描述时序电路所用的方程组的是()。选项:A:输入方程组B:状态方程组C:驱动方程组D:输出方程组答案:【状态方程组;驱动方程组;输出方程组】5、问题:穆尔型时序逻辑电路,其输出信号仅仅取决于存储电路的状态。选项:A:错B:对答案:【对】6、问题:移位寄存器的数据输入方式只能采用串行输入方式()。选项:A:错B:对答案:【错】7、问题:同步置零法设计计数器,产生置零信号的状态不在稳定的状态循环中。选项:A:错B:对答案:【错】8、问题:计数器的模是指构成计数器的触发器的个数。选项:A:对B:错答案:【错】9、问题:当计数范围超出现有计数器的计数长度N,且不能分解成两个小于N的因数相乘时,不能采用整体置零或整体置数方式选项:A:对B:错答案:【错】10、问题:移位寄存器74HC194A在正常工作状态下,可以实现()功能。选项:A:左移B:右移C:保持D:并行输入答案:【左移;右移;保持;并行输入】第七章单元测试1、问题:如图所示用555定时器接成施密特触发器为()。选项:A:反相施密特触发器B:同相施密特触发器C:不确定答案:【反相施密特触发器】2、问题:如图所示,555定时器接成单稳态触发器,所加的触发脉冲为()。选项:A:正脉冲B:负脉冲C:正、负脉冲答案:【负脉冲】3、问题:施密特触发器可用于()。选项:A:波形变换B:脉冲整形C:脉冲鉴幅答案:【波形变换;脉冲整形;脉冲鉴幅】4、问题:555定时器是一种多用途的数字-模拟混合集成电路,利用它可以构成()。选项:A:施密特触发器B:多谐振荡器C:单稳态触发器D:反相器答案:【施密特触发器;多谐振荡器;单稳态触发器】5、问题:反相输出的施密特触发器的电压传输特性与普通反相器的电压传输特性是相同的。选项:A:错B:对答案:【错】6、问题:施密特触发器的正向转折电压与负向转折电压相同。选项:A:错B:对答案:【错】7、问题:集成的单稳态触发器74121可以用上升沿触发,也可以用下降沿触发。选项:A:对B:错答案:【对】8、问题:多谐振荡器不需要外加触发信号,便能自激产生矩形脉冲。选项:A:错B:对答案:【对】9、问题:用555定时器接成多谐振荡器,由于没有输入信号,所以无法产生方波脉冲。选项:A:错B:对答案:【错】10、问题:单稳态触发器在暂稳态维持时间的长短取决于外加触发脉冲的宽度。选项:A:对B:错答案:【错】第八章单元测试1、问题:半导体存储器在电路结构上可以像寄存器那样把每个存储单元的输入和输出直接引出。选项:A:错B:对答案:【错】2、问题:PROM的内容一经写入,就不能修改,所以它只能写入一次。选项:A:对B:错答案:【对】3、问题:半导体存储器的容量用存储单元的数量来表示,通常表示为“字数*位数”的形式。选项:A:错B:对答案:【对】4、问题:用只读存储器ROM可以实现一个八段字符显示的译码器。选项:A:错B:对答案:【对】5、问题:对RAM存储器进行读操作时,应向存储器芯片送出()控制信号。选项:A:CS'=1和R/W'=1B:CS'=0和R/W'=0C:CS'=1和R/W'=0D:CS'=0和R/W'=1答案:【CS'=0和R/W'=1】6、问题:已知某存储器芯片有地址线12条,数据线8条,则该存储器的存储容量是()。选项:A:4096*4位B:2048*8位C:1024*8位D:4096*8位答案:【4096*8位】7、问题:欲将容量为128*8位的RAM扩展为1024*8位的RAM,则需要()片128*8位的RAM。选项:A:8B:4C:10D:3答案:【8】8、问题:1024*8位的ROM对应的地址码是()位。选项:A:10B:8C:1024D:16答案:【10】9、问题:只读存储器的类型有()。选项:A:掩膜ROMB:EPROMC:DRAMD:PROM答案:【掩膜ROM;EPROM;PROM】10、问题:RAM的电路结构包含()三个组成部分。选项:A:存储矩阵B:读写控制电路C:地址译码器D:输出缓冲器答案:【存储矩阵;读写控制电路;地址译码器】第九章单元测试1、问题:PLD是可编程逻辑器件的简称。选项:A:对B:错答案:【对】2、问题:器件中的或逻辑阵列是可以编程的。选项:A:对B:错答案:【错】3、问题:经过一定的编程,专用输出结构可用作输入。选项:A:对B:错答案:【错】4、问题:由于采用了CMOS工艺,EPLD具有很高的噪声容限。选项:A:对B:错答案:【对】5、问题:FPGA中,CLB是输出逻辑模块的简称。选项:A:错B:对答案:【错】6、问题:关于FPGA的说法错误的是()。选项:A:相比其它PLD产品,FPGA的集成度最低。B:FPGA的编程数据都是存放在EPROM中。C:断电后,FPGA的数据易丢失。D:FPGA中的IOB、CLB和互联资源都是可编程的。答案:【相比其它PLD产品,FPGA的集成度最低。】7、问题:下列不属于PLD产品的是()。选项:A:PLCC:FPGAD:EPLD答案:【PLC】8、问题:器件是由以下()三部分组成的。选项:A:可编程的与逻辑阵列B:固定的或逻辑阵列C:固定的与逻辑阵列D:输出电路答案:【可编程的与逻辑阵列;固定的或逻辑阵列;输出电路】9、问题:关于可编程逻辑器件的说法正确的是()。选项:A:在将FPGA的逻辑单元组成复杂系统时,不同的信号传输途径传输延迟时间是确定的。B:每次开始工作时,FPGA都要重新装载编程数据。的电路基本结构是与-或逻辑阵列型。D:PLD开发系统中的硬件部分由计算机和编程器构成。答案:【每次开始工作时,FPGA都要重新装载编程数据。;的电路基本结构是与-或逻辑阵列型。;PLD开发系统中的硬件部分由计算机和编程器构成。】10、问题:GAL是通用阵列逻辑器件,是
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 张家港市2026届初三寒假考试(一)数学试题含解析
- 互联网服务企业诚信运营承诺书6篇
- 2026年第二职业发展规划与副业选择
- 2026年小学生传统姓氏文化教育的实践研究
- 2026年智能科学与技术专业人工智能入门学习路线
- 历史伟大的历史转折教学设计-2025-2026学年统编版八年级历史下册
- 婚前财产协议书后没有结婚
- 实验动物中心 合作协议书
- 威海考研辅导中心协议书班
- 拆除别墅施工方案(3篇)
- 民航客舱服务规范与操作指南(标准版)
- 2024-2025学年度渤海船舶职业学院单招数学通关题库附完整答案详解(各地真题)
- 2026年甘肃天水清水县选聘大学生村文书64人考试备考试题及答案解析
- 2026消防安全标志设置要求标准全面解读
- 2026年山东东营市高三一模高考生物试卷试题(含答案)
- 2026辽宁沈阳汽车集团有限公司所属企业华亿安(沈阳)置业有限公司下属子公司招聘5人笔试备考题库及答案解析
- 2026年福建龙岩市高三一模高考语文试卷试题(含答案详解)
- 2025年10月浙江德清农村商业银行招考专业人才笔试历年备考题库附带答案详解试卷2套
- 2026年上海市高职单招职业适应性测试考试题库附答案解析
- 招商公司运营薪酬制度
- 2025届贵州省高三学业水平选择性考试适应性测试生物试题(解析版)
评论
0/150
提交评论