版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
单选题
1、存储周期是指
「存储器的读出时间
0存储器进行连续读和写操作所允许的最短时间间隔
r存储器的写入时间
r存储器进行连续写操作所允许的最短时间间隔
2、在主存和CPU之间增加cache的目的是
「增加内存容量
「提高内存的可靠性
解决CPU与内存之间的速度匹配问题
「增加内存容量,同时加快存取速度
3、算术/逻辑运算单元74181ALU可完成:(p47)
「16种算术运算功能
「16种逻辑运算功能
Q16种算术运算功能和16种逻辑运算功能
4位乘法运算和除法运算功能
4、某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最
大正小数为:
「+(1-2-32)
+(1-2-31)
2-32
2-31
(A)5、在计数器定时查询方式下,若每次计数从0开始,则0
「设备号小的优先级高
「设备号大的优先级高
6每个设备使用总线的机会相同
f以上都不对
6、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步
骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位
符号位)。若有两个数X=27x29/32,Y=25x5/8,则用浮点加法计算X+Y的
最终结果是(2009原题、第一章:计算机系统概述)
001111100010
001110100010
010000010001
0发生溢出
7、下列选项中,能缩短程序执行时间的措施是()(2010年原题、第五章:中央
处理器)I提高CPU时钟频率,II优化数据通过结构,III对程序进行编译优
化
「仅I和II
「仅I和皿
「仅n和m
QI,II,in
8、下列选项中的英文缩写均为总路线标准的是()(2010年原题、第六章:总线
系统)
PCLCRT,USB,EISA
ISA,CPI,VESA,EISA
ISA,SCSI,RAM,MIPS
cISA,EISA,PCI,PCI-Express
9、下列给出的指令系统特点中,有利于实现指令流水线的是(2011年原题、第五
章:中央处理器)
I.指令格式规整且长度一致II、指令和数据按边界对齐存放HI、只有Load/St
ore指令才能对操作数进行存储访问
「仅I、II
「仅n、in
仅i、in
“i、n、ni
10、同步通信之所以比异步通信具有较高的传输速率,是因为:
r同步通信不需要应答信号且总线长度比较短
r同步通信用一个公共的时钟信号进行同步
「同步通信中,各部件存取时间比较接近
6以上各项因素的综合结果
11>在集中式总线仲裁中,()方式响应时间最快。
「链式查询
R独立请求
1计数器定时查询
「分布
12、计算机系统的输入输出接口是()之间的交接界面。
CPU与存储器
C存储器与外围设备
母主机与外围设备
「CPU与系统总线
13、控制器、运算器和存储器合起来一般称为():
「I/O部件
1内存储器
C外存储器
“主机
14、冯•诺依曼机工作方式的基本特点是():
仃按地址访问并顺序执行指令
「精确结果处理
存储器按内部地址访问
・'自动工作
15、输入、输出设备以及辅助存储器一般统称为():
・'I/O系统
・外围设备
・厂外存储器
・「执行部件
16、计算机硬件能直接识别和执行的语言是():
・「高级语言
・「汇编语言
・⑵机器语言
・r符号语言
17、采用虚拟存储器的主要目的是
・「提高主存储器的存取速度
・仃扩大存储器空间,并能进行自动管理
・「提高外存储器的存取速度
・「扩大外存储器的存储空间
18、某计算机有五级中断L4〜L0,中断屏蔽字为M4M3M2MlM0,Mi=l(0<i
<4)表示对Li级中断进行屏蔽。若中断响应优先级从高到低的顺序是L4-LO-L
2-L1-L3,则L1的中断处理程序中设置的中断屏蔽字是(2011年原题、第八
章:输入输出系统)
・'11110
・01101
・'00011
・601010
19、在集中式总线仲裁中,()方式对电路故障最敏感。
菊花链方式
.独立请求方式
「分布式
「计数器定时查询方式
20、计算机使用总线结构的主要优点是便于实现积木化,同时:
「减少了信息传输量
「提高了信息传输的速度
⑸减少了信息传输线的条数
「加重了CPU的工作量
21、下列数中最小的数为。:
101001B(表示41D)
’52Q(表示42D)
①29D
233H(563D)
22、一个8位二进制整数,采用补码表示,且由3个、'1”和5个"0"组成,则其最
小值是():
--127
「-32
0-125
「-3
23、若某数x的真值为-O.IOIO,在计算机中该数表示为1.0110,则该数所用的
编码方法是()码:(负数在计算机中用补码表示)
r原
行补
r反
移
24、某数在计算机中用8421BCD码表示为011110001001,其真值是:
・789D
・789H
・1887D
・广11U0001001B
25、下面说法正确的是
・「半导体RAM信息可读可写,且断电后仍能保持记忆
・「半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的
・s静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失
・'ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失
26、存储单元是指:
・「存放一个二进制信息位的存储元
・「存放一个机器字的所有存储元集合
・仃存放一个字节的所有存储元集合
・「存放两个字节的所有存储元集合
27、系统总线中地址线的功能是:
・「选择主存单元地址
・「选择进行信息传输的设备
・「选择外存地址
•④指定主存和I/O设备接口电路的地址
28、采用串行接口进行7位ASCII码传送,带有I位奇校验位,I位起始位和1
位停止位,当传输率为9600波特时,字符传送速率为:(用所给的波特率除以7+1
+1+1)
・6960
・:873.
1372
480
29、采用DMA方式传送数据时,每传送一个数据就要占用一个(C)的时间。
「指令周期B,机器周期C.存储周期D.总线周期
30、在中断响应过程中,()操作可以通过执行程序实现。
r关中断
「保护断点
汴保护现场
C读取中断向量
31、下列陈述中正确的是:
「在DMA周期内,CPU不能执行程序
r中断发生时,CPU首先执行入栈指令将程序计数器内容保护起来
'DMA传送方式中,DMA控制器每传送一个数据就窃取一个指令周期
“输入输出操作的最终目的是要实现CPU与外设之间的数据传输
32、中断向量地址是:
r子程序入口地址
「中断服务程序入口地址
中断服务程序入口地址指示器
33、在关中断状态,不可响应的中断是:
Q可屏蔽中断
「硬件中断
「软件中断
「不可屏蔽中断
34、为了便于实现多级中断,保存现场信息最有效的方法是采用:
「通用寄存器
堆栈
f存储器
r外存
35、float型数据通常用IEEE754单精度浮点数格式表示。若编译器将float型
变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是(20
11年原题、第二章:运算方法和运算器)
分析过程:x=-8.25=-1000.01b=-1.00001b*2^3;MIEEE754的32位浮
点数格式:S=l;E=e+127=3+127=130=82H;位数LM中的M=0000100
0000000000000000(23位),所以FR1的内容为110000010000010
0000000000000000b=C104000H
%C1040000H
C2420000H
C1840000H
C1C20000H
36、假定有4个整数用8位补码分另!|表示rl=FEH,r2=F2H,r3=90H,r4=F
8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()(2
010年原题、第二章:运算方法和运算器)
rlxr2
「r2xr3
6rlxr4
广r2xr4
37、下列外存中,属于顺序存取存储器的是:
『U盘
「硬盘
出磁带
「光盘
38、显示器的颜色数为256色,则刷新存储器每个单元的字长应该为:
’256位
8位
・'7位
・「16位
39、CRT的颜色数为256色,则刷新存储器每个单元的字长应该为:(2,8=256)
・256位
・G8位
・r7位
・16位
40、指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现()
・「堆栈寻址
・「程序的条件转移
・「程序的无条件转移
・仃程序的条件转移或无条件转移
41、float型数据通常用IEEE754单精度浮点数格式表示.若编译器将float型变
量x分配在一个32位浮点寄存器FR!
中,且x=-8.25z则FR1的内容是()
・;C1040000H
・"C2420000H
・C1840000H
・「C1C20000H
42、不属于ALU的部件有()
・r加法器或乘法器
・「移位器
・「逻辑运算部件
・指令寄存器
43、处理器中的ALU采用()来实现
・1时序电路
・“组合逻辑电路
・「控制电路
・「模拟电路
44、当且仅当()发生时,称为浮点数溢出(上溢)
・Q阶码上溢
・「尾数上溢
・「尾数与阶码同时上溢
・「尾数或阶码上溢
45、某浮点数采用IEEE754单精度格式表示为C5I00000H,则该数的值是()
(注:选项中[]内的值为上标)
・'-1.125*2[10]
・门-1.125*2[11]
・"-0.125*2[10]
・'-0.125*2[11]
46、一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z,
其中x和z为int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+
y后,x、y和z的值分别是(2009原题、第二章:运算方法和运算器)
・1x=0000007FH,y=FFF9H,z=00000076H
x=0000007FH,y=FFF9H,z=FFFF0076H
[x=0000007FH,y=FFF7H,z=FFFF0076H
cx=0000007FH,y=FFF7H,z=00000076H
47、冯•偌依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它
们的依据是(2009原题、第一章:计算机系统概述)(pl52,在来考虑上一节….)
「指令操作码的译码结果
指令和数据的寻址方式
指令周期的不同阶段
・,指令和数据所在的存储单元
48、某SRAM芯片,存储容量为64Kxi6位,该芯片的地址线和数据线数目为:
(2人16=64,故需要16根地址线)
・「64,16
・-16,64
・'64,8
・''16,16
49、计算机系统中的存贮器系统是指:
・'RAM存贮器
・’ROM存贮器
・「主存贮器
・“内存贮器和外存贮器
50、交叉存储器实质上是一种()存储器,它能执行独立的读写操作
・3多模块,并行
・「多模块,串行
・「整体式,并行
・「整体式,串行
51、相联存储器是按()进行寻址的存储器
・1地址指定方式
・r堆栈存取方式
・谷、内容指定方式
・1地址指定与堆栈存取方式结合
52、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另
一个经常需采()
・r堆栈寻址方式
・「立即寻址方式
・“隐含寻址方式
・「间接寻址方式
53、寄存器间接寻址方式中,操作数处在()
・通用寄存器
・「堆栈
・「主存储器
・「程序计数器
54、计算机的外围设备是指:
・「输入/输出设备
・「外存设备
・「通信设备
・仃除主机外的其他设备
55、假定一台计算机的显示存储器用DRAM芯片实现,若要求显示分辨率为160
0x1200,颜色深度为24位,帧频为85HZ,显示总带宽的50%>用来刷新屏幕,
则需要的显存总带宽至少约为()(2010年原题、第七章:外围设备)
・245Mbps
•979Mbps
・1958Mbps
・,7834Mbps
56、单级中断系统中,中断服务程序执行顺序是()(2010年原题、第八章:输
入输出系统)
I保护现场II开中断m关中断iv保存断点v中断事件处理
VI恢复现场vn采访中断返回
・6i-*v-vi-n-*vn
.「n-i-*v-vn
I1I-IV-V-VI-VD
.(N-JVfVifVn
57、下列不会引起指令流水阻塞的是()(2010年原题、第五章:中央处理器)
・‘数据旁路
・「数据相关
・「条件转移
・r资源冲突
58、下列寄存器中,汇编语言程序员可见的是()(2010年原题、第五章:中央
处理器)
・「存储器地址寄存器(MAR)
・、程序计数器(PC)
・「存储器数据寄存器(MDR)
・「指令寄存器(IR)
59、下列命令组合情况中,一次访存过程中,不可能发生的是()(2012年原题、
第三章:存储系统)
・TLB未命中,Cache未命中,Page未命中
•TLB未命中,Cache命中,Page命中
•TLB命中,Cache未命中,Page命中
・"TLB命中,Cache命中,Page未命中
60、下列有关RAM和ROM的叙述中,正确的是()(2010年原题、第三章:
存储系统)
IRAM是易失性存储器,ROM是非易失性存储器IIRAM和ROM都采用随
机存取方式进行信息访问IIIRAM和ROM都可用作CacheIVRAM和
ROM都需要进行刷新
・④仅I和n
・「仅II和in
仅Ln,ni
仅n,in,iv
61、假定用若干个2kx4位芯片组成一个8kx8位存储器,则地址0B1FH所在芯
片的最小地址是()(2010年原题、第三章:存储系统)
0000H
0600H
0700H
出0800H
62、假定变量i,f,d数据类型分别为int,floatdouble(int用补码表示,f
loat和double分别用IEEE754单精度和双精度浮点数据格式表示),已知i=7
85,f=1.5678E3,d=1.5E100,若在32位机器中执行下列关系表达式,则结
果为真是()(2010年原题、第二章:运算方法和运算器)
(I)i==(int)(float)I(II)f==(float)(int)f(HI)f==(float)(do
uble)f(IV)(d+f)-d==f
r仅I和II
r仅i和in
仃仅n和ni
1仅HI和IV
63、下列选项中,能引起外部中断的事件是(2009年原题、第八章:输入输出系
统)
仃键盘输入
1除数为0
r浮点运算下溢
r访存缺页
64、一般机器周期的时间是根据()来规定的。
仃主存中读取一个指令字的时间
「主存中读取一个数据字的时间
主存中写入一个数据字的时间
主存中读取一个数据字的时间
65、存放微程序的控制存储器称为:
「高速缓冲存储器
控制存储器
虚拟存储器
f主存储器
66、以下叙述中正确描述的句子是:
⑤同一个CPU周期中,可以并行执行的微操作叫相容性微操作
'同一个CPU周期中,可以并行执行的微操作叫相交性微操作
「同一个CPU周期中,可以并行执行的微操作叫相斥性微操作
「同一个CPU周期中,可以并行执行的微操作叫排他性微操作
67、计算机操作的最小时间单位是:
1时钟周期(计算机工作的最小时间)
指令周期
“CPU周期(有的试题中选择时钟周期)
「微指令周期
68、下列部件中不属于控制器的是:
"IR(指令寄存器)
操作控制器
'PC(程序计数器)
"PSW(状态条件寄存器)
69、同步控制是:
「只适用于CPU控制的方式
只适用于外围设备控制的方式
・“由统一时序信号控制的方式
・「所有指令执行时间都相同的方式
70、在CPU中跟踪指令后继地址的寄存器是:
・‘MAR(指针寄存器)
・PC
・IR
・PSW
71、采用DMA方式传递数据时,每传送一个数据就要占用一个时间。
・「指令周期
・一时钟周期
・「机器周期
・存储周期
72、某计算机处理器主频为50MHz,采用定时查询方式控制设备A的I/O,查询
程序运行一次所用的时钟周期数至少为500,在设备A工作期间,为保证数据不丢
失,每秒需对其查询至少200次,则CPU用于设备A的I/O的时间占整个CPU
时间的百分比至少是(2011年原题、第八章:输入输出系统)
・0.02%
・0.05%
・''0.20%
・0.50%
73、指令系统中采用不寻址方式的目的主要是()
・「实现存储程序和程序控制
・8缩短指令长度,扩大寻址空间,提高编程灵活性
・「可以直接访问外存
・「提供扩展操作码的可能并降低指令译码难度
74、在系统总线的数据线上,不可能传输的是(2011年原题、第六章:总线系统)
.指令
r操作数
仃握手(应答)信号
r中断类型号
75、假定不采用Cache和指令预取技术,且机器处于''开中断"状态,则在下列有
关指令执行的叙述中,错误的是(2011年原题、第八章:输入输出系统)
「每个指令周期中CPU都至少访问内存一次
「每个指令周期一定大于或等于一个CPU时钟周期
空操作指令的指令周期中任何寄存器的内容都不会被改变(错误:会自动加1)
r当前程序在每条指令执行结束时都可能被外部中断打断
76、下列给出的指令系统特点中,有利于实现指令流水线的是(2011年原题、第
四章:指令系统)
I.指令格式规整且长度一致II、指令和数据按边界对齐存放卬、只有Load/St
ore指令才能对操作数进行存储访问
「仅I、n
「仅n、m
「仅i、in
ci、n、in
77、某机器有一个标志寄存器,其中有进位/借位标志CF、零标志ZF、符号标志
SF和溢出标志OF,条件转移指令bgt(无符号整数比较大于时转移)的转移条件
是(2011年原题、第五章:中央处理器)
CF+OF=1
r/SF+ZF=1
C/(CF+ZF)=1
「/(CF+SF)=1
78、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻
址方式中,不、属于偏移寻址方式的是(2011年原题、第四章:指令系统)
・“间接寻址
・r基址寻址
・「相对寻址
・「变址寻址
79、某计算机存储器按字节编址,主存地址空间大小为64MB,现用4MX8位的
RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是(20
11年原题、第三章:存储系统)
・「22位
・「23位
・「25位
・⑤26位(2A26=64)
80、下列各类存储器中,不采用随机存取方式的是(2011年原题、第三章:存储
系统)
・EPROM
・"CDR0M(光盘,采用串行存取方式)
・'DRAM
・SRAM
81、下列选项中,描述浮点数操作速度指标的是(2011年原题、第二章:运算方
法和运算器)
・厂MIPS
・「CPI
・rIPC
・值MFLOPS
82、假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存工00
0次,其中访问Cache缺失(未命中)50次,则Cache的命中率是(2009年原
题、第三章:存储系统)
5%
9.5%
50%
“95%(950/1000)
83、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2
个时钟周期,总线时钟频率为10MHz,则总线带宽是(2009年原题、第六章:总
线系统)
「10MB/S
20MB/S
40MB/S
80MB/S
84、相对于微程序控制器,硬布线控制器的特点是(2009年原题、第五章:中央
处理器)
「指令执行速度慢,指令功能的修改和扩展容易
f指令执行速度慢,指令功能的修改和扩展难
「指令执行速度快,指令功能的修改和扩展容易
'•指令执行速度快,指令功能的修改和扩展难
85、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各
功能段之间的缓存时间)分别为90ns、80ns、7011s和60ns,则该计算机的CP
U时钟周期至少是(2009年原题、第五章:中央处理器)
尸90ns
80ns
70ns
60ns
86、下列关于RISC的叙述中,错误的是(2009年原题、第五章:中央处理器)
RISC普遍采用微程序控制器
RISC大多数指令在一个时钟周期内完成
RISC的内部通用寄存器数量相对CISC多
’RISC的指令数、寻址方式和指令格式种类相对CISC少
87、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组
成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一
个字节PC自动加若某转移指令所在主存地址为2000H,相对位移量字段的内
容为06H,则该转移指令成功转移后的目标地址是(2009年原题、第四章:指令
系统)
2006H
2007H
Q2008H
2009H
88、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节
编址。现要用2KX8位的ROM芯片和4KX4位的RAM芯片来设计该存储器,则
需要上述规格的ROM芯片数和RAM芯片数分别是(2009年原题、第三章:存储
系统)
1,15
2,15
「1,30
⑤2,30
89、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码
和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27x29/32,Y
=25x5/8,则用浮点加法计算X+Y的最终结果是(2009原题、第二章:运算方法和运算器)
001111100010
001110100010
010000010001
出发生溢出
90、在C程序中,int类型的变量x的值为-1088。程序执行时,x先被存放在16
位的寄存器R1中,然后被算术右移4位。则此时R1中的内容以16进制表示是
()
'FBCOH
⑤FFBCH
OFBCH
87BCH
91、补码表示的8位二进制定点小数所能表示数值的范围是()
6-1.OOOOOOOB~O.1111111B
-O.1111U1B~1.OOOOOOOB
r-l.OOOOOOOB~l.OOOOOOOB
92、在定点小数计算机中,()的原码与补码相同.
r-0.5
「1
仃-0.1
「-1
93、下列数中最大的是()
6100000006(128)
「1250(85)
「10000110(BCD石马)
55H(85)
94、用某个寄存器的值做操作数地址的寻址方式称为()寻址。
「直接
r间接
「寄存器
6寄存器间接
95、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP所指示的栈
顶单元,如果进栈的操作是:(A)-〉MSP,(SP)-l->SP,那么出栈的操作应为:
(MSP)-)A,(SP)+l->SP
(SP)+l->SP,(MSP)-)A
(SP)-l-)SP,(MSP)—〉A
”(MSP)->A,(SP)-l-)SP
96、变址寻址方式中,操作数的有效地址等于:
基值寄存器内容加上形式地址(位移量)
f堆栈指示器内容加上形式地址(位移量)
变址寄存器内容加上形式地址(位移量)
「程序记数器内容加上形式地址(位移量)
97、从以下有关RISC的描述中,选择最合适的答案。
采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。
“为了实现兼容,新设计的RISC,是从原来CISC系统的指令系统中挑选一部分
实现的。
RISC的主要目标是减少指令数,提高指令执行效率。
RISC设有乘、除法指令和浮点运算指令。
98、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。
每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的
Cache组号是(2009原题、第三章:存储系统)
r0
2
4
6
99、一个C语言程序在一台32位机器上运行。程序中定义了三个变量X、y和z,
其中x和z为int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+
y后,x、y和z的值分别是(2009原题、第一章:计算机系统概述)
・'x=0000007FH,y=FFF9H,z=00000076H
・「x=0000007FH,y=FFF9H,z=FFFF0076H
・rx=0000007FH,y=FFF7H,z=FFFF0076H
・x=0000007FH,y=FFF7H,z=00000076H
100.在集中式总线仲裁中,()方式相应最快。
・「链式查询
・行独立请求
・1计数器定时查询
•r不能确定
101,系统总线是指0
・r运算器、控制器、寄存器之间的连接部件
・「运算器、寄存器、主存之间的连接部件
・「运算器、寄存器、外围设备之间的连接部件
・0CPU、主存、外围设备之间的连接部件
102、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:
・r阶符与数符相同为规格化数
・r阶符与数符相异为规格化数
・1•数符与尾数小数点后第一位数字相异为规格化数
・「数符与尾数小数点后第一位数字相同为规格。。数
判断题
103、为相互兼容,方便系统扩展,采用了通用I/O标准接口
・宕对
・「错
104,微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用存储逻辑
技术实现。
・“对
・r错
105,微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制
信号序列的最小单位。
・⑥对
・「错
106、光盘的优点是存储容量较大、耐用、易保存等。
・:对
・「错
107、磁盘的找道时间和等待时间是随机的,所以一般取随机时间。
・「对
・6错
108、磁盘的存取时间包括找道时间、等待时间和读写时间。
・宕对
・「错
109.位密度是指磁道单位长度上能记录的二进制位数。
・口对
・r错
工10、道密度是指沿磁盘半径方向单位长度上的磁道数。
・廿对
・「错
111>常见的打印机分为:点阵针式打印机、激光打印机、喷墨打印机。
・•对
・「错
112.灰度级指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现
为颜色的不同。灰度级越高,图像层次越清楚逼真。
对
・(错
113、分辨率指显示器所能表示的像素个数,像素越密,分辨率越高,图像越模糊。
・r对
・口错
114.波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数。120
0波特率即指信号能在1秒钟内改变1200次值。
・⑤对
・「错
115,存储元存储八位二进制信息,是计算机存储信息的最小单位。
・C对
・6错
116,存储器带宽指单位时间里存储器所存取的信息量,是衡量数据传输的重要指
标。常用单位有:位/秒或字节/秒。
・廿对
・「错
117.Cache主要强调大的存储容量,以满足计算机的大容量存储要求。
・「对
・宕错
118,外存(辅存)主要强调快速存取,以便使存取速度与CPU速度相匹配。
・r对
・⑥错
119、计算机存储器功能是记忆以二进制形式表示的数据和程序。
・"对
・「错
120.ASCII码即美国国家信息交换标准代码。标准ASCII码占9位二进制位,
共表示512种字符。
对
r.错
121,引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。
6对
r错
122、机器码是信息在计算机中的二进制表示形式。
与对
r错
123、分时传送即指总线复用或是共享总线的部件分时使用总线。
⑵对
r错
124、实现高速CPU与低速外设之间工作速度上的匹配和同步是计算机接口的主要
功能之一。
仃对
r错
125、总线带宽是衡量总线性能的重要指标,它定义了总线本身所能达到的最高传
输速率(但实际带宽会受到限制)。
行对
r错
126、指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。
佝对
「错
127、并发性指两个或两个以上事件在同一时间间隔内发生。
才对
「错
128、硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。
「对
错
129、微程序控制器的优点:规整性、灵活性、可维护性强。
・"对
・「错
130,微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本
的操作。
・•对
・「错
131,引入操作数寻址方式目的有:缩短指令长度、扩大寻址范围、提高编程灵活
性等。
・⑸对
・r错
132、指令系统指一台计算机中所有机器指令的集合,是表征计算机性能的重要因
素。
・8对
・「错
133、若某计算机字代表一条指令或指令的一部分,则称数据字。
・r对
・何错
134、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字。
・C对
・口错
135、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。
・宕对
・「错
136、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。
・"对
・「错
137、时钟周期是CPU处理操作的最大时间单位。
・(对
・6错
138、地址寄存器用于存放当前执行的指令码,供进行指令译码。
・r对
.作错
139、DMA控制器即采用DMA方式的外设与系统总线之间的接口电路。
・•对
・1错
140、中断处理过程为:中断请求f中断源识别判优f中断响应一中断处理一中断
返回
・0对
・C错
141,程序计数器用于存放CPU正在执行的指令的地址。
・r对
・a错
142、指令寄存器用于保存当前CPU所要访问的内存单元的地址。
・r对
.c错
143、CPU将部分权力下放给通道,由通道实现对外设的统一管理,并负责外设与
内存间的数据传送。
・仃对
・「错
填空题
144、在一个16位的总线系统中,若时钟频率是100MHz,总线的周期为5个时钟
周期,则总线带宽是।w—(pl86设总线带宽用Dr表示,总线时钟周期用T
表示,一个总线周期传送的数据量用D表示,根据定义可得:Dr=D/T即可算出带
145、请在括号内填入适当答案。在CPU中:(1)保存当前正在执行的指令的寄
存器是I指令寄存器";(2)保存当前正要执行的指令地址的寄存器是I程序计数器,(3)
算术逻辑运算结果通常放在I通用寄存器和|数据缓冲寄有
146、硬布线器的设计方法是:先画出I指令周期流程图,再利用I布尔代数写出
综合逻辑表达式,然后用।门电路和触方等器件实现。
147.微程序控制器由历时、乐丽、『前三大部分组成,其中
声时是ROM存储器,用来存放即一。
148、流水CPU中的主要问题是:相关、相关和
相关。
149、并行处理技术主要有三种形式:尸并行、尸并行和
时间及空间
并行。
150、微程序设计技术是利用产方法设计।控制器的一门技术,具有规
整性、।灵活性、可维护性等一系列优点。
151、微指令格式中,微指令的编码通常采用以下三种方式:1直接表示法J编码表示法
和I混合表示法
152、由于数据通路之间的结构关系,微操作可分为।相容性一和।相斥性一两种。
153、在程序执行过程中,控制器控制计算机的运行总是处于।取指令一、分析指
令和I执行指令的循环当中。
154、CPU从主存取出一条指令并执行该指令的时间叫严丽一,它常用若干个
尸来表示,而后者又包含若干个万丽
155、CPU的四个主要功能是『L、三就「、尸而所和『L。
156、目前的CPU包括I控制器、I运算器和CACHE。
157、移码表示法主要用于表示「“点
数的阶码E,以利于比较两个数指数的
大小和三操作。
158、(26H或63H)异或1350的值为F。
159、为了提高运算器的速度,可以采用严进位、尸板乘除法、流
水线等并行措施。
160、显示设备工作时,为了不断提供刷新图像的信号,必须把帧图像信息存储在
存储器中。
161、按读写性质划分,光盘可以分为尸荻型光盘、L型光盘和
尸型光盘三种。
162、磁盘上访问信息的最小物理单位是।记录块'扇1
163、汉字在输入时采用।汉字输入新,在存储时采用।汉字机内码,在显示或打印时
采用严画
164、显示器上构成图像的最小单元或图象中的一个点称为严,磁盘记录
面上的一系列同心圆称为「^造0
165、地址码表示I操作数的地,以其数量为依据,可以将指令分为I零地址指令、
尸k和尸时等几种。
166、二地址指令中,操作数的物理位置有三种型式,分别是।寄存器寄存型、
I寄存器-存储型和|存储器-存储:型。
167、堆栈是一种特殊的寻址方式,它采用।先进后出原理。按结构不
同分为后=堆栈和师L堆栈。
168、形成操作数地址的方式,称为।数据寻址方式。操作数可以放在尸1寄
存器、n5^寄存器、和r1西中。
169、形成指令地址的方式,称为「方式,有师寻址和正
寻址两种。
17。、指令字长度分为尸―、尸广、产L三种形式。
171、指令格式是指令用I二进制代码和表示的结构形式,指令格式由I操作码一字
段和I地址码一两字段组成。
172、指令系统是表征一台计算机「^靛的重要因素,它的「^版和
尸施不仅直接影响到机器的硬件结构,也影响到।系统硬件一。
173、设机器数字长为8位(含1符号位),若机器数为81H(十六进制),当它分别
代表原码、补码、反码和移码时,等价的十进制整数分别为「、尸、
尸一和n
I操作系统
174、系统软件包括:服务程序、语言程序、।、数据库管理系统。
175、DRAM存储器的刷新一般有I集中式一、1分散式一和I异步式—三种方式,
之所以刷新是因为I有电荷泄露‘.
176、虚拟存储器只是一个容量非常大的存储器模型,不是任何实际的
存储器,按照主存-外存层次的信息传送单位不同,虚拟存储器有
r®式、式和式三类。
177、虚拟存储器指的是।主存外存层次,它给用户提供了一个比实际空
间大得多的।虚拟地址空间。
178、主存与CACHE的地址映射有।全相连一、1"^、1组相连一三种方式。
179、双端口存储器和多模块交叉存储器属于产存储器结构,前者采用
下k技术,后者采用尸k技术。
180、CPU能直接访问由।c—和|内存,但不能直接访问I外存。
181、存储器的技术指标主要有尸容厂、尸「和四
182、对存储器的要求是,।速度快,।成本低,为了解决这三方
面的矛盾,计算机采用「多级存储—和体系结构。
183、在总线上,由一个主方向多个从方进行写操作称为尸^;多个从方的
数据在总线上完成AND或OR操作称为「藻o
184、一个较完善的指令系统应包含:「数据传送类指令,।算术运算类指令,
I逻辑运算类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指
令等。
185、根据操作数所在位置,指出其寻址方式(填空):(1)操作数在寄存器中,
为I寻址方式。(2)操作数地址在寄存器,为I寻址方式。
(3)操作数在指令中,为而寻址方式。(4)操作数地址(主存)在指令
中,为尸寻址方式(5)操作数的
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 某著名企业绩效管理培训0704
- 《GBT 17507-2008透射电子显微镜X射线能谱分析生物薄标样的通 用技术条件》专题研究报告深度
- 《GBT 5296.7-2008消费品使用说明 第7部分:体育器材》专题研究报告
- 《FZT 99020-2018针织圆纬机数控系统通 用技术规范》专题研究报告
- 《FZT 64059-2016 机织拉毛粘合衬》专题研究报告
- 道路保洁安全培训
- 2024毛发移植围手术期提高毛囊成活率的专家共识
- 达美乐课件培训
- 边坡防护工程安全培训课件
- 车队管理安全培训任务课件
- 航天信息股份有限公司笔试题
- 油气井带压作业安全操作流程手册
- 认知障碍老人的护理课件
- 麻醉科业务学习课件
- 绿色低碳微晶材料制造暨煤矸石工业固废循环利用示范产业园环境影响报告表
- 2025吉林检验专升本试题及答案
- 军人婚恋观教育
- QHBTL01-2022 热力入口装置
- 广告标识牌采购投标方案
- 计算机应用专业发展规划
- 结算审核实施方案
评论
0/150
提交评论