数字逻辑技术试卷及解析_第1页
数字逻辑技术试卷及解析_第2页
数字逻辑技术试卷及解析_第3页
数字逻辑技术试卷及解析_第4页
数字逻辑技术试卷及解析_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

PAGE数字逻辑技术试卷-第三章一,填空题一.组合逻辑电路在任一时刻输出信号地稳态值由该时刻电路地输入信号决定,与信号输入前电路地状态无关。二.对于集成组合逻辑电路,主要通过真值表来掌握其各管脚地逻辑功能,还应判别其优先权地排列以达到正确使用。三.能将特定信息转换成机器识别地二制数码地组合逻辑电路,称为编码器;能将机器识别地二制数码转换成们熟悉地十制或某种特定信息地组合逻辑电路,称为译码器;七四LS八五是常用地集成组合逻辑电路多位数值比较器。四.在多数数据选送过程,能够根据需要将其任意一路挑选出来地电路,称为数据选择器,也叫做多路开关。五.七四LS一四七是一零线-四线八四二一BCD码优先编码器;七四LS一四八芯片是八线-三线地集成优先编码器,其使能端零时允许编码;当一时各输出端及,均封锁,编码被禁止。六.两片集成译码器七四LS一三八芯片级联可构成一个四线-一六线译码器。七.目前常用地显示器件有半导体LED显示器件与液晶LCD显示器件。其七段发光二极管内部地两种接法分别是:阳极与阴极接法。八.阴极接法地LED数码管应与输出高电有效地译码器匹配,而阳LED数码管应与输出低电有效地译码器匹配。九.一个班级有五二位学生,现采用二制编码器对每位学生行编码,则编码地输出至少需六位二制数才能满足要求。一零.欲实现一个三变量组合逻辑函数,应选用译码器电路芯片。二,判断下列说法地对与错一.组合逻辑电路地输出只取决于输入信号地现态。(对)二.三线—八线译码器电路是三—八制译码器。(错)三.已知逻辑功能,求解逻辑表达式地过程称为逻辑电路地设计。(对)四.编码电路地输入量一定是们熟悉地十制数。(错)五.七四LS一三八集成芯片可以实现任意变量地逻辑函数。(错)六.组合逻辑电路地每一个门实际上都是一个存储单元。(错)七.阴极结构地显示器需要低电驱动才能显示。(错)八.只有最简地输入,输出关系,才能获得结构最简地逻辑电路。(对)九.半加器与全加器地区别在于半加器无位输出,而全加器有。(错)一零.二制译码器地每一个输出信号就是输入变量地一个最小项。(对)三,单项选择题一.下列各型号属于优先编译码器是(C)。A,七四LS八五B,七四LS一三八C,七四LS一四八D,七四LS四八二.七段数码显示管TS五四七是(B)。A,阳极LED管B,阴极LED管C,阳极LCD管D,阴极LCD管三.八输入端地编码器按二制数编码时,输出端地个数是(B)。A,二个B,三个C,四个D,八个四.四输入地译码器,其输出端最多为(D)。A,四个B,八个C,一零个D,一六个五.当七四LS一四八地输入端按顺序输入一一零一一一零一时,输出为(C)。A,一零一B,零一零C,零零一D,一一零六.译码器地输入量是(A)。A,二制B,八制C,十制D,十六制七.编码器地输出量是(A)。A,二制B,八制C,十制D,十六制八.一个译码器若有一零零个译码输出端,则译码输入端至少有(C)。A,五个B,六个C,七个D,八个九.能实现一位二制带位加法运算地是(B)。A,半加器B,全加器C,加法器D,运算器一零.欲设计一个八位数值比较器,需要地数据输入,数据输出信号为(B)。A,八与三B,一六与三C,八与八D,一六与一六四,简述题一.试述组合逻辑电路地特点?答:组合逻辑电路地基本单元是门电路,在任何时刻,组合逻辑电路地输出只取决于电路各输入状态地组合,与电路原来地状态无关。组合逻辑电路不包含记忆元件,而且输出与输入之间没有反馈连线。二.何谓二制编码?编码电路地作用是什么?答:将二制数码零与一按一定规则组成代码来表示一个特定对象或者们熟悉地十制数地过程叫做编码。具有编码功能地电路称为编码电路,编码电路地作用就是按照被编对象地不同特点与编码要求,将们熟悉地十制数以及某特定信息作为电路输入,经电路编码后输出成为计算机可以识别地二制代码。三.二制编码与二—十制编码有何不同?优先编码器有何特点?答:二制编码就是以自然二制码行代码编制,而二-十制编码则是用多位二制数码表示一位十制数码地代码编制。优先编码器地特点是:对输入信号安排了优先编码顺序,允许同时输入多路编码信号,但编码器只对其优先级别最高地一个输入信号行编码,所以不会出现编码混乱现象。四.何谓译码?译码器地作用是什么?二-十制译码器地输入量与输出量在制上有何不同?答:译码是编码地逆过程。译码器地作用是将具有特定意义地输入二制代码翻译成对应地输出信号。二-十制译码器地输入量是二制代码,输出量是们熟悉地十制BCD代码。五.在功能电路设置控制端有什么作用?答:控制端也称作使能端。当控制端有效时,器件处于工作状态,否则器件被禁止。在分析具有控制输入端地组合逻辑电路时,要分清功能输入端与控制输入端。只有控制输入端处于有效状态时,功能输入与输出之间才有相应地逻辑关系。六.若已有现成地BCD-七段译码器,选用七段显示器LED时对应注意哪些?答:若七段译码器输出为高电有效,应选用阴极LED数码管,若七段译码器输出为低电有效,应选用阳极LED数码管。七.全加器与半加器有什么区别?答:两个一位二制数A与B相加,不考虑低位位地加法器称为半加器,如考虑到相邻低位位地加法器则是全加器。八.数据分配器地基本作用是什么?答:数据分配器地基本作用是把一条通道上地数字信息分时送到不同地数据通道上。九.数据选择电路地基本功能是什么?答:数据选择器地基本功能是它能将多路数字信息分地由一条通道传送出去。一零.什么叫竞争冒险?产生地原因是什么?有哪两种险象?答:门电路输入端两个或两个以上相反地输入信号同时发生逻辑电跳变地现象叫做竞争,由于竞争而在电路输出端产生尖脉冲地现象称为冒险现象。产生竞争冒险地原因是由于电路地延迟,使逻辑电路在信号变化地瞬间可能出现错误地逻辑输出,从而引起逻辑混乱。出现高电尖峰地险象称为一冒险;低电险象称为零冒险。五,分析题一.根据表三-一八所示内容,分析其功能,并画出其最简逻辑电路图。表三-一八组合逻辑电路真值表输入输出ABCF零零零一零零一零零一零零零一一 零一零零零一零一零一一零零一一一一分析:从真值表输入,输出关系可写出相应逻辑函数式为:显然,电路地输入量相同时,输出才为一,否则为零。因此该电路是一个三变量一致电路。&≥一=一AFBCD(a)≥&≥一=一AFBCD(a)≥一≥一&AFBC一(b)图三.五三检测三.五.二逻辑电路分析:(a)图地逻辑函数式为:(b)图地逻辑函数式为:三.六,设计题一.画出实现逻辑函数地逻辑电路。设计:对逻辑函数式行化简:&≥一&≥一ABC&F根据上述最简式可画出逻辑电路为:二.设计一个三变量地判偶逻辑电路,其零也视为偶数。设计:根据题目要求写出逻辑功能真值表如下;ABCF零零零零零一零一零零一一一零零一零一一一零一一一一零零一零一一零&≥一&≥一ABCF一一一&&&根据逻辑表达式可画出上述逻辑电路图。三.用与非门设计一个三变量地多数表决器逻辑电路。ABC&&ABC&&&F&ABCF零零零零零一零一零零一一一零零一零一一一零一一一零零零一零一一一根据真值表写出逻辑函数式并化简为最简与或式如下:根据上述最简式画出相应逻辑电路图如上所示。四.用与非门设计一个组合逻辑电路,完成如下功能:只有当三个裁判(包括裁判长)或裁判长与一个裁判认为杠铃已举起并符合标准时,按下按键,使灯亮(或铃响),表示此次举重成功,否则,表示举重失败。设计:根据题意取三个裁判分别为输入变量A,B,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论