《数字电子技术项目式教程》课件15 集成触发器_第1页
《数字电子技术项目式教程》课件15 集成触发器_第2页
《数字电子技术项目式教程》课件15 集成触发器_第3页
《数字电子技术项目式教程》课件15 集成触发器_第4页
《数字电子技术项目式教程》课件15 集成触发器_第5页
已阅读5页,还剩23页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

问题:同步RS触发器动作有什么特点?

集成触发器大多都是响应于CP边沿的触发器。就其内部结构和防止空翻的原理而言,大致可分为主从型和边沿型两类。复习同步触发器存在空翻现象内容:1.集成J-K触发器

2.集成D触发器

3.集成T触发器目的与要求:

1.复述集成触发器的动作特点

2.写出JK、D、T触发器的真值表、特征方程

3.学会画JK、D、T触发器的逻辑符号和工作波形图重点:JK、D、T触发器的功能和特点难点:JK、D、T触发器工作波形的画法

JK触发器是在RS触发器基础上改进而来,在使用中没有约束条件。常见的JK触发器有主从结构的,也有边沿型的。

JK触发器是一种多功能触发器,在实际中应用很广。4.2.1集成JK触发器

(1).JK触发器功能表

2.JK触发器的功能描述1.JK触发器的逻辑符号(2).JK触发器状态转换真值表

(3).JK触发器特征方程(4).JK触发器状态转换图

JKQn+1

00Qn11Qn01

0

10

1

CPJKQ例1:画出主从JK触发器()输出端波形图。(5).时序图JKQQCPQ1例2:假设初态Qn=0,画出Q1的波形图。CPQ13.常用集成JK触发器QQ型号触发器数结构时钟JK输出74721主从1J1,J2,J3K1,K2,K3741072主从独立JK74762边沿独立JK741092边沿独立JK741122边沿独立JK742764边沿独立JKQ743764边沿公共JKQQQQ4.2.2集成D触发器

1.逻辑符号1DQQCPC1D2.

特征(状态)方程

Qn+1=D

3.状态转换图

例:根据输入,画D触发器波形(初态为0)CPDQ4.波形图

5.D触发器的计数形式6.常用集成D触发器QQ型号特性时钟置位端复位端输出74742D,正边沿独立独立,低电平独立,低电平742738D,正边沿公共无公共,低电平Q743748D,正边沿公共无无Q(三态)741754D,正边沿公共

无公共,低电平4.2.3集成T触发器1.特性方程2.功能表

4.2.4带直接置位端和直接复位端的触发器

同步?异步?

(a)外引脚图

(b)逻辑符号

74LS112为负边沿触发的双JK触发器。SD、RD分别为异步置1端和异步置0端,均为低电平有效。

74LS112逻辑功能双D触发器74LS74(a)外引脚图(b)逻辑符号

双D触发器74LS74的功能表

触发方式为CP上升沿触发。低电平有效的异步置0端和异步置1端例:画出下降沿触发的JK触发器时序图CPKJQ课堂练习

例:逻辑电路如图所示,各触发器初态均为0,根据CP脉冲,画出输出Q1,Q2波形.Q1CPQ2JKQ1Q11DQ2QC1C1课堂练习下列电路中,计数方式的电路是?JKQQ10CPTQQ1CPTQQ0CP课堂练习JKQQCP本次课重点介绍集成触发器的动作特点

JK、D、T触发器的真值表、特征方程,

JK、D、T触发器的逻辑符号和工作波形图小结(a)下降沿触发

(b)上升沿触发JK触发器的逻辑符号D触发器的逻辑符号

目前市场上出售的集成触发器产

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论