版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
(19)国家知识产权局(12)发明专利(10)授权公告号CN113594046B(65)同一申请的已公布的文献号(30)优先权数据(73)专利权人台湾积体电路制造股份有限公司地址中国台湾新竹(72)发明人叶书伸杨哲嘉汪金华林柏尧郑心圃林嘉祥(74)专利代理机构北京德恒律治知识产权代理有限公司11409专利代理师章社杲李伟审查员王欣(54)发明名称利高栽体~204方法包括形成第一介电层;形成包括延伸至第一介电层中的第一通孔的第一再分布线,以及位于第一介电层上方的第一迹线;形成覆盖第一再分布线的第二介电层;以及图案化第二介电层以形成通孔开口。第一再分布线通过通孔开口露出。方法还包括在第二介电层中形成第二通孔,并且在第二通孔上方形成接触第二通孔的导电焊盘;以及在导电焊盘上方形成导电凸块。导电焊盘大于导电凸块,并且导电焊盘的第一中心从导电凸块的第二中心偏离。第二通孔从导电凸块21.一种形成半导体结构的方法,包括:形成第一介电层;形成第一再分布线,所述第一再分布线包括延伸至所述第一介电层中的第一通孔和位于所述第一介电层上方的第一迹线;形成覆盖所述第一再分布线的第二介电层;图案化所述第二介电层以形成通孔开口,其中,所述第一再分布线通过所述通孔开口在所述第二介电层中形成第二通孔,并且在所述第二通孔上方形成接触所述第二通孔在所述导电焊盘上方形成导电凸块,其中,所述导电焊盘大于所述导电凸块,并且所述导电焊盘的第一中心从所述导电凸块的第二中心偏离,并且其中,所述第二通孔从所述导电凸块的第二中心偏离更远,其中,所述导电焊盘包括具有凸形形状的第一部分和第二部分,并且其中,在所述导电焊盘的顶视图中,连接凸形形状内任意两点的任何直线都完全位于所述凸形形状内,所述第一部分和所述第二部分位于所述导电焊盘的所述第一中心的相对侧上,并且其中,所述第一部分比所述第二部分窄,所述第二通孔和所述导电凸块的所述第二中心位于所述导电焊盘的所述第一中心的相对侧上,所述第二通孔处于所述第一部分的一侧,并且所述导电凸块的所述第二中心处于所述第二部分的一侧,其中,所述导电焊盘具有平整的顶面、平整的底面以及在所述顶面与所述底面之间的四个侧壁,在所述导电焊盘的顶视图中,所述四个侧壁中的两个是弧形侧壁,并且另外的两个侧壁是笔直侧壁,并且其中,所述弧形侧壁和所述笔直侧壁交替布置。2.根据权利要求1所述的方法,其中,所述第二通孔和所述导电焊盘通过共同的镀工艺3.根据权利要求1所述的方法,其中,所述第二通孔、所述导电焊盘和所述导电凸块使用相同的金属晶种层形成。4.根据权利要求1所述的方法,还包括:在所述导电凸块上方接合封装组件;以及分配底部填充物,其中,所述底部填充物接触所述导电凸块的第一侧壁,并且所述底部填充物还接触所述导电焊盘的顶面和第二侧壁。5.根据权利要求1所述的方法,其中,所述第二通孔包括与所述导电凸块重叠的第一部分和延伸超过所述导电凸块的相应边缘的第二部分。6.根据权利要求1所述的方法,其中,所述第二通孔具有锥形轮廓。7.根据权利要求1所述的方法,其中,所述导电凸块具有圆形的顶视图形状。8.根据权利要求1所述的方法,其中,所述第一通孔和所述第二通孔位于所述导电焊盘的所述第一中心的相对侧上。第一介电层;第一通孔,延伸至所述第一介电层中;导电迹线,位于所述第一介电层上方,其中,所述导电迹线位于所述第一通孔上方并结3合至所述第一通孔;导电焊盘,位于所述第二通孔上方并接触所述第二通孔;其中,所述导电焊盘具有第一导电凸块,位于所述导电焊盘上方并接触所述导电焊盘,其中,所述导电凸块具有第二中心,并且其中,所述第二通孔和所述导电凸块的所述第二中心位于所述导电焊盘的所述第一中心的相对侧上,其中,所述导电焊盘包括具有凸形形状的第一部分和第二部分,并且其中,在所述导电焊盘的顶视图中,连接凸形形状内任意两点的任何直线都完全位于所述凸形形状内,所述第一部分和所述第二部分位于所述导电焊盘的所述第一中心的相对侧上,并且其中,所述第一部分比所述第二部分窄,所述第二通孔和所述导电凸块的所述第二中心位于所述导电焊盘的所述第一中心的相对侧上,所述第二通孔处于所述第一部分的一侧,并且所述导电凸块的所述第二中心处于所述第二部分的一侧,其中,所述导电焊盘具有平整的顶面、平整的底面以及在所述顶面与所述底面之间的四个侧壁,在所述导电焊盘的顶视图中,所述四个侧壁中的两个是弧形侧壁,并且另外的两个侧壁是笔直侧壁,并且其中,所述弧形侧壁和所述笔直侧壁交替布置。10.根据权利要求9所述的半导体结构,其中,所述导电凸块具有圆形的顶视图形状,并且所述导电焊盘在第一方向上延伸超过所述导电凸块的第一边缘至第一距离,并且在第二方向上延伸超过所述导电凸块的第二边缘至小于所述第一距离的第二距离,其中,所述第一方向和所述第二方向是从所述第二中心出发的相对方向。11.根据权利要求9所述的半导体结构,其中,所述第二通孔具有与所述导电凸块重叠的第一部分。12.根据权利要求11所述的半导体结构,其中,所述第二通孔还包括延伸超过所述导电凸块的边缘的第二部分。13.根据权利要求9所述的半导体结构,其中,所述第一通孔与所述导电凸块的所述第二中心对准。14.根据权利要求9所述的半导体结构,其中,所述第一通孔从所述导电凸块的所述第二中心偏离。15.根据权利要求14所述的半导体结构,其中,所述导电迹线具有长度和小于所述长度的宽度,并且其中,所述导电迹线的中间部分的宽度比所述导电迹线的位于所述中间部分的相对侧上的部分的宽度窄。多个介电层;多个再分布线,位于所述多个介电层中,其中,所述多个再分布线的每个包括通孔和位于所述通孔上方并接触所述通孔的迹线,并且将所述多个再分布线中的一些通孔堆叠以形顶部通孔,位于所述多个再分布线的顶部再分布线中的顶部迹线上方并接触所述顶部迹线;4导电焊盘,位于所述顶部通孔上方并接触所述顶部通孔;以及导电凸块,位于所述导电焊盘上方并结合至所述导电焊盘,其中,所述导电凸块和所述第一部分,延伸超过所述导电凸块的第一边缘至第一距离,以及第二部分,延伸超过所述导电凸块的第二边缘至小于所述第一距离的第二距离,其中,所述导电焊盘的第一部分和第二部分具有凸形形状,并且其中,在所述导电焊盘的顶视图中,连接凸形形状内任意两点的任何直线都完全位于所述凸形形状内,所述第一部分和所述第二部分位于所述导电焊盘的第一中心的相对侧上,并且其中,所述第一部分比所述第二部分窄,所述顶部通孔和所述导电凸块的第二中心位于所述导电焊盘的所述第一中心的相对侧上,所述顶部通孔处于所述第一部分的一侧,并且所述导电凸块的所述第二中心处于所述第二部分的一侧,其中,所述导电焊盘具有平整的顶面、平整的底面以及在所述顶面与所述底面之间的四个侧壁,在所述导电焊盘的顶视图中,所述四个侧壁中的两个是弧形侧壁,并且另外的两个侧壁是笔直侧壁,并且其中,所述弧形侧壁和所述笔直侧壁交替布置。17.根据权利要求16所述的半导体结构,其中,所述顶部通孔具有锥形轮廓。18.根据权利要求16所述的半导体结构,其中,所述导电凸块具有圆形的顶视图形状。19.根据权利要求16所述的半导体结构,其中,所述顶部通孔与所述导电凸块部分地重20.根据权利要求16所述的半导体结构,还包括底部填充物,所述底部填充物与所述导电凸块的第一侧壁以及所述导电焊盘的第二侧壁和顶面接触。5半导体结构及其形成方法技术领域[0001]本申请的实施例涉及半导体结构及其形成方法。背景技术[0002]随着半导体技术的发展,半导体芯片/管芯变得越来越小。同时,需要将更多功能集成至半导体管芯中。因此,半导体管芯需要将越来越大数量的I/0焊盘封装至较小的区域中,并且I/O焊盘的密度随着时间的推移而迅速增加。因此,半导体管芯的封装变得更加困难,这不利地影响了封装件的良率。[0003]典型的接合结构可以包括作为金属焊盘的凸块下金属(UBM)和UBM上的金属柱。焊料区域可以用于将金属柱接合至另一封装组件的另一电连接件。发明内容[0004]本申请的一些实施例提供了一种形成半导体结构的方法,包括:形成第一介电层;形成第一再分布线,所述第一再分布线包括延伸至所述第一介电层中的第一通孔和位于所述第一介电层上方的第一迹线;形成覆盖所述第一再分布线的第二介电层;图案化所述第二介电层以形成通孔开口,其中,所述第一再分布线通过所述通孔开口露出;在所述第二介电层中形成第二通孔,并且在所述第二通孔上方形成接触所述第二通孔的导电焊盘;以及在所述导电焊盘上方形成导电凸块,其中,所述导电焊盘大于所述导电凸块,并且所述导电焊盘的第一中心从所述导电凸块的第二中心偏离,并且其中,所述第二通孔从所述导电凸块的第二中心偏离更远。[0005]本申请的另一些实施例提供了一种半导体结构,包括:第一介电层;第一通孔,延伸至所述第一介电层中;导电迹线,位于所述第一介电层上方,其中,所述导电迹线位于所述第一通孔上方并结合至所述第一通孔;第二介电层,覆盖所述导电迹线;第二通孔,位于所述第二介电层中;导电焊盘,位于所述第二通孔上方并接触所述第二通孔;其中,所述导电焊盘具有第一中心;以及导电凸块,位于所述导电焊盘上方并接触所述导电焊盘,其中,所述导电凸块具有第二中心,并且其中,所述第二通孔和所述导电凸块的所述第二中心位于所述导电焊盘的所述第一中心的相对侧上。[0006]本申请的又一些实施例提供了一种半导体结构,包括:多个介电层;多个再分布线,位于所述多个介电层中,其中,所述多个再分布线的每个包括通孔和位于所述通孔上方并接触所述通孔的迹线,并且将所述多个再分布线中的一些通孔堆叠以形成通孔堆叠件,其中,所述通孔垂直对准;顶部通孔,位于所述多个再分布线的顶部再分布线中的顶部迹线上方并接触所述顶部迹线;导电焊盘,位于所述顶部通孔上方并接触所述顶部通孔;以及导电凸块,位于所述导电焊盘上方并结合至所述导电焊盘,其中,所述导电凸块和所述顶部通孔是偏心的,并且其中,所述导电焊盘包括:第一部分,延伸超过所述导电凸块的第一边缘至第一距离,以及第二部分,延伸超过所述导电凸块的第二边缘至小于所述第一距离的第6附图说明[0007]当结合附图进行阅读时,从以下详细描述可最佳理解本发明的各个方面。应该指尺寸可以任意地增大或减小。[0008]图1至图12示出了根据一些实施例的形成包括偏心接合结构的互连组件的中间阶段的截面图。[0009]图13示出了根据一些实施例的包括偏心接合结构的封装件。[0010]图14示出了根据一些实施例的偏心接合结构的截面图。[0011]图15示出了根据一些实施例的偏心接合结构的顶视图。[0012]图16示出了根据一些实施例的具有较窄的中间部分的再分布线的顶视图。[0013]图17示出了根据一些实施例的偏心接合结构的截面图。[0014]图18示出了根据一些实施例的偏心接合结构的顶视图。[0015]图19示出了根据一些实施例的具有较窄的中间部分的再分布线的顶视图。[0016]图20和图21示出了根据一些实施例模拟的结构。[0017]图22示出了根据一些实施例的用于形成包括偏心接合结构的互连组件的工艺流具体实施方式[0018]以下公开内容提供了许多用于实现本发明的不同部件的不同实施例或实例。下面描述了组件和布置的具体实例以简化本发明。当然,这些仅仅是实例,而不旨在限制本发明。例如,以下描述中,在第二部件上方或者上形成第一部件可以包括第一部件和第二部件直接接触形成的实施例,并且也可以包括在第一部件和第二部件之间可以形成额外的部件,从而使得第一部件和第二部件可以不直接接触的实施例。另外,本发明可以在各个实例中重复参考数字和/或字母。该重复是出于简化和清楚的目的,其本身并不指示所讨论的各个实施例和/或结构之间的关系。部件的关系。除了图中所示的方位外,空间相对术语旨在包括器件在使用或操作中的不同方位。装置可以以其他方式定向(旋转90度或在其他方位上),而本文使用的空间相对描述符可以同样地作出相应的解释。[0020]提供了包括偏心接合结构的封装件及其形成方法。根据本发明的一些实施例,形成导电凸块(可以是金属柱),并且在导电凸块之下形成导电焊盘,其中,导电焊盘大于导电凸块。导电焊盘是细长的,并且可以具有比另一侧窄的一侧。第一通孔位于导电焊盘下面并结合至导电焊盘。第一通孔从上面的导电凸块的中心垂直地偏离。位于第一通孔下面并结合至第一通孔的再分布线可以具有较窄的中心部分。位于第一通孔下面并电连接到第一通孔的多个第二通孔也从第一通孔偏移。导电焊盘和再分布线的偏移和特定形状可以防止具有高热膨胀系数(CTE)值的导电凸块、导电焊盘以及通孔垂直对准,并且因此可以减小应力。本文讨论的实施例将提供实例以使得能够进行或使用本发明的主题,并且本领域普通技术人员将容易理解可以进行的修改,同时保持在不同实施例的预期范围内。贯穿各个视7图和示例性实施例,相同的参考标号用于指示相同的元件。尽管讨论的方法实施例可以以特定顺序执行,其他方法实施例可以以任何逻辑顺序执行。[0021]图1至图12示出了根据本发明的一些实施例的形成包括偏心接合结构的互连组件中的中间阶段的截面图。相应的工艺也示意性地反映在图22所示的工艺流程中。可以理解的是,尽管包括偏心接合结构的互连组件是从载体开始形成的,它也可以从诸如器件管芯的扇出型互连结构、器件管芯的部分或中介层等其他组开始形成。[0022]图1示出了载体20和形成在载体20上释放膜22。载体20可以是玻璃载体、硅晶圆、有机载体等。根据一些实施例,载体20可以具有圆形的顶视图形状。释放膜22可以由能够在诸如激光束的辐射下分解的聚合物基材料(诸如光热转换(LTHC)材料)形成,从而使得载体20可以从在随后的工艺中形成的上面的结构剥离。根据本发明的一些实施例,释放膜22包括涂覆至载体20上的环氧基热释放材料。[0023]如图1至图4所示,在释放膜22上方形成多个介电层和多个RDL。相应工艺示为在图22所示的工艺流程200中的工艺202。参考图1,首先在释放膜22上形成介电层24.根据本发明的一些实施例,介电层24由聚合物形成,该聚合物也可以是诸如聚苯并恶唑(PBO)、聚酰亚胺、苯并环丁烯(BCB)等的光敏材料,这可以使用光刻工艺容易地图案化。[0024]根据一些实施例,在介电层24上方形成再分布线(RDL)26.RDL26的形成可以包括在介电层24上方形成晶种层(未示出),在晶种层上方形成诸如光刻胶的图案化的掩模(未示出),并且然后在暴露的晶种层上执行金属镀工艺。然后去除图案化的掩模和由图案化的掩模覆盖的晶种层的部分,留下如图1中的RDL26。根据本发明的一些实施例,晶种层包括钛层和位于钛层上方的铜层。可以使用例如物理气相沉积(PVD)或类似工艺来形成晶种层。可以使用例如化学镀来执行镀。[0025]进一步参考图1,在RDL26上形成介电层28.介电层28的底面接触RDL26和介电层24的顶面。根据本发明的一些实施例,介电层28由可以是诸如PBO、聚酰亚胺、BCB等的光敏非有机介电材料。然后图案化介电层28以在其中形成开口30。从而,RDL26的一些部分通过介电层28中的开口30暴露。[0026]接下来,参考图2,形成RDL32以连接至RDL26.RDL32包括位于介电层28上方的金属迹线(金属线)。RDL32也包括延伸至介电层28中的开口30中的通孔。也可以通过镀工艺形成RDL32,其中,每个RDL32包括晶种层(未示出)和位于晶种层上方的镀金属材料。根据一些实施例,RDL32的形成可以包括:沉积延伸至通孔开口中的毯式金属晶种层;以及形成并图案化镀掩模(诸如光刻胶),其中,开口直接形成在通孔开口上方。然后执行镀工艺以镀金属材料,该金属材料完全填充通孔开口30,并且具有比介电层28的顶面高的一些部分。然后去除镀掩模,随后进行蚀刻工艺以去除金属晶种层的先前由镀掩模覆盖的暴露部分。金属晶种层的剩余部分和镀金属材料为RDL32。[0027]金属晶种层和镀材料可以由相同的材料或不同的材料形成。RDL32中的金属材料可以包括金属或金属合金,金属或金属合金包含铜、铝、钨或其合金。RDL32包括RDL称为迹线或迹线部分)32L和通孔部分(也称为通孔)32V,其中,迹线部分32L位于介电层28上方,并且通孔部分32V位于介电层28中。因为迹线部分32L和通孔部分(也称为通孔)32V是在相同的镀工艺中形成,通孔32V和相应的上面的迹线部分32L之间没有可区分的界面。而8[0028]参考图3,在RDL32和介电层28上方形成介电层34。可以使用聚合物形成介电层34,该聚合物可以选自与介电层28的那些相同的候选材料组。例如,介电层34可以由PBO、聚非有机介电材料。[0029]图3还示出了电连接至RDL32的RDL36的形成。RDL36的形成可以采用与用于形成RDL32相似的方法和材料。RDL36包括迹线部分(RDL线)36L和通孔部分(通孔)36V,其中迹线部分36L位于介电层34上方,并且通孔36V延伸至介电层34中。而且,每个通孔36V可以具[0030]图4示出了介电层38和42以及RDL40和44的形成。根据本发明的一些实施例,介电层38和42由选自用于形成介电层34和38的相同的候选材料组的材料形成,并且可以包括如上所述的有机材料或无机材料。应当理解,尽管在所示的示例性实施例中,讨论的四个介电可以采用更少或更多的介电层和RDL层。[0031]图5至图10示出了根据一些实施例的通孔56、导电焊盘58和导电凸块60(图10)的形成。参考图5,形成介电层46.相应的工艺示为图22所示的工艺流程200中的工艺204.根据化介电层46以形成通孔开口48,从而使得下面的RDL线44L的焊盘部分暴露。相应的工艺示为图22所示的工艺流程200中的工艺206。根据一些实施例,通孔开口48从相应的下面的通孔44V横向偏离。如图5所示,相对于相应的上面的RDL线44L的中心线,一些通孔44V可以相比于相应的开口48偏离至相对侧。[0032]参考图6,沉积金属晶种层51。相应的工艺示为图22所示的工艺流程200中的工艺208.根据一些实施例,金属晶种层51包括钛层和位于钛层上方的铜层。根据可选的实施例,金属晶种层51包括物理接触介电层46的单个铜层。然后形成并且图案化镀掩模50,其中,开口52形成在镀掩模50中。相应的工艺示为图22所示的工艺流程200中的工艺210。通孔开口48位于开口52下方并与结合至开口52。开口52的顶视图形状可以是不规则的,例如,具有如图15所示的导电焊盘58的形状。[0033]参考图7,通过镀工艺沉积金属材料54。相应的工艺示为图22所示的工艺流程200铜合金。可以调节工艺条件,从而使得镀材料54的顶面可以是平坦的。根据可选的实施例,金属材料54的顶面部分可以具有凹槽,如虚线53所示,该凹槽是由于通孔开口48的填充而形成的(图7)。[0034]在随后的工艺中,例如可以通过灰化工艺去除可以是光刻胶的镀掩模50。相应的工艺示为图22所示的工艺流程200中的工艺214.因此,下面的金属晶种层51的部分暴露。[0035]参考图8,在不去除金属晶种层51的情况下,在金属晶种层51和镀材料54上形成镀掩模57。镀掩模57具有开口52’。相应的工艺示为图22所示的工艺流程200中的工艺216。接着,通过可以是例如电化学镀工艺或化学镀工艺的镀工艺形成导电凸块60。相应的工艺示为图22所示的工艺流程200中的工艺218。整个导电凸块60可以由诸如铜或铜合金的均质材料形成。导电凸块60和下面的镀材料54之间可以具有可区分的界面,或者导电凸块60和下9面的镀材料54可以彼此合并(例如,当两者均由铜形成时),而在两者之间没有可区分的界面。导电凸块60由于他们的形状也称为金属柱或金属棒。例如,图21示出了具有圆形的顶视图形状的示例性导电凸块60,同时,取决于开口52’的顶视图形状,也可以采用诸如六边形、八边形等的其他形状。[0036]图9还示出了根据一些实施例的也通过镀沉积的焊料区域62的沉积。焊料区域62焊料区域62。[0037]在随后的工艺中,例如通过灰化去除镀掩模57。相应的工艺示为图22所示的工艺流程200中的工艺220。接着,执行可以是湿蚀刻工艺或干蚀刻工艺的蚀刻工艺以去除金属晶种层51的暴露部分。相应的工艺示为图22所示的工艺流程200中的工艺222。将直接位于镀金属材料54下方的金属晶种层51的部分保留。在整个说明书中,金属材料54和下面的金属晶种层51的剩余部分统称为通孔56(也称为顶部通孔)和导电焊盘58。图10中示出了所得的结构。通孔56是位于介电层46中的部分,同时导电焊盘58是位于介电层46上方的部分。每个通孔56和导电焊盘58可以包括金属晶种层51的剩余部分和镀材料54的部分。导电凸块60直接位于导电焊盘58的上方,并从导电焊盘58的边缘横向凹进。换句话说,导电焊盘58具有比导电凸块60大的顶视图尺寸。[0038]在整个说明书中,位于释放膜22上以将互连组件64放置在框架(未显示)上,其中,焊料区域62粘附至框架中的带。然后,将互连组件64从载体20剥离,例如,通过将UV光或激光束投射在释放膜22上,从而使得释放膜22在UV光或激光束的热量下分解。相应的工艺示为图22所示的工艺流程200中的工艺224.因此,互连组件64从载体20剥离。所得的互连组件64在图11中示出。在所得结构中,可以暴露介电层24.如果形成焊料区域62,则可以将其回流以具有圆形表面。[0039]进一步参考图11,形成电连接件66以电连接至RDL26。根据一些实施例,电连接件66是UBM。UBM66的形成工艺也可以包括:图案化介电层24以形成开口;沉积可以包括钛层和位于钛层上的铜层的金属晶种层;形成并图案化镀掩模;镀导电材料;去除镀掩模,以及蚀刻金属晶种层。根据其他实施例,电连接件66是焊料区域,并且形成工艺可以包括图案化介电层24(例如,通过激光钻孔)以形成开口,将焊料球放置到开口中并且执行回流工艺以回流焊料区域。[0040]在随后的工艺中,在切割工艺中将互连组件64分割开以形成多个相同的互连组件64’(也称为封装组件64')。可以通过沿着划线68分割互连组件64来执行切割工艺。[0041]互连组件64'可以用于形成封装件。图12示出了包括将互连组件64’接合至封装组件70的示例性结构的部分。根据一些实施例,位于封装组件70的表面上的电连接件72可以通过焊料区域74接合至互连组件64’。焊料区域74可以包括如图11所示的焊料区域62。电连过直接的金属至金属接合而接合至导电凸块60。根据这些实施例,没有形成焊料区域62(图11),并且导电凸块60通过直接的金属至金属接合而物理地结合至电连接件72.根据一些实施例,将底部填充物76分配至封装组件70和互连组件64’之间的间隙中。底部填充物76接触导电焊盘58的延伸部分的侧壁和顶面,并且延伸部分横向延伸超出上面的导电凸块60的边缘。分配可以由或包括模塑料形成的或包括模塑料的密封剂78。可以执行平坦化工艺以使封装组件70的顶面与密封剂78的顶面齐平。[0042]图13示出了互连组件64’的应用。图12所示的结构也可以是图13所示的结构的部分。将每个互连组件64’接合至一个或多个封装组件70(包括70A和70B作为实例)。诸如偏心接合结构的一些结构的细节在图13没有详细示出,并且参考图11至图12以及图14至图18可以找到这些细节。根据一些实施例,封装组件70包括可以是中央处理器(CPU)管芯、图形处用处理(AP)管芯等的逻辑管芯。封装组件70也可以包括诸如动态随机存取存储器(DRAM)管芯,静态随机存取存储器(SRAM)管芯等的存储器管芯。存储器管芯可以是分立的存储器管芯,或者可以是包括多个堆叠的存储器管芯的形式的管芯堆叠件。封装组件70也可以包括片上系统(SOC)管芯。[0043]根据一些实施例,封装组件70包括可以是逻辑管芯或SOC管芯的封装组件70A。根据一些实施例,封装组件70A包括半导体衬底71和集成电路器件(未示出,例如包括晶体管)。封装组件70可以还包括可以是存储器管芯或存储器堆叠件的封装组件70B。还示出了底部填充物76和模塑料78。[0044]互连组件64'还接合至封装组件80。根据一些实施例,封装组件80是或包括中介层、封装衬底、印刷电路板等。可以通过焊料区域82来实现接合。将底部填充物84分配在互[0045]图14和图15分别示出了根据一些实施例的偏心结构的部分的截面图和顶视图。示出的部分在图12中的区域84A中。根据一些实施例,导电凸块60具有可以是诸如圆柱体的旋转对称的对称结构。例如,图15示出了导电凸块60可以具有圆形的顶视图形状。导电凸块60的中心(线)60C从导电焊盘58的中心(线)58C偏离。根据其他的实施例,导电凸块60可以具有另一对称的顶视图形状,选自包括但不限于也相对于中心线60C对称的六边形、八边形等形状。通孔56从导电焊盘58的中心线58C偏离,并且通孔56和导电凸块60从导电焊盘58的中心58C偏离至相对方向。例如,通孔56在图14和图15中向左偏移,同时,导电凸块60的中心准,或者可以从通孔44V偏离。在整个说明书中,由于通孔56和导电凸块60的中心线垂直未对准,将相应的接合结构称为偏心接合结构。[0046]参照图15,导电焊盘58具有在X方向上测量的长度L1。在Y方向上,导电焊盘58具有可以等于或小于长度L1的最大宽度W1。导电焊盘58可以相对于在X方向上延伸并且穿过中在中心58C的左侧上的导电焊盘58的左侧部分可以小于在中心58C的右侧上的右侧部分。例如,可以考虑将导电焊盘58的形状设计为从圆88A(以圆心为中心60C)开始,并且切出割线88B的外侧部分。割线88B彼此不平行。因此,导电焊盘58具有平整的顶面,平整的底面以及在顶面与底面之间的四个侧壁。侧壁中的两个是弧形侧壁,并且另外的两个侧壁是笔直侧壁(对应于割线88B)。弧形侧壁和笔直侧壁交替布置。导电焊盘58的顶视图具有水滴形状。导电焊盘58的边缘也可以具有一些具有圆形的曲线88A的边缘(弯曲的左边缘和弯曲的右边缘)。根据可选的实施例,也可以采用一侧比另一侧宽的其他形状。割线88B作为导电焊盘58的边缘,可以将曲线88C用作导电焊盘58的边缘作为实例。[0047]在传统的结构中,导电凸块60和导电焊盘58将是同心的,并且中心线58C与60C在11焊盘58以及通孔44V、40V和36V由具有比诸如介电层46、42和38、底部填充物76等的周围材料的热膨胀系数(CTE)大得多的CTE值的金属形成。当通孔56、44V(以及可能的通孔40V和36V)也与中心线60C对准时,在所得结构中存在高应力,这可能导致分层和迹线断裂。为了减小应力,如果通孔44V侧向移动(同时通孔56与中心线60C对准)以从导电焊盘58偏离,则所得结构将占据较大的芯片面积。[0048]根据本发明的实施例,通孔56从中心线58C偏离并且在与导电凸块60的偏离方向(向右)相对的方向(向左)偏离。相应的,衰减了从导电凸块60施加至通孔56应力。此外,通孔44V可以从通孔56偏离,从而使得可以进一步减小来自导电凸块60至通孔44V的应力。例如,当温度提高并且导电凸块60施加向下的应力,由于通孔56从导电凸块60偏离,通过导电焊盘58衰减了部分应力。由于RDL线44L的灵活性,在转移至通孔44V之前,进一步衰减了应[0049]再次参考图14,根据一些实施例,通孔56从导电焊盘58的中心线58C偏离了间距外,通孔56与导电凸块60至少部分地重叠是期望的。例如,图14示出了通孔56的右侧部分与导电凸块60重叠,同时通孔56的左侧部分延伸超过导电凸块60的左侧边缘。导电凸块60的(至少部分)重叠有利于允许通孔56支撑导电焊盘58和导电凸块60两者,并且接收从导电凸块60传递的部分(但不是全部)力。这也允许RDL线44L吸收足够量的应力。[0050]根据可选的实施例,如图15所示,可以将通孔56稍微向右偏移至如55所示的位置,从而使得整个通孔56与导电凸块60重叠。例如,根据一些实施例,通孔56的左侧边缘可以与导电凸块60的左侧边缘对准(或偏移至右侧)。根据可选的实施例,例如,当在如图15所示的[0051]此外,如图14和图15所示,通孔56从中心60C偏离,并且偏离至中心58C的左侧或与中心58C对准。从图15可以认识到,提高导电焊盘58的尺寸至大于导电凸块60的尺寸允许通孔56偏移期望的距离。另一方面,减小导电焊盘58的左侧部分的尺寸可以避免不必要地提高不需要的导电焊盘58的尺寸。[0052]根据一些实施例,通孔56和44V在中心线58C的相对侧,并且通孔56和通孔44V都没有任何部分由中心线58C穿过。从中心线58C朝向相对方向的偏离通孔56和44可以产生通孔56和44V之间的距离的增加,并且RDL线44L的互连通孔56和44V的部分的长度的提高。这也可以提高RDL线44L吸收应力的能力。另一方面,通孔44V可以与导电凸块60完全重叠,从而使得通孔44V将不占用额外的芯片面积(除非需要用于信号重新布线的原因),因为它占用了导电焊盘58和导电凸块60占用的相同的芯片面积。通孔40V、36V和/或32V中的每个或全部可以从通孔44V向左或向[0054]再次参考图15,标记了一些尺寸。根据一些实施例,从顶视图看,中心线60C与通孔56的边缘之间的横向间距S2可以在约4μm和约12μm之间的范围内。导电焊盘58的直径Dia58范围内。导电凸块60与导电焊盘58的右侧边缘之间的间距S3可以在约2μm和约4μm之间的范[0055]图16示出了根据一些实施例的RDL线44L的顶视图。RDL线44L具有长度L2,并且宽窄部分的相对侧上的较宽部分的宽度W2。根据一些实施例,宽度W3小于约0.9W2,并且可以可以分别与RDL线44L的左侧部分和右侧部分的中心对准。将宽度W3减小为小于宽度W2可以[0056]图17和图18分别示出了根据可选的实施例的偏心结构的部分的截面图和顶视图。所示的部分在图12中的区域84B中。这些实施例与图14和图15中所示的实施例相似,除了通孔44V与导电凸块60的中心线60C对准。通孔40V、36V和32V中的每个或全部可以与通孔44V垂直对准或从通孔44V向左或右横向偏离。当通孔56和44V之间的间距已经足够大以提供足够的应力吸收时,例如,当减小接近饱和时,并且间距的进一步提高不会产生应力的显着减小时,可以采用这些实施例。与图14所示的结构相比,在通孔44V(以及通孔40V和36V)向左的布线。[0057]图19示出了与图17和图18中所示的结构相应的RDL线44L以及通孔56和44V的顶视图。为了与中心60C对齐,示出了通孔44V可以从RDL线44L的右侧部分的中心向左偏移。[0058]图20和图21示出了在其上执行模拟的两个结构。图20中所示的结构代表具有垂直对准的导电凸块60’、通孔56'、RD代表根据本发明的一些实施例形成的具有导电凸块60、导电焊盘58、通孔56、RDL线44L和通孔44V的结构。通孔56从导电凸块60和导电焊盘58的中心线偏离。通孔44V从通孔56偏离。导电焊盘58具有比较宽的一侧和较窄的另一侧。模拟结果表明,当施加至RDL线40L’(图20)的应力具有1.0标准化量级时,施加至RDL线40L(图21)的应力具有0.87标准化量级,这意味着与传统的结构相比,本发明的实施例具有减小了13%的应力。[0059]在以上提供的示例性实施例中,偏心接合结构形成在增层衬底中。根据可选的实施例,偏心接合结构可以形成在可以包括半导体衬底以及位于半导体衬底中贯通孔的中介层中。例如,当在背侧抛光用于露出贯通孔之后形成用于中介层的RDL时,偏心接合结构可以形成为中介层的RDL结构的部分。根据另一些可选的实施例,偏心接合结构可以形成在衬底上晶圆上芯片(CoWoS)封装件中,其中,偏心接合结构可以形成在晶圆和封装衬底的一个或两个中。根据另一些可选的实施例,偏心接合结构可以形成在扇出型封装件中,其中,偏[0060]在以上示出的实施例中,根据本发明的一些实施例讨论了一些形成三维(3D)封装件的工艺和部件。也可以包括其他的部件和工艺。例如,可以包括测试结构以辅助3D封装或3DIC器件的验证测试。例如,测试结构可以包括形成在再分布层中或衬底上的测试焊盘,以允许使用探针和/或探针卡等来测试3D封装件或3DIC。可以在中间结构以及最终结构上执行验证测试。另外,本文所公开的结构和方法可以与测试方法结合使用,测试方法结合已知良好管芯的中间验证以增加良率并且降低成本。[0061]本发明的实施例具有一些有利的特征。通过形成偏心接合结构和导电凸块,并且导电焊盘具有较窄的一侧和较宽的一侧,以及进一步通过形成偏心通孔,减小了接合结构和周围部件中的应力。应力的减小不会引起制造成本的提高,并且不会引起芯片区域的损[0062]根据本发明的一些实施例,方法包括形成第一介电层;形成第一再分布线,第一再分布线包括延伸至第一介电层中的第一通孔和位于第一介电层上方的第一迹线;形成覆盖第一再分布线的第二介电层;图案化第二介电层以形成通孔开口,其中,第一再分布线通过通孔开口露出;在第二介电层中形成第二通孔,以及在第二通孔上方形成接触第二通孔的导电焊盘;以及在导电焊盘上方形成导电凸块,其中,导电焊盘大于导电凸块,并且导电焊盘的第一中心从导电凸块的第二中心偏离,并且其中,第二通孔从所述导电凸块的第二中心偏离更远。在实施例中,第二通孔和导电焊盘通过共同的镀工艺形成。在实施例中,第二通孔、导电焊盘和导电凸块使用相同的金属晶种层形成。在实施例中,方法还包括在导电凸块上方接合封装组件;以及分配底部填充物,其中,底部填充物接触导电凸块的第一侧壁,并且底部填充物还接触导电焊盘的顶面和第二侧壁。在实施例中,第二通孔包括与导电凸块重叠的第一部分和延伸超过导电凸块的相应边缘的第二部分。在实施例中,导电焊盘包括位于导电焊盘的第一中心的相对侧上的第一部分和第二部分,并且其中第一部分比第二部分窄。在一实施例中,第二通孔和导电凸块的第二中心位于导电焊盘的第一中心的相对侧上。在实施例中,第一通孔和第二通孔位于导电焊盘的第一中心的相对侧上。[0063]根据本发明的一些实施例,结构包括第一介电层;延伸至第一介电层中的第一通孔;位于第一介电层上方的导电迹线,其中,导电迹线位于第一通孔上方并结合至第一通孔;覆盖导电迹线的第二介电层;位于第二介电层中的第二通孔;位于第二通孔上方并接触第二通孔的导电焊盘;其中,导电焊盘具有第一中心;以及位于导电焊盘上方并与接触导电焊盘的导电凸块,其中,导电凸块具有第二中心,并且其中,第二通孔和导电凸块的第二中心位于导电焊盘的第一中心的相对侧上。在实施例中,导电凸块具有圆形的顶视图形状,并且导电焊盘在第一方向上延伸超过导电凸块的第一边缘至第一距离,并且在第二方向上延伸超过导电凸块的第二边缘至小于第一距离的第二距离,其中第一方向和第二方向是从第二中心出发的相对的方向。在实施例中,第二通孔具有与导电凸块重叠的第一部分。在实施例中,第二通孔还包括延伸超过导电凸块的边缘的第二部分。在一实施例中,第一通孔与导电凸块的第二中心对准。在实施例中,第一通孔从导电凸块的第二中心偏离。在实施例中,导电迹线具有长度和小于长度的宽度,并且其中导电迹线的中间部分的宽度比导电迹线的位于中间部分的相对侧上的部分的宽度窄。[0064]根据本发明的一些实施例,结构包括多个介电层;位于多个介电层中的多个再分布线,其中,多个再分布线的每个包括通孔和位于通孔上方并接触通孔的迹线,并且将多个再分布线中的一些通孔堆叠以形成通孔堆叠件,并且通孔垂直对准;位于多个再分布线的顶部再分布线中的顶部迹线上方并接触顶部迹线的顶部通孔;位于顶部通孔上方并接触顶部通孔的导电焊盘;以及位于导电焊盘上方并结合至导电焊盘的导电凸块,其中,导电凸块和顶部通孔是偏心的,并且其中,导电焊盘包括延伸超过导电凸块的第一边缘至第一距离的第一部分,以及延伸超过导电凸块的第二边缘至小于第一距离的第二距离的第二部分,其中,第一部分比第二部分窄。在实施例中,第一部分包括两个笔直边缘;以及位于两个笔直边缘之间并且连接至两个笔直边缘的弯曲边缘。在实施例中,顶部通孔和导电凸块朝向导电焊盘的中心的相对方向偏离。在实施例中,顶部通孔与导电凸块部分地重叠。在实施例中,结构还包括与导电凸块的第一侧壁以及导电焊盘的顶面和第二侧壁接触的底部填充[0065]上面概述了若干实施例的特征,使得本领域技术人员可以更好地
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2026年执法执勤车辆管理使用规定测试卷
- 2026年中国超高效玻纤滤纸市场数据研究及竞争策略分析报告
- 办公用品库存管理一键式操作工具
- 物流服务提升责任承诺书(3篇)
- 离职员工档案转移确认函(8篇)
- 文档撰写与审批标准化流程
- 物流配送时效性保证承诺书(9篇)
- 2026湖北双环科技股份有限公司社会招聘12人考试参考试题及答案解析
- 武汉市三甲公立医院招聘1名收费员考试备考试题及答案解析
- 远景科技发展目标承诺书9篇
- 学校广告制作合同协议
- GB/T 43982.11-2025地下供水管网非开挖修复用塑料管道系统第11部分:软管穿插内衬法
- 《温度传感器选型》课件
- 糖尿病酮症酸中毒纠正后-静脉胰岛素输注向皮下注射的转换技巧
- 【A+版】大型上市制造集团之A级锅炉部件制造质量保证手册
- 医疗废物管理组织机构
- 2024年小学生托管管理制度(五篇)
- 抗感染药物课件
- DL∕T 5210.4-2018 电力建设施工质量验收规程 第4部分:热工仪表及控制装置
- 风景园林设计构成-课件-平面构成
- MOOC 数据库系统(上):模型与语言-哈尔滨工业大学 中国大学慕课答案
评论
0/150
提交评论