2023年数电试题题库_第1页
2023年数电试题题库_第2页
2023年数电试题题库_第3页
2023年数电试题题库_第4页
2023年数电试题题库_第5页
已阅读5页,还剩20页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

填空题

第一章

1.与(38)10等值的二进制数是,等值8421BCD码

是。

2.无符号二进制数100111的等值十进制数是,等值八进制数

是。

3.十进制数(34.5)io=()2=()16

4.(47.25)D=()B二()H=()0。

5.(39.75)10=(—)2=()8=()>6

6.十进制数98的8421BCD码为。

7,,o

8.2023个1异或起来的结果是。

9.将2023个“1”异或起来得到的结果是o

逻辑代数中的“0”和“1”并不表达数量的大小,而是表达两种互相对立

的。

第二章

1.逻辑代数的三个重要规则是、、。

2.逻辑函数F二,由反演规则可写出其反函数二,由对偶规则知其

对偶式F,=o

3.逻辑函数F=AB+的对偶函数。

4.设=+++1,则非函数=,对偶函数=o

5.已知函数的对偶式为+,则它的原函数为。

6.由一组相同变量构成的任意两个最小项之积恒..,全体最小项之和恒.。

7.函数F=+AC的最小项表达式为。

第三章

1.数字电路中一般只用到三极管的和两种状态。

2.CMOS器件的重要优点是,多余的输入端应当,

3.三态门的输出有、、三种状态

4.三态门的应用重耍是可实现,0C门可实现功能。

5.直接把两个0C门的输出连在一起实现“与”逻辑关系的接法

叫O

6.实现数据传输的总线结构可选用,为实现“线与”逻辑功能,

应选用。

7.在TTL电路中,输入端悬空等效干电平:

8.TTL与非门的多余输入端应接电平。

在CMOS或非门电路中,对未使用的输入端应当接。

第四章

1.半导体数码显示器的内部接法有两种形式:共接法和共接法。

2.数字电路从整体来看,可以分....电路.....电路两大类。

3.对20个事件进行二进制编码,至少需....位二进制数。

4.全班50名同学各分派一个二进制代码,而该功能用一逻辑电路来实现,则该

电路称....,该电路的输出代码至少....位。

5.组合逻辑电路产生竞争冒险的内因是o

第五章

1.触发器按功能可分...触发器...触发器、D触发器、T触发器等。

2.一个JK触发器有个稳态,它可存储位二进制数。

3.触发器有两个互补的输出端Q和端,触发器的状态指的是端的状态,

其中现态表达为,次态表达为。

4.将JK触发器转换为D触发器,需要将J二,K二;

5.当D..时,D触发器可实现状态翻转的逻辑功能。

第六章

时序逻辑电路在某一时刻的输出不仅与信号有关,并且和电路的

________有关0

1.数字电路按照是否有记忆功能通常可分为两类:、。

2.描述时序电路的逻辑表达式为、和驱动方程。

3.构成一个模6的同步计数器最少要个触发器

4.计数器的模值是12,应取触发器的个数至少为。

时序逻辑电路按其状态改变是否受统一定期信号控制,可将其分为

和两种类型

四位环型计数器初始状态是1000,通过5个时钟后状态为。

3位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为。

第九章

1.单稳态触发器中,两个状态一个为态,另一个为态。单稳

态触发器受到外触发时进入态。多谐振荡器两个状态都为

2.态,施―特触发器两个状态都为态。

3.为了实现高的频率稳定度,常采用振荡器;

施密特触发器和单稳态触发器是一种电路,多谐振荡器是一

电路。(脉冲变换/脉冲产生)

4.电源电压为+18V的555定期器,接成施密特触发器,则该触发器的正向阀

值点位V+及负向阀值点位V-分别为、

由555定期器构成的三种电路中,和是脉冲的整形电路。

若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。

第2章

1.己知,ABCD取值使F=0的情况是。

A.10I0B.0110C.1101D.0011

2.下列函数中档于A的是:。

A.A+IB.A(A+B)C.A+BD.A+

3.逻辑函数Y=AB+C+BC+BCDE化简结果为:

A.Y=AB+C+BCB.Y=AB+CC.Y=AB+BCD.Y=A+B+C

4.下列逻辑代数运算错误的是:。

A.A+A=A;B.A=1;C.AA=A;D.A+=1

5.下列等式对的的是。

A.A+AB+B=A+BB、AB+=A+

C.A•=A+D.A•=

6.下面表达式中,是函数Y二BC+AB的反函数。

A.(B+C)•(A+B)B.C.CB+BAD.(A+C)-B

7.函数的对偶式为。

A.(B、;

C.D、

8.的反函数为=o

(A)Y=AB+C+DTE(B)歹=\X+6+万+E

(C)y=A,(8+C+Z)+E)(D)丫=A,(A+C+O+E)

9.逻辑函数的F二的标准与或式为。

A.B.C.D.

10.若A、B、C为三个逻辑变量,则此三个变量的最小项有个。

(A)4(B)6(C)8(D)16

11.n个变量可以构成个最小项。

A.nB.2nC.2nD.2n-1

12.在四变量卡诺图中,逻辑上不相邻的一组最小项为。

A.m1与m3B.m4与m6C.m5与ml3D.m2与m8

13.最小项的逻辑相邻最小项是。

A.B、C、D、

第3章

1.下列门电路属二双极型的......

A.OC.......B.PMO.

C.NMO.......D.CMOS

2.在数字电路中,晶体管的工作状态为......

(A)饱和(B)放大(C)饱和或放大(D)饱和或截止

3.和TTL电路相比,CMOS电路最突出的优点在于。

A.可靠性高B.抗干扰能力强

C.速度快D.功耗低

4.为实现“线与”逻辑功能,应选用。

A.与非门B.异或门C.集电极开路(0C)门D.或非门

5.为实现数据传输的总线结构,要选….门电路。

(A)与非门(B)三态门(C)异或门(D)集电极开路门(0C门)

6.下列TTL门电路输出为低电平的是

7.以下TTL电路中,输出Y1~Y4分别为:

A.0010;B、1111;C、1011;D、1001

依次...

(A)接高电平、高电平、低电平(B)接高电平、低电平、低电平

(C)接高电平、高电平、高电平(D)接低电平、低电平、低电平

9.CMOS与非门多余输入端的解决方法为。

A.悬空B.接高电位C.接地D.接低电平

10.如将TTL与非门作非门使用,则多余输入端应.…解决。

A.所有接高电…B.部分接高电平,部分接地

C.所有接..…D.部分接地,部分悬空

11.CMOS或非门多余输入端的解决方法为。

A.悬空B.接5V电压C.接地D.接3.3V电压

12.下面电路由74系列TTL门电路构成,下列选项哪个是对的的。

A.VO=VOHB、高阻态C、VO=VOLD、不允许如此连接

工工

13.图中门电路为74系列TTL门,规定当Vl=VIH时,发光二极管D导通并发

光,且发光二极管导通电流约为10mA,下列说法对的的是。

(A)(B)

A.两个电路都不能正常工作B.两个电路都能正常工作

C.电路(A)可以正常工作D、电路(B)可以正常工作

第4章

1.下逻辑图的逻辑表达式.….

(A)Y=ABBCAC(B)Y=AB+AC+BC

(C)Y=AB+AC-BC①)Y=~^BACBC

2.组合电路一般由()组合而成。

(A)门电路(B)触发器(C)计数器(D)寄存器

3.组合电路的特点是。

A.具有记忆性元器件B、输出、输入间有反馈通路

C.电路输出与以前状态有关D.所有由门电路构成

4.组合逻辑电路的竞争.冒险,是由于引起的。

(A)电路不简朴(B)电路有多个输出

(C)电路中存在延迟(D)电路中使用不同的门电路

5.下列各函数等式中无冒险现象的函数式有.

A.B、

C.D.

6.函数,当变量的取值为时,将不出现冒险现象。

A.B=C=1B、B=C=OC、A=1,C=OD、A=0,B=0

7.8-3线优先编码器中,8条输入线~同时有效时,优先级最高为17线,则

输出线的性质是

A.000B.O1OC.1O1D.lll

8.输入为三位二进制弋码的译码器,它的输出最多有个。

(A)3(B)6(C)7(D)8

9.下列说法对的的是。

A、在组合逻辑电路设计过程中,第一步要写出函数表达式

B.数据选择器、数值比较器和计数器都是常用的组合逻辑电路

C.组合逻辑电路中可以包含触发器

D.74LS138即3线一8线译码器是组合逻辑电路

10.用四选一数据选择器实现函数Y=,应使。

A.D0=D2=0,D1=D3=1B.D0=D2=l,Dl=D3=0

C、D0=Dl=0,D2=D3=1D、DO=D1=1,D2=D3=0

11.一个16选1的数据选择器,其地址输入(选择控制输入)端有个。

A.2B.3C.4D.8

12.属于组合逻辑电路的部件是。

A.编码器B.寄存器C.触发器D.计数器

13.以下列电路中,只有属于组合逻辑电路。

A.定期器B.计数器C.寄存器D.译码器

14.下列电路中,不属于组合逻辑电路的是。

(A)数据分派器(B)译码器(C)数据选择器(D)寄存器

15.在下列电路中,只有属于组合逻辑电路。

A.触发器B.计数器C.数据选择器D.寄存器

16.如需要判断两个二进制的大小,可以使….电路。

(A)译码器(B)编码器(C)奇偶校验器(D)数值比较器

第5章

1.当维持-阻塞D触发器的=0时,触发器的次态

A.与CP和D有关B、与CP和D无关

C.只与CP有关D.只与D有关

2.对于JK触发器,若J=K=1,则可完毕触发器的逻辑功能。

(A)RS(B)D(C)T(D)T'

3.T触发器中,当T=1时,触发器实现功能。

A.置1B.置0C.计数D.保持

4.下图中所有触发器的初始状态皆为0,图中触发器在时钟信号作用下,

输出电压波形恒为0。

A.B・C・D.

5.要实现Q的翻转功能,JK触发器的输入端J、K取值应为:。

AJ=0,K=0B、J=0,K=1C、J=1,K=OD、J=1,K=I

6.下列触发器中,没有约束条件的是。

A.基本RS触发器B、主从RS触发器

C.同步RS触发器D.边沿D触发器

7.假如触发器的次态仅取决于CP()时输入信号的状态,就可以克服空解。

A.上升(下降)沿B.高电平C.低电平D.无法拟定

8.为将D触发器转换为T触发器,下图所示电路的虚线框内应是。

A.或非门B.与非门

C..或门D.同或门

।■■■ir—>

CP------->」

9.对于D触发器,欲使Qn+l=Qn,应使输入D=

A.OB.lC.QD.0

第6章

1.由4级触发器构成的二进制计数器,其模值为。

(A)10(B)16(C)4(D)8

2.在下列电路中,只有属于时序逻辑电路。

A.编码器B.计数器C.数据选择器D.加法器

3.下列说法不对的的是。

A.同步时序电路中,所有触发器状态的变化都是同时发生的

B.异步时序电路的响应速度与同步时序电路的响应速度完全相同

C.异步时序电路的响应速度比同步时序电路的响应速度慢

D.异步时序电路中,触发器状态的变化不是同时发生的

4.构成一个五进制的计数器至少需要个触发器.

A.5B.4C.3D.2

5.某电路的瑜入波形uI和输出波形u0如图所示,则该电路为。

Up•

A.施密特触发器B.反相器C.单稳态触发器D.JK触发器

6.同步时序电路和异步时序电路比较,其差异在于后者。

A.没有触发器B、没有统一的时钟脉冲控制

C.没有稳定状态D.输出只与内部状态有关

7.一个4位串行数据输入4位移位寄存器,时钟脉冲频率为1KHz,通过

可转换为4位并行数据输出。

A.8msB.4msC.8usD.4PS

8.指出下列电路中可以把串行数据变成并行数据的电路应当是。

A.JK触发器B.3/8线译码器C.移位寄存器D.十进制计数器

9.n位触发器构成的扭环形计数器,其无关状态数有。

A.2n——..B.2n——2....C.2...D..2n一1

第7-8章

第9章

1.下列电路中只有一个稳定状态的是。

A.集成触发器B.施密特触发器C.单稳态触发器D.多谐振荡器

2.多谐振荡器与单稳态触发器的区别之一是。

A.前者有2个稳态,后者只有1个稳态

B.前者没有稳态,后者有2个稳态

C.前者没有稳态,后者只有I个稳态

D.两者均只有一个稳态,但后者的稳态需要一定的外界信号维持

3.可用于幅度鉴别的电路是。

(A)555定期器(B)单稳触发器

(C)施密特触发潜(D)石英晶体多谐振荡滞

4.以下各电路中,可以产生脉冲定期。

A.多谐振荡器B、单稳态触发器

C.施密特触发器D.石英晶体多谐振荡器

5.多谐振荡器可产生。

A.正弦波B.矩形脉冲C.三角波D.锯齿波

6.为了将三角波换为同频率的矩形波,应选用。

7.多谐振荡器是一种稳态电路。

A.无B.单C.双D.多

8.在555定期器组成的三种电路中,能自动产生周期为T=O.7(R1+2R2)C的脉冲

信号的电路是。

A.多谐振荡器;B、单稳态触发器;

C.施密特触发器;D.双稳态触发器

9.用555定期器构成单稳态触发器其输出脉宽为。

A.0.7RCB.1.1RCC.1.4RCD.1.8RC

10.已知时钟脉冲频率为fcp,欲得到频率为0.2fcp的矩形波应采用。

A.五进制计数器B.五位二进制计数器

C.单稳态触发器C.多谐振荡器

11.555定期器构成的单稳态触发器,若电源电压为+6V,则当暂稳态结束时,定

期电容C上的电压Vc为。

A♦.・・B・・・♦・C・・・・・D•••

第10章

1.不属于A/D转换电路组成部分的电路是。

(A)采样.保持电路(B)量化电路(C)编码电路(D)译码电路

2.将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程

称为—。

A.取样B.量化C.保持D.编码

3.A/D转换器中,转换速度最高的为。

A、并联比较...B.逐次渐近…C.双积分计数型

4.下列说法对的的是。

A.D/A转换辞分为直接转换和间接转换两种类型

B、双积分型A/D转换器,属于间接转换器

D、C.各种类型的A/D转换器之前都需要加采样-保持电路

E、逐次渐进型A/D转换器是我们学过的转换速度最快的A/D转换器

三、化简题

注意:要有合理的过程、否则不能得全分

1、公式法换件逻辑函数表达式:

F=AD+AD+AB+~AC+BDABEF+~BEF9.

F=ABCD+ABD+BCD+ABCBD+BC

L=(AB+7<BC+ABC)(AD+BC)

F=AB+^BC+CD

F=AD-^AD+AB+AC+BD+ACFG+CDEGH

F\=AB+(A+B)

F2=7^+AC+CD-^'BCD^BCE+BCG+BCF

Y=A8C+ABD+ACl)+C-73+ABC+ACD

Y=ABC+ABC+ABC+A+BC

2.用卡诺图法化简下列函数表达式。

Y(A,B,C,D)=Zm(0,1,2,3,4,5,6,7,13,15)

F(A,B,C,D)=Sm(6,7,8,9,10,11,13,14,15)

尸(AB.C.D)=2.3.4.5.6,8.9.10,11.12.13,14,)

F(A,B,C,D)=Em(0,1,2,3,6,7,8,9)+Ed(10,11,12,13,14,15)

F(AB,C,D)=£〃z(0,2,8,9/0,11)+Zd(L5)

A(A,B,C,D)=Dn(l,5,7,9,15)+^iZ(3,8,l1,14)

F4=^w(0,4,7,11,15)+^^(1,5,8,9,10,12,13,14)

L(A,B,C,D)=Zm(°J3J4,15)+Zd(123,910,l1)

Y=ABCD+D(BCD)-¥(/\+C)BD-^A(B~+C)

四、分析设计题

1、译码器应用

分析如图所示电路,写出ZLZ2的逻辑表达式,列出真值表,说明电

路的逻辑功能。

A2

BAlY0Z1

CAOY1

Y2

Y3

74LS138Y4

Y5

SIY6

Y7Z2

S2

S3

2)为提高报警信号的可靠性,在有关部位安顿了3个同类型的危险报警器,

只有当3个危险报警器中至少有两个指示危险时,才实现关机操作。试按下列

规定分别画出具有该功能的逻辑电路。

(1)用与非门电路实现。(6分)

(2)用译码器74138和适当门电路实现。附74138管脚图(6分)

3)应用74138和其他的逻辑门实现函数£=^5e+初乙+A5e+ABC。

(附74138的管脚图)

A2Yo二

AiYt一

5J:

~Y4二

Y

5二

Y6

YT

G1G2A

4)设计一个三输入码变换电路,该码变换电路真值表如下表所示。当输入控

制信号A为0时,把无符号两位二进制码变换成反码,当输入控制信号A为

1时,把无符号两位二进制码变换成补码。规定:

(1)求逻辑函数的最小项表达式和最简与或式;

码变换电路真值表

ABCYZ

00011

00110

01001

01100

10000

10111

11010

11101

(2)用74HC138译码器和其他逻辑门电路实现该电路功能。

YO

Y1

Y2

Y3

74LS138Y..

YK5

G1

G2AY7

G2D

5)用红、黄、绿三个指示灯表达三台设备的工作情况:绿灯亮表达所有正常;

红灯亮表达有一台不正常;黄灯亮表达两台不正常;红、黄灯全亮表达三台都

不正常。

(1)列出控制电路真值表,写出逻辑函数表达式。

(2)根据逻辑函数表达式,选用74LS138译码器和其他逻辑门电路实现此电路

功能。

6)设计一个组合逻辑电路。电路输入DCBA为8421BCD码,当输入代码所

相应的十进制数能被4整除时,输出L为1,其他情况为0。

(1).用或非门实现。

(2).用3线-8线译码器74HC138和逻辑门实现。

(0可被任何数整除,规定有设计过程,最后画匕电路图)

2、数据选择器应用

1)八路数据选择器构成的电路如图所示,A2、A1、A0为数据输入端,根据图中对

D0〜D7的设立,写出该电路所实现函数Y的表达式。(5分)

2)某汽车驾驶员培训班进行结业考试,有三名评判员,其中A为主评判员,B

和C为副评判员。在评判时按少数服从多数原则通过,但主评判员认为合格也

通过,试分别用下列方法实现该逻辑电路。

(1)用八选一数据选择器74151实现。74151符号如下图,其中G为使能端,

低电平有效,C、B、A为选择输入,Y为输出,功能表达式为:,式中mi为

CBA的最小项。

-O

74LS151

D0D1D2D3D4D5D6D7

(2)用与非门实现分别画出逻辑图。

3)用如图所示的8选1数据选择器74LS151实现四位奇偶校验,当奇数个1输

入时,输出为L否则为0,画出电路图。

Y

0MUX

NCT74LS151

AD

eDODID2D3D4D5D6D7

3、电路分析、设计题

1)逻辑电路如下图,试分析其逻辑功能。

2)求出下列逻辑图的逻辑表达式,并进行化简。

A

B

e

3)设计一个组合逻辑电路,其输入为8421BCD码,当输入为偶数时,输出为

lo

(1)列出真值表;

(2)写出输出的最简与或表达式;

(3)用门电路实现该组合逻辑电路。

4)分析如图所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明

电路能实现什么逻辑功能。

4、计数器应用

])mr7Tr*1r*1PZii-PJ-L):件±好NQ./Ff/4.^741/-|管脚图)

।Lilli।

R©ABCD

-------CTROD..——

——EP74161

-----------CPLD.0—

QAQ»QCQO.

2)如图所示为运用74LS161的同步置数功能构成的计数器。

分析(1)当D3D2D1D0=0000时为几进制计数器?

(2)当D3D2D1D00001时为几进制计数器?

3)分析下图由同步十进制计数器74161构成的计数器为儿进制计数器,画出

有效状态转换图。

4)用4位同步二进制加法计数器74HVC161和其他门电路画图,用反馈清零法

构成十四进制计数器,并画出该十四进制计数器的状态图。

1IIII

CET8DoDiDDJ

2TC

CEP一

74LVC161

>CPQoQiQ2Q?缄

附表集成同步四位二进制加计数器74HTC161的功能表

输入输出

清时进

预置使能预置数据输入位

零钟QaQ?Q.Qo

:CEPCETCPTC

CR/7-D3D2DiDo

LXXXXXXXXLLLLL

HLXX;;#

tDDDo"D3D2D.Do

HHLXXXXXX保持n

HHHLXXXXX保持L

IIHIIHtXXXX计数#

注:DN*表达CP脉冲上升沿之前瞬间DN的电平,#表达只有当CET为高电平且

计数器状态为HHHH时输出为高电平,其余均为低电平。

5、时序逻辑电路分析

1)分析以下时序电路的逻辑功能,并列出状态转换表,画出Q0〜Q2的

波形图。

2)试分析如图示时序电路。

规定:

3)分析如图所示的同步时序逻辑电路,规定写出各触发器的驱动方程、状

态方程,画出完整的状态转换图(按Q3Q2Q1排列),从而分析出电路的逻

辑功能。

4)分析如图所示的同步时序逻辑电路,规定写出各触发器的激励方程、状态

方程,画出完整的状态转换图(按Q2Q1Q0排列),从而分析出电路的逻辑功

能。

CP

5)分析下图所示的时序逻辑电路,写出其激励方程、状态方程和输出方程,画

出其状态转换表、状态转换图。

6)分析如图a所示时序逻辑电路。(设触发器的初态均为0)

(1)写出驱动方程、输出方程;

(2)列出状态表;

(3)相应图b所示输入波形,画出Q0、Q1及输出Z的波形。

cpjnjrnrLTLJT

XI

(a)(b)

6.定期器应用

1)山555定期器构成如下电路。

(1)试分析电路完毕了何种功能;

(2)画出在输入信号-作用下的输出波形为。

2)分析所示电路。

(1)说明电路功能;

(2)说明电路的充电和放电回路;

(3)计算电路的振荡频率,其中电容是0.1微法

(4)画出电容两端电压vc和输出vo的波形;

3)分析下图所示由555定期器组成的电路。

(1)该电路为单稳态触发器还是施密特触发器?

O.OluF:

r

(2)当R=Ik、C=20uF时,请计算电路的相关参数。

(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)

4)已知用555定期器构成的多谐振荡器的电路图,设电源电压为VCC,5脚不

外加控制电压,写出振荡器振荡频率的计算公式,并定性画出该振荡器6脚VC

和3脚输出Vo的工作波形。

5)如图所示为一跳频信号发生器,其中CB555为555定期器,74LS194为四

位双向移位寄存器,74LS160为十进制加法计数器。

(1)CB555构成什么功能电路?

(2)当2K的滑动电阻处在中心位置时,求CP2频率即555定期器3引脚输出

信号频率。

(3)当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进

制计数器,并求输出Y的频率。

47kQ

0

aa9

D-a

sIs

m2e

.D2e&

6)电路如图所示,其中RA二RB二10kQ,C=0.1uf,试问:

(1)在Uk为高电平期间,由555定期器构成的是什么电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论