数字电路与逻辑设计基础_第1页
数字电路与逻辑设计基础_第2页
数字电路与逻辑设计基础_第3页
数字电路与逻辑设计基础_第4页
数字电路与逻辑设计基础_第5页
已阅读5页,还剩67页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1.[单选][单选]十进制数25用8421BCD码表示为()B2.[单选][单选]A+BC=()C3.[单选][单选]在何种输入情况下,“与非”运算的结果是逻辑0()A全部输入是0D4.[单选][单选]以下表达式中符合逻辑运算法则的是()D5.[单选][单选]当逻辑函数有n个变量时,共有个变量取值组合()D6.[单选][单选]555定时器不可以组成()A多谐振荡器C施密特触发器D7.[单选][单选]可编程(与、或阵列皆可编程)的可编程逻辑器件有()D8.[单选][单选]译码器属于()A时序数字电路B9.[单选][单选]D/A转换器是()A将模拟量转换为数字量的电路B将数字量转换为输入量的电路C将数字量转换为模拟量的电路D将输入量转换为模拟量的电路C10.[单选][单选]计数器分为同步计数器和()A加法计数器B11.[单选][单选]同步计数器是指_____的计数器。()B12.[单选][单选]VHDL是()A13.[单选][单选]TTL门电路由双极型_____极管构成。()A一C14.[单选][单选]可编程逻辑器件GAL是指()A专用集成电路D15.[单选][单选]在EDA工具中,能将硬件描述语言转换为硬件电路的重要I具软件称为()B16.[单选][单选]555定时器是一个()A数字器件C数字模拟混合器件C17.[单选][单选]在构成D/A转换器的电路种,下列不属于D/A转换器的组成部分的是()D18.[单选][单选]下列功能不是二极管的常用功能的是()C19.[单选][单选]将十进制数(18)10转换成八进制数是()B20.[单选][单选]三变量函数F(A,B,C)=A+BC的最小项表示中不含下列哪项()A21.[单选][单选]一位十六进制数可以用_____位二进制数来表示()C22.[单选][单选]十进制数25用8421BCD码表示为()B23.[单选][单选]在下列何种输入情况下,“与非”运算的结果是逻辑0()A全部输入是0D24.[单选][单选]以下表达式中符合逻辑运算法则的是()D25.[单选][单选]当逻辑函数有n个变量时,共有_____变量取值组合()DDAF=再耍BCC29.[单选][单选]下列各函数等式中无冒险现象的函数式有()DA与非关系B31.[单选][单选]一个16选一的数据选择器,其地址输入(选择控制输入)端有_____个()C32.[单选][单选]四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y=()A33.[单选][单选]一个8选一数据选择器的数据输入端有_____个()D34.[单选][单选]在下列逻辑电路中,不是组合逻辑电路的有()D35.[单选][单选]八路数据分配器,其地址输入端有_____个()C36.[单选][单选]既考虑低位进位,又考虑向高位进位,应选用()C37.[单选][单选]74LS138是3线-8线译码器,译码输出为低电平有效,若输入A2A1A0=100时,输出Y=()A38.[单选][单选]对于8421BCD码优先编码器,下面说法正确的是()A有10根输入线,4根输出线C有4根输入线,16根输出线A39.[单选][单选]全加器的逻辑功能是()A两个同位的二进制数相加C两个同位的二进制数及来自低位的进位三者相加D不带进位的两个二进制数C40.[单选][单选]对于两个4位二进制数A(A3A2A1A0)、B(B3B2B1B0),下面说法正确的是()A如果A3>B3,则A>BC如果A0>B0,则A>BA41.[单选][单选]对于8421BCD码优先编码器,下面说法正确的是()A有10根输入线,4根输出线C有4根输入线,16根输出线A42.[单选][单选]对于8线—3线优先编码器,下面说法正确的是()A有3根输入线,8根输出线C有8根输入线,8根输出线B43.[单选][单选]3线-8线译码电路是_____译码器()A44.[单选][单选]实现多输入、单输出逻辑函数,应选()C45.[单选][单选]对于触发器和组合逻辑电路,以下_____的说法是正确的()A两者都有记忆能力C只有组合逻辑电路有记忆能力CD46.[单选][单选]CP有效期间,同步D触发器特性方程是()A47.[单选][单选]对于JK触发器,输入J=4,K=1,CP脉冲作用后,触发器的Qn+1应为()C可能是0,也可能是1A48.[单选][单选]JK触发器在CP脉冲作用下,若使,则输入信号应为()A49.[单选][单选]边沿控制触发的触发器的触发方式为()A上升沿触发C可以是上升沿触发,也可以是下降沿触发D可以是高电平触发,也可以是低电平触发50.[单选][单选]为避免一次翻转现象,应采用_____触发器()D51.[单选][单选]仅具有“保持”“翻转”功能的触发器叫()D52.[单选][单选]仅具有“翻转”功能的触发器叫()D53.[单选][单选]时序逻辑电路中一定包含()A54.[单选][单选]时序电路某一时刻的输出状态,与该时刻之前的输入信号()A55.[单选][单选]用4级触发器组成十进制计数器,其无效状态个数为()D56.[单选][单选]同步时序逻辑电路和异步时序逻辑电路比较,其差异在于后者()A没有触发器C没有稳定状态B57.[单选][单选]一位8421BCD计数器,至少需要_____个触发器()B58.[单选][单选]经过有限个CP,可由任意一个无效状态进入有效状态的计数器是_____自启动的计数器()A59.[单选][单选]构成数码寄存器和移位寄存器的触发器,其逻辑功能一定为()B60.[单选][单选]通常寄存器应具有_____功能()D61.[单选][单选]一位8421BCD码计数器至少需要_____个触发器()B62.[单选][单选]同步时序电路和异步时序电路比较,其差异在于后者()B63.[单选][单选]PLA是指()A可编程逻辑阵列A64.[单选][单选]当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有()A65.[单选][单选]当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于()A组合逻辑电路A66.[单选][单选]PLD器件的主要优点不包含()A便于仿真测试D67.[单选][单选]GAL的输出电路是()C只可一次编程A68.[单选][单选]只可进行一次编程的可编程器件有()A69.[单选][单选]全场可编程(与、或阵列皆可编程)的可编程逻辑器件有()D70.[单选][单选]PROM和PAL的结构是()D71.[单选][单选]第三代EDA技术首先开始采用()A一致性检查B72.[单选][单选]电路系统的结构级描述是指()A系统执行什么样的操作和处理B系统是如何构成的C系统如何与外界进行连接与交互B73.[单选][单选]对数字系统的描述Gajski和Kuhn提出的著名的_____来表示()D74.[单选][单选]一个无符号8位数字量输入的DAC,其分辨率为_____位()D75.[单选][单选]一个无符号10位数字输入的DAC,其输出电平的级数为()C76.[单选][单选]一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为()B77.[单选][单选]4位倒T型电阻网络DAC的电阻网络的电阻取值有_____种()82.[单选][单选]以下四种转换器,_____是A/D转换器且转换速度最高()B78.[单选][单选]为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率fImax的关系是()C79.[单选][单选]将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为()A80.[单选][单选]将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为()B81.[单选][单选]若某ADC取量化单位△=(1/8)VREF,并规定对于输入电压uI,在0≤uI<(1/8)VREF时,认为输入的模拟电压为0V,输出的二进制数为000,则(5/8)VREF≤uI<(6/8)VREF时,输出的二进制数为()BA并联比较型C双积分型A83.[单选][单选]将模拟信号转换为数字信号,应选用()B84.[单选][单选]ADC的功能是()A把模拟信号转换为数字信号C把二进制转换为十进制A85.[单选][单选]将数字信号转换为模拟信号,应选用()A86.[单选][单选]DAC的功能是()A把模拟信号转换为数字信号C把二进制转换为十进制B87.[单选][单选]8位DAC电路的输入数字量为00000001时,输出电压为0.03V,则输入数字量为11001000时的输出电压为()A88.[单选][单选]表示两个相邻脉冲重复出现的时间间隔的参数叫()A脉冲周期A89.[单选][单选]将脉冲信号从脉冲前沿的0.5Vm到后沿的0.5Vm所需要的时间为()A脉冲周期B90.[单选][单选]多谐振荡器能产生()B91.[单选][单选]单稳态触发器的具有_____功能()C定时、延时和整形C92.[单选][单选]按输出状态划分,施密特触发器属于_____触发器()B93.[单选][单选]施密特触发器常用于对脉冲波形的()D94.[单选][单选]用555定时器构成的施密特触发器的回差电压△UT可表示为()B95.[单选][单选]单稳态触发器的特点是()A有两个稳定状态C没有稳定状态B96.[多选][多选]逻辑

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论