时序逻辑电路课件_第1页
时序逻辑电路课件_第2页
时序逻辑电路课件_第3页
时序逻辑电路课件_第4页
时序逻辑电路课件_第5页
已阅读5页,还剩46页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

时序逻辑电路

一、数据锁存器

1、钟控型数据锁存器:2、带三态输出数据锁存器:

3、地址选择型锁存器:4、边沿型数据锁存器:二、移位寄存器:

1、串入并出2、串入串出

3、并入串出4、并入并出*集成4位通用移位寄存器三、异步二进制计数器又叫行波计数器,fcpmax≤1/Ntpdmax1、异步二进制加法计数器

2、异步二进制减法计数器3、分频器特点:1〉存在预置转换毛刺,不适合计数;2〉用作模5分频器;3〉具有自启动能力。4、集成异步4位二进制计数器74LS293特点:1〉由模2和模8组成;2〉可组成任意进制分频器;3〉可级联扩展。5、集成异步BCD码计数器(74LS290)特点:1〉由模2和模5组成;2〉无伪码;3〉可级联扩展。74LS290应用四、同步二进制计数器

四、同步二进制计数器(续1)例:1、集成同步二进制加法计数器(74LS161)1、集成同步二进制加法计数器(74LS161)(续)2、同步清零集成同步二进制加法计数器(74LS163)3、集成同步二进制加法计数器(74LS161)3、集成同步二进制加法计数器(74LS161)(续)例:4、集成同步单时钟二进制可逆计数器(74LS169)5、同步双时钟可逆计数器(74LS193)同步二进制可逆计数器扩展

6、集成同步BCD码计数器(74LS160)6、集成同步BCD码计数器(74LS160)(续)7、集成同步BCD码可逆计数器集成同步计数器应用集成同步计数器应用(续)五、移存型计数器1、环形计数器:1、环形计数器(续)可自启动环形计数器:2、扭环型计数器2、扭环型计数器(续)自启动扭环形计数器:移存型计数器波形3、序列发生器分析步骤:1、反馈输入:2、状态转换表:3、状态转换图:4、输出序列:1101001>移存器序列发生器缺点:不适合长序列,难以解决自启动2>线性序列发生器2>线性序列发生器(续)例:步骤:1、反馈输入:

2、状态转换表:

3、状态转换图:

4、输出序列:4、移存型计数器一、时序电路分析方法时序电路分析和设计步骤:1、激励方程2、状态转移真值表3、状态图例1:例2:画出输入序列010110011101010…的输出波形。一、时序电路分析方法(续)

二、同步时序电路的设计步骤1、分析输入、输出及状态变量和因果关系;2、建立状态图并简化;3、生成状态转换表;4、状态分配:2N-1<状态总数(M)<2N

(N=触发器数量)5、触发器选型,写出激励方程;6、画电路图;7、检查未定义状态的孤立性。状态图的建立和简化(画出1011的状态图和状态表)同步时序电路的设计*(对两列串行数据每四位一组做恒等比较)同步时序电路的设计(续1)1、状态图的建立和简化*(画出1011的状态图和状态表)采用隐含表简化原始状态表触发器激励表按简化状态表设计电路时序电路分析和设计(续2)时序电路分析和设计(续3)时序电路分析和设计(续4)时

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论