版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
输入/输出和中断5.1.1输入/输出设备
输入设备:
定义:往主机传送信息的设备
常用的输入设备:键盘、鼠标、扫描仪、读卡机等
输出设备
定义:接收主机信息并送出信息呈现给人们的设备
常用的输出设备:显示器、打印机、绘图仪等外设与CPU是通过接口连接CPU接口接口外设1外设2地址总线AB数据总线DB控制总线CB5.1.2输入/输出传送的信息
数据信息
数字量
模拟量
开关量
状态信息表征外设状态
控制信息控制外设启停
在输入时,输入装置的信息是否准备好(Ready);在输出时,输出装置是否有空(Empty),若输出装置正在输出信息,则以Busy指示。
二进制形式表示的数或以ASCⅡ码表示的数或字符。
模拟量必须先经过A/D转换才能输入计算机,计算机的控制输出也必须先经过D/A转换才能控制执行机构。
只要用一位二进制数即可表示的量,如电机的运转与停止,开关的合与断,阀门的打开和关闭等。5.1.3输入/输出接口的作用及其类型接口电路的作用
锁存作用防止由于CPU速度快,外设慢而产生的丢数现象
隔离作用防止DB上的信息重叠
变换作用在CPU与外设之间进行信息类型、电平、传送接收方式变换
联络作用在CPU与外设之间进行联络,Ready,Busy输出接口电路——锁存作用输出接口中必须含锁存器接口电路(锁存器).......锁存信号写选通输出数据DB来自CPU速度匹配输入接口电路——隔离作用输入接口中必须含三态门接口电路(三态门).......读选通信号输入允许输入数据接口电路(三态门).......输入数据DB防止信息重叠1、
I/O接口的种类很多,有两种基本类型串行I/O接口并行I/O接口2、不可编程接口例:74LS273、74LS373、74LS138、74LS2443、可编程接口例:8155、8255、8250、8253I/O接口的类型5.1.4I/O端口的编址方式
统一编址
I/O端口与内存储器采用一套地址,完全象存储器单元一样处理,使用访问存储器的指令。
如:movx类指令
独立编址
采用一套与存储器不同的地址,利用/MREQ(存储器请求)和/IORQ(输入输出请求),CPU有专门的I/O指令如:IN,OUT
MCS51系列采用统一编址
片内RAM与P0~P3均用MOV指令
片外RAM与外扩口I/O口均用MOVX指令
接口与端口接口:由一个或多个端口组成。端口:可被独立选通的I/O接口电路,简称口。端口地址:端口在系统中被分配的惟一地址,简称口地址。端口可分为:输入端口——CPU从中读取外设的状态或数据信息输出端口——CPU通过它输出控制信号或数据信息状态端口——CPU从中读取外设的状态信息控制端口——由CPU控制输出控制信号数据端口——可以是输入数据端口或输出数据端口
I/O信息都是通过数据总线传递的。
5.2.1无条件传送方式(又称同步传送)
应用于定时为已知的且固定不变的低速I/O
无需等待的高速I/OmovxA,@DPTRmovx@DPTR,ADB三态门锁存器地址译码器地址译码器来自外设至外设ABRDWR无条件I/O举例——显示程序设计输出接口原理图外设收到CPU数据后以“应答信号”清掉状态信号CPU写入数据后,置入状态信号Q=1口地址地址译码器QRD+5V应答信号WR锁存器输出设备PORTD译码PORTS译码状态线Busy状态信息D6RDDB输入接口原理图地址译码器QRD三态缓冲器锁存器输入设备5V选通信号RD口地址PORTD译码PORTS译码D6Ready状态信号DB外设准备好,置入状态信号Q=1CPU读数据口时清掉状态信号5.2.2查询式传送方式(又称条件传送——异步传送)
CPU查询外设状态信息(Ready,Busy),条件满足时,进行数据传送
程序简单
高速CPU查询低速外设
浪费CPU时间,效率低
输入接口原理图
输出接口原理图
程序流程图条件传送方式程序举例Test:movDPTR,#PORTSmovxA,@DPTRanlA,#80HjzTest;(jnzTest)movDPTR,#PORTDmovxA,@DPTR
;输入
(movx@DPTR,A;输出)0/1状态信号D7输入接口状态准备好?传送信息YESNOReady=1Busy=0(A)5.2.3中断传送方式
中断:要求进行输入、输出的外设,发出就绪信号给CPU,作为中断请求,打断CPU正在进行的工作,即中断CPU正在执行的程序。
中断过程
中断方式与查询方式比较
提高了CPU的效率
CPU与外设可并行工作
CPU可及时响应外部事件中断方式与查询方式CPU占用时间比较打印机打印时间数据传输时间查询等待时间数据传输时间执行主程序中断服务时间中断方式查询方式外设工作中断过程
外设发出中断请求信号CPU(有条件)响应中断进行中断服务(执行中断服务程序,执行响应I/O操作)中断返回(继续执行原程序)
利用DMAC(DMA控制器)实现成组、大批量的数据在内存和外设之间的快速传送。
DMA过程:
优点:速度快
缺点:硬件复杂,成本增加5.2.4DMA传送方式DMA过程
外设向DMAC发DMA申请
DMAC向CPU发BUSRQ
CPU发BUSAK响应
DMAC发存储器地址和读写信号
DMA控制结束,恢复CPU对总线控制BUS外设接口DMACCPU存储器①②③存储器CPUI/O接口外设DMA控制器5.3.1中断的定义及必要性定义:所谓中断是指中央处理器CPU正在处理某件事的时候,外部发生了某一事件,请求CPU迅速处理,CPU暂时中断当前的工作,转入处理所发生的事件,处理完后,再回到原来被中断的地方,继续原来的工作。这样的过程称为中断。必要性及应用中断功能便于实现1.分时操作2.实时处理3.故障处理4.主机与外设之间的速度匹配CPU和外设同时工作;CPU可以通过分时操作启动多个外设同时工作,统一管理。大大提高了CPU的利用率,也提高了输入、输出的速度。
当计算机用于实时控制时,中断是一个十分重要的功能。现场的各个参数、信息,需要的话可在任何时候发出中断申请,要求CPU处理;CPU就可以马上响应(若中断是开放的话)加以处理。这样的及时处理在查询的工作方式是做不到的。
计算机在运行过程中,往往会出现事先预料不到的情况,或出现一些故障:如电源突跳,存储出错,运算溢出等等。计算机就可以利用中断系统自行处理,而不必停机或报告工作人员。
外设中断请求
实时时钟中断请求
控制对象中断源
故障引起的中断
人为设置的中断5.3.2中断源
人为设置的中断,不是随机的,故称为自愿中断。强迫中断引起的中断都是随机。5.3.3中断的分类1.可屏蔽中断(MaskableInterrupt)
2.非屏蔽中断(NonMaskableInterrupt)
3.软件中断(SoftwareInterrupt)
INTNMIMCS-51就是具有可屏蔽中断功能的一类CPU。中断类型中断请求信号
可屏蔽中断INT中断请求输入线上输入非屏蔽中断NMI中断请求输入线上输入软件中断用中断指令使CPU响应中断中断类型CPU响应中断的方式可屏蔽中断开中断指令响应关中断指令屏蔽INT上来的低电平中断请求非屏蔽中断CPU必须予以响应,不能由软件指令屏蔽软件中断CPU只要执行这种指令,完成相应的中断功能5.3.4中断系统的功能
中断系统包括中断源的产生、中断判优、中断查询、中断处理等实现这一全过程的硬件和软件。
中断技术对中断全过程的分析、研究及实现的方法中断判优
多中断源同时发出中断请求,CPU根据中断的优先级判断优先执行的中断请求。
中断嵌套CPU正在执行主程序CPU正在执行低级中断服务程序CPU正在执行高级中断服务程序CPU正在执行低级中断服务程序挂起的中断中断查询
软件查询
硬件查询
中断优先级链式电路
中断优先级编码电路三态门DB+中断请求……AL
movDPTR,#PortImovxA,@DPTRRLCAJCASVRLCAJCBSV……ASV:……BSV:……先查询的优先级高硬件申请软件查询中断处理
中断响应条件
CPU处于开中断状态:51内部有中断允许触发器EAEA=0禁止中断;EA=1开放中断。
中断响应过程
中断响应:停止现行程序,
转向中断处理程序入口地址
关中断(MCS-51响应中断后,不自动关中断)
保护断点(自动将断点地址压入堆栈)
执行中断处理程序执行中断处理程序
保护现场保护中断服务程序中用到的寄存器和状态标志的内容
中断服务相应的中断源服务,完成一定的I/O操作
恢复现场完成中断服务后,将保存在堆栈中的现场数据恢复
开中断和中断返回RETI(中断返回指令)pushPSWpushACCpushDPHpushDPL
popDPLpopDPHpopACCpopPSW请看P150图5-22中断响应条件
CPU响应中断的条件主要有以下几点:
(1)设置中断请求触发器,又称中断标志触发器(p148图5-19)每个中断源需有一个中断请求触发器,保持中断请求信号,直至CPU响应这个中断后,才可清除中断请求。当中断请求触发器为“1”状态时(Q=1),表示有中断产生;Q=0表示没有中断产生。
CPU中也要有中断标志触发器,有中断请求则置1。
(2)需设置中断屏蔽触发器(p149图5-20)每一个中断源的接口电路中需增加一个中断屏蔽触发器,只有当此触发器为“1”时,中断源的中断请求才能被送出至CPU。
(3)中断是开放的在CPU内部有一个中断允许触发器EA。只有当EA为“1”时(即中断开放时),CPU才能响应中断;若EA为“0”(即中断是关闭的),这时外部有中断请求,CPU不会响应,EA的状态是可以用指令来控制的(称为可编程的)。
(4)需设中断优先级触发器在CPU内部要设置中断优先级触发器,以实现嵌套;在各中断源中也要设一个中断优先级触发器,由指令置位/复位,以表示本中断源在中断系统中的优先级。
(5)CPU在现行指令结束后响应中断在开中断情况下,若中断源有中断请求,CPU也并不是立即响应,只是当正在执行的指令运行到最后一个机器周期T状态时,CPU才采样中断源。若发现有中断请求,则把内部的中断标志锁存器置“1”,然后下一个机器周期不进入取指周期,而进入中断周期。LED显示器程序设计_无条件I/O传送例1
LED显示器结构与原理
LED显示接口
显示程序设计LED显示器结构与原理
LED显示器是由8个发光二极管显示字段的显示器件,通过点亮不同的字段可显示0~9、A~F及小数点等字形。其外形结构与原理见图8-1所示。(a)LED管脚图;(b)共阴极;(c)共阳极
要使数码管显示指定的字符对共阴极接法的电路:1、要发光的二极管段加高电平2、共阴极端接低电平称0CFH为字形码G端称为字位dpgfedcbad7d6d5d4d3d2d1d010011110CFH+5v“1”“0”LED显示器有静态显示与动态显示两种形式:1、静态显示接口
常采用MC14495芯片作为LED的静态显示器接口,它是MOTOROLA公司生产CMOSBCD—七段十六进制锁存、译码驱动芯片,可以与LED显示器直接相连。具体应用略。2.动态显示接口
常用可编程并行接口芯片8155作为LED动态显示器的接口。实验设备中8031通过8155接六只共阴极LED动态显示器的接口。PA口作为字位码口,PB口作为字形(字段)码口。LED显示接口静态显示电路
所谓动态显示就是一位一位地轮流点亮各位显示器(称为动态扫描),对于每一位显示器来说,每隔一段时间点亮一次。显示器的亮度即与导通电流有关,也与点亮时间和间隔时间的比例有关。调整电流和时间参数,可实现亮度较高较稳定的显示。动态显示原理MOVDPTR,#PROTZWMOVA,#01HMOVX@DPTR,A………………adpbcdefgadpbcdefg字形码输出口字位码输出口来自CPU的DB总线MOVDPTR,#PROTZXMOVA,#82HMOVX@DPTR,A反向驱动器反相驱动器11来自CPU的DB总线“1”亮“0”亮动态显示d5d4d3d2d1d010000010
000001d7d6d5d4d3d2d1d0共阴极显示缓冲区——每个显示块对应一个存储单元,存放该块要显示的字符或字形码。7EH7DH7CH7BH7AH79H654321查字形码表——得到字符6的字形码82H——送字形码口——将20H送字位码口——则该位显示6,其它位的显示类同,依次循环往复从低位到高位查字形码表,得到对应的字形码送字形码口,其块的字位码送字位码口,由于视觉残留,六个不同的字符就同时显示出来。8155动态显示电路ORG0000HDISP:MOVSP,#5FHMOVA,#03H;对8155初始化,A口、B口输出
MOVDPTR,#0FF20HMOVX@DPTR,ADISP4:MOVR5,#01H;置字位码初值
MOVR0,#79H;置显示缓冲区指针初值
MOVA,R5LD0:MOVDPTR,#0FF21H;字位码送8155A口
MOVX@DPTR,A
MOVDPTR,#0FF22H
MOVA,@R0
ADDA,#0EHMOVCA,@A+PC;查字形码表
MOVX@DPTR,A;字形码送8155B口
ACALLDLAY;延时1MSINCR0;指向下一个缓冲区
MOVA,R5
JBACC.5,LD1RLA
MOVR5,AAJMPLD0LD1:SJMPDISP4DB0C0H,0F9H,0A4H,0B0H,99H,92HDB82H,0F8H,80H,90H,88H,83H,0C6HDB0A1H,86H,8EH,0FFH,0CH,89H
DB0C8H,0C1H,7FH,0BFH
DLAY:MOVR7,#02H;延时子程序
DL1:MOVR6,#0FFHDL2:DJNZR6,DL2DJNZR7,DL1
RET
END;字形码表口指针——DPTR,查表——PCORG0000HDISP:MOVSP,#5FHMOVA,#03H;对8155初始化,A口、B口输出
MOVR1,#20HMOVX@R1,ADISP4:MOVR5,#01H;置字位码初值
MOVR0,#79H;置显示缓冲区指针初值
MOVA,R5LD0:MOVR1,#21H
;字位码送8155A口
MOVX@R1,A
MOVR1,#22HMOVA,@R0
MOVDPTR,#TABMOVCA,@A+DPTR
;查字形码表
MOVX@R1,A;字形码送8155B口
ACALLDLAY;延时1MSINCR0
MOVA,R5
JBACC.5,LD1RLA
MOVR5,AAJMPLD0LD1:SJMPDISP4TAB:DB0C0H,0F9H,0A4H,0B0H,99H,92HDB82H,0F8H,80H,90H,88H,83H,0C6HDB0A1H,86H,8EH,0FFH,0CH,89H
DB0C8H,0C1H,7FH,0BFH
DLAY:MOVR7,#02H;延时子程序
DL1:MOVR6,#0FFHDL2:DJNZR6,DL2DJNZR7,DL1
RET
END;字形码表口指针——R1,查表——DPTR
MCS-51的中断系统的结构
MCS-51的中断系统的中断源
MCS-51的中断系统的中断控制
MCS-51的中断系统的中断响应过程
MCS-51的中断系统的中断响应时间
MCS-51的中断程序设计
MCS-51对中断的响应和撤除
MCS-51的中断程序设计举例5.4MCS-51的中断系统MCS-51的中断系统的结构IT0
IT1T1T0EX0ET0EX1ET1ESEAPX0PT0PX1PT1PSTXRX10101
0101
0MCS-51的中断系统的中断源MCS-51共有5个中断源
外部中断0
外部中断1
T0溢出中断
T1溢出中断
串行口中断外部中断请求0、1D7D0TF1TF0IE1IT1IE0IT0TCON(定时器/计数器控制寄存器)
IT0:外部中断请求0的触发方式选择
IT0=0电平触发方式;IT0=1边沿触发方式
IE0(IE1):外部中断请求0(1)的中断申请标志
IT0=0CPU每个机器周期S5P2采样/INT0,若/INT0=1则IE0=0否则IE0=1申请中断
IT0=1若第一个机器周期/INT0=1,第二个机器周期/INT0=0,则IE0=1申请中断,否则IE0=0
转向中断服务时边沿触发方式下IE由硬件清零
转向中断服务时电平触发方式下硬件不清IE,待申请信号撤消。T0、T1溢出中断D7D0TF1TF0IE1IT1IE0IT0TCON
TF0:51片内定时/计数器0溢出中断请求标志。
定时/计数器0溢出时,TF0由硬件置1
CPU响应中断时自动清零TF0
TF0也可软件清零
TF1:51片内定时/计数器1溢出中断请求标志串行口中断
RI:串行口接收中断标志
RI=1串行口接收中断
TI:串行口发送中断标志
TI=1串行口发送中断
RI、TI由硬件置位
必须由软件清零SCOND7D0RITIMCS-51的中断系统的中断控制
总结中断源的各个触发器(p154)表5-1)中断源中断标志1/0中断允许1/0中断级别1/0外部INT0IE0(TCON.1)EX0(IE.0)PX0(IP.0)外部INT1IE1(TCON.3)EX1(IE.2)PX1(IP.2)定时器0TF0(TCON.5)ET0(IE.1)PT0(IP.1)定时器1TF1(TCON.7)ET1(IE.3)PT1(IP.3)串行口RI/TI(SCON)ES(IE.4)PS(IP.4)CPU标志EA(IE.7)
寄存器:TCON、SCON、IE、IP
复位后,这四个寄存器均为00H。若设置串行口和定时器/计数器1为高级中断:
SETBPS
SETBPT1问:设置后,那个中断源的优先级最高?那个中断源的优先级最低?答:设置后,优先级的顺序为:
TF1RI/TI
INT0TF0
INT1
高级低级同级默认顺序复位后(IP)=00H5个中断源均为低级中断,同级默认顺序:
INT0TF0
INT1TF1
RI/TIMCS-51的中断系统的中断响应过程
51CPU不响应中断的条件:
CPU正在处理相同或更高级中断
现行的机器周期不是所执行指令的最后一个机器周期
正在执行的指令是访问IE、IP或RETI指令
在执行上述指令后至少再执行一条指令,才可能响应中断。中断源
入口地址
同级中断优先级
IE0
0003H
TF0
000BH
IE1
0013H
TF1
001BH
TI/RI
0023H
中断入口地址表MCS-51的中断程序设计举例8031/INT0P1.7P1.4P1.3P1.0+5VQRS
ORG0000H
ajmpMain
ORG0003HljmpEx1Svr ORG0100HMain: movsp#6fh
setbIT0 setbEX0 setbEA sjmp$;等待中断Ex1Svr:pushPSW pushACC movA,#0FFh movP1,A movA,P1 swapA movP1,A popACC popPSW reti END?产生中断后什么地址压入堆栈?中断服务程序设计方法1、MCS-51中断系统的初始化中断系统初始化步骤为:
1)CPU开中断或关中断;
2)某中断源中断请求的允许或禁止(屏蔽);
3)设定所用中断的中断优先级;
4)若为外部中断,则应规定低电平还是负边沿的中断触发方式。[例5-2]请写出/INT1为低电平触发的中断系统初始化程序。解:
(1)采用位操作指令
SETBEA;CPU开中断
SETBEX1;开/INT1中断
SETBPX1;令/INT1为高优先级
CLRIT1;令/INT1为电平触发(2)采用字节型指令
MOVIE,#84H;开/INT1中断
ORLIP,#04H;令/INT1为高优先级
ANLTCON,#OFBH;令/INT1为电平触发IT1=02、程序设计方法
(1)主程序
主程序除了用来对MCS-51本身中断系统初始化外,还经常用来对具有中断功能的外部扩展的可编程I/O接口、可编程内部定时器/计数器T0、T1和可编程内部串行口等初始化,程序如下:
ORG0000H
AJMPMAIN┆MAIN:;MAIN为主程序首地址
┆
复位后,其PC的内容被强迫置成0000H
上电启动,CPU就执行0000H单元的指令
必须在0000H单元放一条跳转到主程序的跳转指令实现了上电自动转向主程序(2)中断服务程序
中断服务程序是一种具有特定功能的独立程序段,它为中断源的特定要求服务,其一般低级中断源程序编写格式如下:
ORGZDRKAJMPINTVS┆INTVS:CLREAPUSHACC
PUSH01H┆
SETBEA┆中断服务
┆
CLREAPOP01HPOPACC
SETBEARETI中断服务程序入口地址:ZDRK0003H000BH0013H001BH0023H高级中断服务程序的设计GJZHD:CLREA
保护现场
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 星石投资风控制度
- 服装财务出纳规章制度
- 机械车间绩效考核制度
- 村社区季度绩效考核制度
- 杭叉集团内部审计制度
- 校区财务规章制度
- 梳理风控制度
- 武术教育培训制度范本
- 民宿绩效考核制度
- 水利水电教育培训制度
- 中职农林牧渔类《农业经营与管理》职教高考复习题库(浓缩500题)
- 腹腔镜全子宫切除术的方法及效果
- 工程造价咨询服务方案(技术方案)
- 6mw生物质能发电项目可行性研究报告
- 2023年四川省高考数学试题及答案(文科)【解析版】
- 初中英语词汇表1600词带音标
- GB/T 33703-2017自动气象站观测规范
- GB/T 25235-2010粮油机械组合清理筛
- GB/T 21843-2008塑料氯乙烯均聚和共聚树脂用机械筛测定粒径
- GB/T 11021-2014电气绝缘耐热性和表示方法
- 熔滴过渡课件
评论
0/150
提交评论