版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、1,半导体制造工艺流程,2,半导体相关知识,本征材料:纯硅 9-10个9 250000.cm N型硅: 掺入V族元素-磷P、砷As、锑Sb P型硅: 掺入 III族元素镓Ga、硼B PN结:,N,P,-,-,-,-,-,-,+,+,+,+,+,3,半导体元件制造过程可分为,前段(Front End)制程 晶圆处理制程(Wafer Fabrication;简称 Wafer Fab)、 晶圆针测制程(Wafer Probe); 後段(Back End) 构装(Packaging)、 测试制程(Initial Test and Final Test),4,一、晶圆处理制程,晶圆处理制程之主要工作为在
2、矽晶圆上制作电路与电子元件(如电晶体、电容体、逻辑闸等),为上述各制程中所需技术最复杂且资金投入最多的过程 ,以微处理器(Microprocessor)为例,其所需处理步骤可达数百道,而其所需加工机台先进且昂贵,动辄数千万一台,其所需制造环境为为一温度、湿度与 含尘(Particle)均需控制的无尘室(Clean-Room),虽然详细的处理程序是随著产品种类与所使用的技术有关;不过其基本处理步骤通常是晶圆先经过适 当的清洗(Cleaning)之後,接著进行氧化(Oxidation)及沈积,最後进行微影、蚀刻及离子植入等反覆步骤,以完成晶圆上电路的加工与制作。,5,二、晶圆针测制程,经过Wafe
3、r Fab之制程後,晶圆上即形成一格格的小格 ,我们称之为晶方或是晶粒(Die),在一般情形下,同一片晶圆上皆制作相同的晶片,但是也有可能在同一片晶圆 上制作不同规格的产品;这些晶圆必须通过晶片允收测试,晶粒将会一一经过针测(Probe)仪器以测试其电气特性, 而不合格的的晶粒将会被标上记号(Ink Dot),此程序即 称之为晶圆针测制程(Wafer Probe)。然後晶圆将依晶粒 为单位分割成一粒粒独立的晶粒,6,三、IC构装制程,IC構裝製程(Packaging):利用塑膠或陶瓷包裝晶粒與配線以成積體電路 目的:是為了製造出所生產的電路的保護層,避免電路受到機械性刮傷或是高溫破壞。,7,半
4、导体制造工艺分类,PMOS型,双极型,MOS型,CMOS型,NMOS型,BiMOS,饱和型,非饱和型,TTL,I2L,ECL/CML,8,半导体制造工艺分类,一 双极型IC的基本制造工艺: A 在元器件间要做电隔离区(PN结隔离、全介质隔离及PN结介质混合隔离) ECL(不掺金) (非饱和型) 、TTL/DTL (饱和型) 、STTL (饱和型) B 在元器件间自然隔离 I2L(饱和型),9,半导体制造工艺分类,二 MOSIC的基本制造工艺: 根据栅工艺分类 A 铝栅工艺 B 硅 栅工艺 其他分类 1 、(根据沟道) PMOS、NMOS、CMOS 2 、(根据负载元件)E/R、E/E、E/D,
5、10,半导体制造工艺分类,三 Bi-CMOS工艺: A 以CMOS工艺为基础 P阱 N阱 B 以双极型工艺为基础,11,双极型集成电路和MOS集成电路优缺点,双极型集成电路 中等速度、驱动能力强、模拟精度高、功耗比较大 CMOS集成电路 低的静态功耗、宽的电源电压范围、宽的输出电压幅度(无阈值损失),具有高速度、高密度潜力;可与TTL电路兼容。电流驱动能力低,12,半导体制造环境要求,主要污染源:微尘颗粒、中金属离子、有机物残留物和钠离子等轻金属例子。 超净间:洁净等级主要由 微尘颗粒数/m3,0.1um 0.2um 0.3um 0.5um 5.0um I级 35 7.5 3 1 NA 10
6、级 350 75 30 10 NA 100级 NA 750 300 100 NA 1000级 NA NA NA 1000 7,13,半导体元件制造过程,前段(Front End)制程-前工序 晶圆处理制程(Wafer Fabrication;简称 Wafer Fab),14,典型的PN结隔离的掺金TTL电路工艺流程,一次氧化,衬底制备,隐埋层扩散,外延淀积,热氧化,隔离光刻,隔离扩散,再氧化,基区扩散,再分布及氧化,发射区光刻,背面掺金,发射区扩散,反刻铝,接触孔光刻,铝淀积,隐埋层光刻,基区光刻,再分布及氧化,铝合金,淀积钝化层,中测,压焊块光刻,15,横向晶体管刨面图,16,纵向晶体管刨面
7、图,17,NPN晶体管刨面图,18,1.衬底选择,P型Si 10.cm 111晶向,偏离2O5O 晶圆(晶片) 晶圆(晶片)的生产由砂即(二氧化硅)开始,经由电弧炉的提炼还原成 冶炼级的硅,再经由盐酸氯化,产生三氯化硅,经蒸馏纯化后,透过慢速分 解过程,制成棒状或粒状的多晶硅。一般晶圆制造厂,将多晶硅融解 后,再利用硅晶种慢慢拉出单晶硅晶棒。一支85公分长,重76.6公斤的 8寸 硅晶棒,约需 2天半时间长成。经研磨、抛光、切片后,即成半导体之原料 晶圆片,19,第一次光刻N+埋层扩散孔,1。减小集电极串联电阻 2。减小寄生PNP管的影响,SiO2,要求: 1。 杂质浓度大 2。高温时在Si中
8、的扩散系数小, 以减小上推 3。 与衬底晶格匹配好,以减小应力,涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗 去膜-清洗N+扩散(P),20,外延层淀积,1。VPE(Vaporous phase epitaxy) 气相外延生长硅 SiCl4+H2Si+HCl 2。氧化 TepiXjc+Xmc+TBL-up+tepi-ox,21,第二次光刻P+隔离扩散孔,在衬底上形成孤立的外延层岛,实现元件的隔离.,SiO2,涂胶烘烤-掩膜(曝光)-显影-坚膜蚀刻清洗 去膜-清洗P+扩散(B),22,第三次光刻P型基区扩散孔,决定NPN管的基区扩散位置范围,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜 蚀刻
9、清洗去膜清洗基区扩散(B),23,第四次光刻N+发射区扩散孔,集电极和N型电阻的接触孔,以及外延层的反偏孔。 AlN-Si 欧姆接触:ND1019cm-3,,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜 蚀刻清洗去膜清洗扩散,24,第五次光刻引线接触孔,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜 蚀刻清洗去膜清洗,25,第六次光刻金属化内连线:反刻铝,SiO2,去SiO2氧化-涂胶烘烤-掩膜(曝光)-显影-坚膜 蚀刻清洗去膜清洗蒸铝,26,CMOS工艺集成电路,27,CMOS集成电路工艺-以P阱硅栅CMOS为例,1。光刻I-阱区光刻,刻出阱区注入孔,N-Si,N-Si,SiO2,
10、28,CMOS集成电路工艺-以P阱硅栅CMOS为例,2。阱区注入及推进,形成阱区,N-Si,P-,29,CMOS集成电路工艺-以P阱硅栅CMOS为例,3。去除SiO2,长薄氧,长Si3N4,N-Si,P-,Si3N4,30,CMOS集成电路工艺-以P阱硅栅CMOS为例,4。光II-有源区光刻,N-Si,P-,Si3N4,31,CMOS集成电路工艺-以P阱硅栅CMOS为例,5。光III-N管场区光刻,N管场区注入,以提高场开启,减少闩锁效应及改善阱的接触。,光刻胶,32,CMOS集成电路工艺-以P阱硅栅CMOS为例,6。光III-N管场区光刻,刻出N管场区注入孔; N管场区注入。,33,CMOS
11、集成电路工艺-以P阱硅栅CMOS为例,7。光-p管场区光刻,p管场区注入, 调节PMOS管的开启电压,生长多晶硅。,34,CMOS集成电路工艺-以P阱硅栅CMOS为例,8。光-多晶硅光刻,形成多晶硅栅及多晶硅电阻,多晶硅,35,CMOS集成电路工艺-以P阱硅栅CMOS为例,9。光I-P+区光刻,P+区注入。形成PMOS管的源、漏区及P+保护环。,36,CMOS集成电路工艺-以P阱硅栅CMOS为例,10。光-N管场区光刻,N管场区注入,形成NMOS的源、漏区及N+保护环。,37,CMOS集成电路工艺-以P阱硅栅CMOS为例,11。长PSG(磷硅玻璃)。,38,CMOS集成电路工艺-以P阱硅栅CM
12、OS为例,12。光刻-引线孔光刻。,39,CMOS集成电路工艺-以P阱硅栅CMOS为例,13。光刻-引线孔光刻(反刻AL)。,40,集成电路中电阻1,基区扩散电阻,41,集成电路中电阻2,发射区扩散电阻,42,集成电路中电阻3,基区沟道电阻,43,集成电路中电阻4,外延层电阻,44,集成电路中电阻5,MOS中多晶硅电阻,其它:MOS管电阻,45,集成电路中电容1,发射区扩散层隔离层隐埋层扩散层PN电容,46,集成电路中电容2,MOS电容,47,微电子制造工艺,48,IC常用术语,圆片:硅片 芯片(Chip, Die): 6、8 :硅(园)片直径:1 25.4mm 6150mm; 8200mm;
13、 12300mm; 亚微米1m的设计规范 深亚微米=0.5 m的设计规范 0.5 m 、 0.35 m 设计规范(最小特征尺寸) 布线层数:金属(掺杂多晶硅)连线的层数。 集成度:每个芯片上集成的晶体管数,49,IC工艺常用术语,净化级别:Class 1, Class 10, Class 10,000 每立方米空气中含灰尘的个数 去离子水 氧化 扩散 注入 光刻 .,50,生产工厂简介,PSI,51,Fab Two was completed January 2, 1996 and is a State of the Art facility. This 2,200 square foot f
14、acility was constructed using all the latest materials and technologies. In this set of cleanrooms we change the air 390 times per hour, if you do the math with ULPA filtration this is a Class One facility. We have had it tested and it does meet Class One parameters (without any people working in it
15、). Since we are not making microprocessors here and we dont want to wear space suits, we run it as a class 10 fab. Even though it consistently runs well below Class Ten.,一级净化厂房,52,Here in the Fab Two Photolithography area we see one of our 200mm .35 micron I-Line Steppers. this stepper can image and
16、 align both 6 & 8 inch wafers.,光刻区域,亚微米级光刻机,53,Another view of one of the Fab Two Photolithography areas.,54,Here we see a technician loading 300mm wafers into the SemiTool. The wafers are in a 13 wafer Teflon cassette co-designed by Process Specialties and SemiTool in 1995. Again these are the worl
17、ds first 300mm wet process cassettes (that can be spin rinse dried).,花篮,55,As we look in this window we see the Worlds First true 300mm production furnace. Our development and design of this tool began in 1992, it was installed in December of 1995 and became fully operational in January of 1996.,熔炉,
18、56,Here we can see the loading of 300mm wafers onto the Paddle.,57,Process Specialties has developed the worlds first production 300mm Nitride system! We began processing 300mm LPCVD Silicon Nitride in May of 1997.,58,2,500 additional square feet of State of the Art Class One Cleanroom is currently
19、processing wafers! With increased 300mm & 200mm processing capabilities including more PVD Metalization, 300mm Wet processing / Cleaning capabilities and full wafer 300mm .35um Photolithography, all in a Class One enviroment.,净化厂房,59,Currently our PS300A and PS300B diffusion tools are capable of run
20、ning both 200mm & 300mm wafers. We can even process the two sizes in the same furnace load without suffering any uniformity problems! (Thermal Oxide Only),扩散,60,Accuracy in metrology is never an issue at Process Specialties. We use the most advanced robotic laser ellipsometers and other calibrated t
21、ools for precision thin film, resistivity, CD and step height measurement. Including our new Nanometrics 8300 full wafer 300mm thin film measurement and mapping tool. We also use outside laboratories and our excellent working relationships with our Metrology tool customers, for additional correlatio
22、n and calibration.,光刻间,61,One of two SEM Labs located in our facility. In this one we are using a field emission tool for everything from looking at photoresist profiles and measuring CDs to double checking metal deposition thicknesses. At the helm, another one of our process engineers you may have
23、spoken with Mark Hinkle.,检测,62,Here we are looking at the Incoming material disposition racks,材料间,63,Above you are looking at a couple of views of the facilities on the west side of Fab One. Here you can see one of our 18.5 Meg/Ohm DI water systems and one of four 10,000 CFM air systems feeding this
24、 fab (left picture), as well as one of our waste air scrubber units (right picture). Both are inside the building for easier maintenance, longer life and better control.,64,集成电路(Integrated Circuit, IC):半导体IC,膜IC,混合IC 半导体IC:指用半导体工艺把电路中的有源器件、无源元件及互联布线等以相互不可分离的状态制作在半导体上,最后封装在一个管壳内,构成一个完整的、具有特定功能的电路。,半导
25、体IC,双极IC,MOSIC,BiCMOS,PMOS IC,CMOS IC,NMOS IC,65,MOS IC及工艺,MOSFET Metal Oxide Semiconductor Field Effect Transistor . 金属氧化物半导体场效应晶体管,Si,金属,氧化物(绝缘层、SiO2),半导体,MOS(MIS)结构,66,栅氧化层厚度: 50埃1000埃(5nm100nm) VT阈值电压 电压控制,N沟MOS(NMOS),P型衬底,受主杂质; 栅上加正电压,表面吸引电子,反型,电子通道; 漏加正电压,电子从源区经N沟道到达漏区,器件开通。,67,N衬底,p+,p+,漏,源,栅
26、,栅氧化层,场氧化层,沟道,P沟MOS(PMOS),VT,VGS,ID,+,-,VDS 0,N型衬底,施主杂质,电子导电; 栅上加负电压,表面吸引空穴,反型,空穴通道; 漏加负电压,空穴从源区经P沟道到达漏区,器件开通。,68,CMOS,CMOS:Complementary Symmetry Metal Oxide Semiconductor 互补对称金属氧化物半导体特点:低功耗,VSS,VDD,Vo,Vi,CMOS倒相器,PMOS,NMOS,I/O,I/O,VDD,VSS,C,C,CMOS传输门,69,N-Si,P+,P+,n+,n+,P-阱,D,D,Vo,VG,VSS,S,S,VDD,CM
27、OS倒相器截面图,CMOS倒相器版图,70,A NMOS Example,71,pwell,Pwell Active Poly N+ implant P+ implant Omicontact Metal,72,Ntype Si,SiO2,光刻胶,MASK Pwell,73,Ntype Si,SiO2,光刻胶,光刻胶,MASK Pwell,74,Ntype Si,SiO2,光刻胶,光刻胶,SiO2,75,Ntype Si,SiO2,SiO2,Pwell,76,pwell,Pwell Active Poly N+ implant P+ implant Omicontact Metal,77,Ntype Si,SiO2,Pwell,SiO2,光刻胶,MASK active,MASK Active,Si3N4,78,Ntype Si,SiO2,Pwell,SiO2,光刻胶,光刻胶,MASK active,MASK Active,
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 化工厂介绍教学课件
- 江苏省南京市2025-2026南京秦淮区九上期末物理卷(无答案)
- 海南省海口市2025-2026学年八年级上学期1月期末考试英语试卷(含答案无听力原文及音频)
- 化工企业大修培训课件
- 飞机飞行原理科普
- 飞机科普小知识
- 2026广东广州市天河区长兴街道综合事务中心招聘环卫保洁员参考考试题库及答案解析
- 食堂食品分配制度
- 2026年上半年玉溪师范学院招聘(6人)笔试参考题库及答案解析
- 礼泉春节活动策划方案(3篇)
- 2025年大学生物(细胞结构与功能)试题及答案
- 2026年新通信安全员c证考试题及答案
- 2026届上海市徐汇区上海第四中学高一上数学期末学业质量监测试题含解析
- T-ZZB 2211-2021 单面干手器标准规范
- 快递安检协议书
- 水利水电建设工程验收技术鉴定导则
- 特困供养政策培训课件
- 2025年品质经理年度工作总结及2026年度工作计划
- 生物化学:实验七 牛乳中酪蛋白的制备
- 旋磁治疗机前列腺总结报告
- 《自信的秘密》节选
评论
0/150
提交评论