武汉理工大学数电模拟题.ppt_第1页
武汉理工大学数电模拟题.ppt_第2页
武汉理工大学数电模拟题.ppt_第3页
武汉理工大学数电模拟题.ppt_第4页
武汉理工大学数电模拟题.ppt_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电电子技术术基础础复习习 一、填空(10分)(内容涵盖各章节基本概念) 1、将十进制23.75转换成二进制数()、八进制()和十 六进制(),并转换为8421BCD码()。 2、若电压信号在05v范围内波动。若要求A/D转换后的信 号分辨率不低于0.0025v,则该ADC至少为()位。 3、已知256个字的RAM共有存储单元6144个,则该RAM 有()根数据线、()根地址线。 4、正逻辑系统下的同或逻辑等价于负逻辑系统中的() 逻辑关系。 5、驱动门电路输出()电平时,所带为拉电流负载。 6、JK触发器在时钟条件具备时,由“0”初始状态变为次 态“1”的驱动条件是()。 7、JK触发器在CP信号脉冲作用下,欲使Qn+1=Qn,则输 入驱动信号为()。 8、A/D转换一般要包括采样、()、量化和()四个步骤 。 9、对于一个8位DAC,若最小输出电压增量为0.02v,当 输入代码为01001101时,输出电压为()伏,若分辨率用 百分数表示,则为()。 10、若RAM有8根数据线、12根地址线,则该RAM字长 为()。 11、逻辑表达式 中,()存在竞争冒 险。 12、用5个D触发器构成的扭环形计数器中有效状态有() 个。 13、8位ADC的分辨率是()位。 14、一个JK触发器可记录一位二进制代码,它有()个 稳态。单稳态触发器有()个稳态,多谐振荡器有()个 。 15、为了在计算机中实现数据传输的总线结构,应选用的 门电路是()。 16、施密特触发器有()个阈值电压,施密特触发器常用 于()、幅度鉴别和()。 17、有一8位倒T型电阻网络DAC,已知UREF=10V,当输 入10000000时输出的电压值为()V。 18、在三种A/D转换器中,()转换速度最高(并联比较 型 逐次逼近型 双积分型)。 19、A/D转换中量化方式有()、()两种,如量化单位 为,则量化误差分别为()和()。 20、有8位A/D转换器的基准电压VREF=5.12V,求当输入为 VI=3.8V时的数字量输出是()。 二、逻辑函数的化简(20分) 1、用代数法将下列函数化简为最简与或式;根据反 演规则,写出L的反函数;根据对偶规则,写出L的对偶 式。 2、用卡诺图表示下列函数,将其化简为最简“与或式 ”。化成与非-与非式。 三、组合逻辑设计与集成组合电路的应用(20分)(内容 涵盖设计方法、集成组合电路的功能和使用方法以及功能 表的解读。) 例:举重比赛中共设置了三名裁判,其中主裁判一名 ,副裁判两名。只有在主裁判判定通过,并有至少一名副 裁判也同意通过的情况下,最后结果才为通过。试设计一 个逻辑电路,能以输出电平指示最终的判决结果。 1、完成逻辑定义和真值表,写出其最大项表达式和 最小项表达式; 2、利用1片3线-8线唯一地址译码器74xx138和必要的 分立门电路实现该功能。 注:集成芯片的逻辑符号、功能表如附录图、表所示 1、某雷达站有3部雷达A、B、C,其中A和B功率消耗相等 ,C的功率是A的2倍。这这些雷达由2台发电发电 机X和Y供电电,发发 电电机X的最大输输出功率等于雷达A的功率消耗,发电发电 机Y的 最大输输出功率是X的3倍。要求设计设计 一个逻辑电逻辑电 路,能够够根 据各雷达的起动动和关闭闭信号,以最节约电节约电 能的方式起、停 发电发电 机。 要求用四种方法完成该题该题 : 1)用逻辑门电逻辑门电 路实现实现 2)用一片74HC138实现实现 3)用一片74HC153实现实现 4)用74HC151实现实现 2、试试用74LS138设计设计 一个有3个输输入端和2个输输出端的电电路 ,电电路以2位二进进制码码表示输输入数据中“1”的个数。 3、设计设计 一个组组合逻辑电逻辑电 路,实现实现 汽车车门车车门 未开关报报警, 其逻辑逻辑 功能为为:如果汽车车的两个车门车门 中的一个打开了,且 司机坐在里面,则则蜂鸣鸣器响起。 4、设计电设计电 路实现实现 f(x)=3x+1。令输输入为为两位二进进制数(AB)B ,输输出为为四位二进进制数(WXYZ)B。 四、组合电路的分析(10分)(综合考察由逻辑图写逻辑 函数表达式、列真值表、分析电路的能力) C S & A B & Z1 Z2 & 1 & Z3 1 A B L 或非门门 1 AL 非门门 L A B 与门门 L A B 与非门门 =1 A B A L 异或门门 = A B A L 同或门门 L=AB L=A+B L = A B L = A+B L L= = A A B B L=AB &A B L & 1 C D 与或非门门 LA B 1 或门门 全1出1,有0出0 全0出0,有1出1 全1出0,有0出1全0出1,有1出0 相同为为0,不同为为1相同为为1,不同为为0 五、触发器电路分析(10分)(考察各常用触发器的功能、特 性方程、状态转换图、状态转换表、驱动方程以及状态方程) 六、同步时序电路分析(10分)(题6.12,考察同步时序 电路分析方法以及时序电路的常用表达形式) 七、综合应用与设计(10)(内容涵盖集成计数器、寄存 器电路、集成组合电路的功能和使用方法以及常用的应用 ) 例:用集成计数器和数据选择器及门电路组合,设计一个 在时钟作用下周期性输出“11011011100”序列脉冲发生器 。 例:序列“1001010” 1、利用四位二进进制同步加计计数器74161、与非门门和8选选1 数据选择选择 器74151设计设计 一个序列信号产产生器,循环产环产 生序 列脉冲1101001。 4、用同步四位二进进制计计数器74LS161和一片3线线8线译码线译码 器74138及门电门电 路设计设计 一个模7计计数器,要求计计数器按下 列规则计规则计 数。 3,6,9,0,4,8,12,3,6,9, 3、利用四位二进进制同步加计计数器74161、与非门门和四选选一 数据选择选择 器设计设计 一个序列信号产产生器,循环产环产 生序列脉冲 10111100000。 2、利用四位二进进制同步加计计数器74161、与非门门和3/8译译 码码器74138设计设计 一个序列

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论