实验9、计数译码显示电路.ppt_第1页
实验9、计数译码显示电路.ppt_第2页
实验9、计数译码显示电路.ppt_第3页
实验9、计数译码显示电路.ppt_第4页
实验9、计数译码显示电路.ppt_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验九、计数译码显示电路, 实验目的, 实验电路与工作原理, 实验内容和要求, 注意事项,掌握40161的逻辑功能及使用方法 掌握译码显示电路的构成及使用方法 进一步熟悉计数器输出波形的测试方法,40161的逻辑功能及使用方法 译码显示电路的构成,实验九、计数译码显示电路 实验电路与工作原理,4位二进制同步加计数器,表5.18.4 CC40161功能表,40161的逻辑功能,清零,使能,数据输入置数,进位,置数,ET=CTT&ETP,CO=Q3Q2Q1Q0,40161的时序波形图,构成任意进制计数器的方法,利用同步预置清零,利用异步清零,优点:,清零可靠,输出没有毛刺,构成多位计数器的级联方法,串行进位(异步),优点:简单;缺点:速度较慢,六十进制计数器,构成多位计数器的级联方法,六十进制计数器,并行进位(同步),优点:速度较快;缺点:较复杂,CD4511BC BCD-to-7 Segment Latch/Decoder/Driver,Pin Assignments for SOIC and DIP, Connection Diagrams,Top View,Segment Identification,Display,灯测试,灭灯,锁存,与74LS48管脚基本兼容,A3 ,A0 ,A1 ,A2 ,七段显示译码器,Truth Table,*Depends upon the BCD code applied during the 0 to 1 transition of LE.,X = Dont Care,共阴七段显示器,译码显示电路,公共限流电阻,实验内容和要求,内容1 时钟1Hz正方波,十进制计数译码显示电路 观测并记录十进制计数器输出Q0、Q1、Q2、Q3以及CP的波形,比较它们的时序关系。 验收 演示功能 内容2. 设计一个数字钟:二十四(0023小时)和六十(0059分钟)进制计数译码显示电路 注意: 观测波形的方法?,实验九、计数译码显示电路 实验电路与工作原理,注意事项,1电源 (VDD=5V、VSS=地) 核对无误,再接入! 2输出端切忌短路、线与! 3多余输入端 不能悬空 4电路图一定要标上芯片引脚号 5芯片管脚图,万用表用完后,请把表笔线整理好,并按号码顺序放入柜中!,CD40161 MC14

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论