东南大学数字电路实验考试——格雷码减法计数器.doc_第1页
东南大学数字电路实验考试——格雷码减法计数器.doc_第2页
东南大学数字电路实验考试——格雷码减法计数器.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

格雷码减计数器格雷码是一种特殊的二进制编码,由于这种码相邻的两个码字之间只有一个码元不同所以称为安全码。采用这种码制的计数器常用于高速数字系统设计中有助于减少竞争和冒险现象的出现。3位普通二进制码和格雷码之间的关系如下表所示: 一、请用74161、74138和少量逻辑门设计一个模8格雷码减计数器,要求如下:1、简单写出设计过程,画出逻辑电路图(30分)2、根据设计搭试电路(15分)3、用LED发光二极管做静态验证并用双踪示波器观察C0和C2波形。(25分)(给老师检查)4、在同一坐标系内绘出输出C0和输出C2波形。(10分)二、简答题1设计的电路调试时发现触发器输出始终为1,应如何检查及排除?(10分)2指出下面电路的输出。(10分)解:1、用74161设计一个模8的计数器 输出Q3、Q2、Q1、Q0从0000到0111的变化,0111时同步置零(或1000异步清零),电路如下: (5分,电路略)从8421码到格雷码的真值表:(5分)QC QB QAC2 C1 C00 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 1 0 0 1 0 1 1 1 1 1 1 0 0 1 0 0 1 1 0 0 1 0 0 0故卡诺图如下:(5分) 表达式如下:(5分) C2 = C1 = QB + QC= Y5 + Y4 + Y3 + Y2 = C0 = QA + QB = Y6 + Y5 + Y2 + Y1 = 故,完整的逻辑电路图如下所示:(图略10分)2、电路接线符合基本规范,电源连接正确(15分)3、检查LED发光二极管显示结果正确 (15分)检查双踪示波器显示C0和C2波形正确。(10分)4、波形记录符合规范:相位对齐6分(每个波形3分),至少画满一个周期3分,方波边沿画出1分。二、简答:1设计的电路调试时发现触发器输出Q始终为1,应如何检查及排除?(10分) 输出Q始终为1,应检查触发器的置位端是否设置了有效,应将其设为无效电平,如果使用的是D触发器7

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论