数字电子技术-课程设计.doc_第1页
数字电子技术-课程设计.doc_第2页
数字电子技术-课程设计.doc_第3页
数字电子技术-课程设计.doc_第4页
数字电子技术-课程设计.doc_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第四章 组合逻辑电路【例1】用Multisim分析图所示的逻辑电路,找出电路的逻辑函数式和真值表。8选1数据选择器74HC151的逻辑图和逻辑函数式见图。解:Multisim仿真如下:点击逻辑转换器图标,便弹出下面的操作窗口,设置Y的状态,点击有真值表到最简逻辑函数式,即可得到化简后表达式:Y=BD+ABD+BC。如下图:若用计算法则:Y=ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD =BD+ABD+BC计算结果和仿真结果相同,则说明答案正确。【例2】分析下图电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。解:从给定的逻辑图的输入到逐级写出输出的逻辑式,最后得出输出为:Y1=ABC+(A+B+C)(AB+AC+BC) =ABC+ABC+ABC+ABCY2=AB+BC+AC真值表如下:ABCY1Y20000000110010100110110010101011100111111由真值表可见,这是一个全加器电路。A、B、C为加数,被加数和来自低位的进位,Y1是和,Y2是进位输出。第六章 时序逻辑电路【例1】下图电路是可变进制计数器,试分析当控制变量A为1和0时电路各为几进制计数器。解:这是一个可以用同步置数法接成的可控制计数器。在A=1的情况下,计数器Q3Q2Q1Q0=1011(十一)后给出LD=0信号,下一个CLK脉冲到来时计数器被置成Q3Q2Q1Q0=0000状态,所以是十二进制计数器。在A=0情况下,计数器为1001时给出LD=0信号,下一个CLK脉冲到来时计数器被置0,所以是十进制计数器。第一种,当A=0的情况下:第二种,当A=1的情况下:分析:根据图在Multisim中仿真结果如上,同分析结果一致,所以是十十二进制计数器。【例二】试用两片同步十进制计数器74160接成二十九进制计数器。解:采用整体置数法接成的二十九进制计数器。首先仍需将两片74160接成百进制计数器。然后将电路的28状态译码产生LD=0信号,同时加到两片74160上,在下一个计数脉冲(第二十九个输入脉冲)到达时,将0000同时置入两片74160中,从而得到二十九进制计数器。进位信号可以直接由门G的输出端引出。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论